JPS59174629U - 入力回路 - Google Patents
入力回路Info
- Publication number
- JPS59174629U JPS59174629U JP6907683U JP6907683U JPS59174629U JP S59174629 U JPS59174629 U JP S59174629U JP 6907683 U JP6907683 U JP 6907683U JP 6907683 U JP6907683 U JP 6907683U JP S59174629 U JPS59174629 U JP S59174629U
- Authority
- JP
- Japan
- Prior art keywords
- processing device
- input circuit
- access request
- memory
- time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Information Transfer Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は不確定データ取込のタイミング図、第2図は従
来の入力回路のブロック図、第3図は本考案の一実施例
のブロック図である。 24−・・・状態変化検出回路、25・・・ワンショッ
ト回路、26・・・アンドゲート。
来の入力回路のブロック図、第3図は本考案の一実施例
のブロック図である。 24−・・・状態変化検出回路、25・・・ワンショッ
ト回路、26・・・アンドゲート。
Claims (1)
- 【実用新案登録請求の範囲】 入力情報を一旦メモリに取り込み、処理装置からのアク
セス要求に対して応答を返すとともに、前記メモリのデ
ータを前記処理装置に送る入力回路において、 前記入力情報に状態変化があった時点から、ある一定時
間を除いた時間のみ、前記処理装置からの前記アクセス
要求に対する前記処理装置への応答を行なう手段を設け
たことを特徴とする入力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6907683U JPS59174629U (ja) | 1983-05-11 | 1983-05-11 | 入力回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6907683U JPS59174629U (ja) | 1983-05-11 | 1983-05-11 | 入力回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59174629U true JPS59174629U (ja) | 1984-11-21 |
Family
ID=30199239
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6907683U Pending JPS59174629U (ja) | 1983-05-11 | 1983-05-11 | 入力回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59174629U (ja) |
-
1983
- 1983-05-11 JP JP6907683U patent/JPS59174629U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59174629U (ja) | 入力回路 | |
JPH0482735U (ja) | ||
JPS5994393U (ja) | 画像処理装置 | |
JPS5850775U (ja) | 受信装置 | |
JPS60123045U (ja) | リ−ド/ライトプロテクシヨン装置 | |
JPS58150150U (ja) | バ−コ−ド読取装置 | |
JPS5958869U (ja) | 画像デ−タ処理装置 | |
JPS6013535U (ja) | デ−タ−写し込み制御装置 | |
JPH0181794U (ja) | ||
JPS59100306U (ja) | シ−ケンス制御演算装置 | |
JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
JPS58114617U (ja) | メモリ−イコライザ−装置 | |
JPS5852625U (ja) | 記録媒体読取装置 | |
JPS59100337U (ja) | Dma制御回路 | |
JPS6251600U (ja) | ||
JPS5851352U (ja) | アナログ入力コントロ−ラ | |
JPS5963744U (ja) | 情報処理装置 | |
JPS5874194U (ja) | アラ−ム時計 | |
JPS6082800U (ja) | リフレツシユ装置 | |
JPS5872798U (ja) | Prom書込み確認装置 | |
JPS58171563U (ja) | ステ−ジ・シグナル・トレ−サ | |
JPS60179997U (ja) | タイマ−装置 | |
JPS58164042U (ja) | フロツピ−デイスク装置 | |
JPS58148799U (ja) | メモリ保護機構 | |
JPS60135939U (ja) | 処理装置の暴走検出回路 |