JPS5955619A - 手動デイジタル同調回路 - Google Patents

手動デイジタル同調回路

Info

Publication number
JPS5955619A
JPS5955619A JP16725782A JP16725782A JPS5955619A JP S5955619 A JPS5955619 A JP S5955619A JP 16725782 A JP16725782 A JP 16725782A JP 16725782 A JP16725782 A JP 16725782A JP S5955619 A JPS5955619 A JP S5955619A
Authority
JP
Japan
Prior art keywords
circuit
tuning
voltage
output
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16725782A
Other languages
English (en)
Inventor
Hideji Takebe
秀治 武部
Hiroshi Kobayashi
洋 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP16725782A priority Critical patent/JPS5955619A/ja
Publication of JPS5955619A publication Critical patent/JPS5955619A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/18Automatic scanning over a band of frequencies
    • H03J7/20Automatic scanning over a band of frequencies where the scanning is accomplished by varying the electrical characteristics of a non-mechanically adjustable element
    • H03J7/28Automatic scanning over a band of frequencies where the scanning is accomplished by varying the electrical characteristics of a non-mechanically adjustable element using counters or frequency dividers

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、テレビジョン受像機及びビデオテープレコー
ダ等に利用できる手動ディジタル同調回路に関するもの
である。
近年、テレビジョン受像機及びビデオテープレコーグ等
において、同調回路の容量として可変容量ダイオードを
用い、これに同調電圧を加えて同調をとる電子同調チュ
ーナが主流となってきており、この電子同調チューナに
おけるプリセット方式の一般的なものとして、可変容量
ダイオードに与える同調電圧を、ポテンショメータによ
り基準電圧を分割して得るようにしたボリューム設定方
式がある。
このような従来のボリューム設定方式によるプリセット
方法について以下に説明する。プリセットを行ないたい
ポジションのボリュームを、テレビジョン受像機の画面
を見ながら回す。すると、ボリュームを回すに従って可
変容量ダイオードに印加される同調電圧が変化し、画面
が変って行く。
プリセットしたい画面が写ってくると、ポリ、S−ムを
微調整して最適の画面が写った所でボリュームを止める
ところでこのような従来の方式では、画面を最適な画面
にあわせ込むために、ボリュームの変化は非常にゆっく
りでなければならない。一般的に、このプリセット用ボ
リュームは端から端まで30〜50回転する。したがっ
て、プリセット時にポリニームを回すのに時間がかかり
、しかもこの程度のゆっくりした速度でも、最適な画面
にあわせ込むのはなかなか難しく、−酸ユーザにとって
その操作は容易でない。
本発明は、従来の一般的なボリューム設定方式がもつ上
記の欠点に鑑みてなされたもので、自動周波数調整電圧
信号のSカーブを検出する検出回路を設け、アップダウ
ン制御回路により上記検出回路の出力に応じてアップダ
ウンカウンタのカウント速度を制御して、電子同調チュ
ーナの同軸周波数を、上記検出回路がSカーブを検出し
たときは遅く、そうでない場合は速く変化させることに
より、プリセット時間が短く、かつ最適同調画面へのあ
わせ込みを容易にすることができる手動ディジタル同調
回路を提供することを目的としてぃ゛る。
第1図は本発明の一実施例による手動ディジタル同調回
路を示すブロック図である。スイッチ手段(1)には、
アップダウン制御回路(2)を介してアップダウンカウ
ンタ(3)をアップカウントさせるアップキーと、ダウ
ンカウントさせるダウンキーとが備えられている。アッ
プキーまたはダウンキーを押している間、アップダウン
カウンタ(3)はそれぞれアップまたはダウンカウント
する。アップダウン制御回路(2)によってアップまた
はダウンカウントされたアップダウンカウンタ(3)の
ディジタル出力は、D/A変換器(4)によってアナロ
グ電圧に変換され、電子同調チューナ(5)に印加され
る。すると、このチューナ(5)1こ印加された電圧に
応じた同調周波数の画面が、テレビジョン受像機に現わ
れる。
ところで操作者がチャンネルのプリセットを行なう場合
は、この画面を見ながらスイッチ手段(1)のアップキ
ーまたはダウンキーを押す。このときに、操作者が短時
間にかつ正確にプリセットが行なえるように、アップダ
ウン制御回路(2)がアップダウンカウンタ(3)を制
御するようになっており、これを実現する手段が、第1
図のAFC電圧信号のSカーブ検出回路(6)である。
第3図は、AFC電圧信号のSカーブ検出回路の具体例
を示し、また、第4図は、その動作を説明するための波
形図を示している。
第3図において、入力端子(II)にはAFC電圧が印
加され、該電圧は、電圧比較器(41J+42のそれぞ
れの一方の入力信号となる。また、電圧比較器(4H口
のそれぞれの他方の入力端子c12(331には、それ
ぞれ第4図(a)に示すように、AFC電圧の中央電圧
の上下に設定された基準電圧V1. V2が印加される
第4図において、最適同調点Cに対し、その近傍でAF
C電圧はSカーブを描くので、電圧比較器(41)の出
力信号すは、第41(b)のようにA点からB点の間で
Hレベルに1.1′す、その他の部分ではL レベルに
なる。
一方、電圧比較器(421の出力信号dは、第4図(d
)のようにD点からE点の間で1H“レベルになり、そ
の他の部分では L レベルになる。第1遅延回路(0
は、入力信号が1H″レベルからゝL”レベルに変化す
る時遅延を発生するようになっているので、出力信号す
が入力された場合、この第1遅延回路(4(支)の出力
信号Cは、第4図(C)に示すように、低周波数側から
高周波数側へ同調周波数を掃引する時には実線のように
、その逆の時には点線のようになる。また、第2遅延回
路(44は、入力信号が’H“レベルから L レベル
に変化する時出力に遅延が発生するようになっているの
で、出力信号dが入力された場合、この第2遅延回路f
441の出力信号eは、第4図(e)に示すように低周
波数側から高周波数側へ同調周波数を掃引する時には実
線のように、その逆の時には点線のようになる。したが
って、上記第1.第2遅延回路(431、+441の出
力c、eが入力となるオア回路−の出力端子(111に
は、第4図(f)に示すように、低周波数側から高周波
数側へ同調周波数を掃引した時には実線のようになり、
その逆の時には点線のようになり、最適同調点C近傍で
のみゝH”レベルとなる出力が得られる。
第2図は、アップダウン制御回路(2)の具体例を示し
、図において、パルス発生回路(21)には2つの出力
(141(151があり、一方の出力−からはくり返し
周波数の低いパルス列が出力され、他方の出力Q51か
らはくり返し周波数の高いパルス列が出力される。
これらの出力(lΦ及びa9はそれぞれアンド回路器及
び1241に入力される。また、Sカーブ検出回路(6
)の出力信号が入力される入力端子(11)は、一方の
アンド回路(23とインバータ回路(塑に入力される。
さらにインバータ回路@の出力は他方のアンド回路(2
勾に入力される。アンド回路431及び(財)の出力は
共にオア回路((5)に入力される。したがって、オア
回路(ハ)の出力としては、チューナの同調周波数が放
送中の局の近傍(Sカーブ)にある時にはくり返し周波
数の低いパルス列が現われ、その他の時にはくり返し周
波数の高いパルス列が塊われる。このオア回路−の出力
はアンド回路(至)及び(2)に入力される。アンド回
路嶋及び(4)のそれぞれの他の入力端子(19J及び
(!3)には、スイッチ手段(1)からの信号が入力さ
れるようになっており、スイッチ手段(1)のアップキ
ーを押している間だけ入力端子(8渇には1H”レベル
の信号が入力され、ダウンキーを押している間だけ入力
端子f131には1H″レベルの信号が入力される。し
たがって、スイッチ手段(1)のアップキーを押してい
る間、アンド回路(至)の出力にはパルス列が現われ、
これがアップダウンカウンタ(3)に印加され、アップ
ダウンカウンタ(3)の内容はアップし続ける。一方、
スイッチ手段(1)のダウンキーを押している間は、ア
ンド回路面の出力にパルス列が現われ、これがアップダ
ウンカウンタ(3)に印加され、アップダウンカウンタ
(3)の内容はダウンし続ける。
上記の操作において、操作者がチャンネルのプリセット
を行なう場合、スイッチ手段(1)のキーを押し続けて
いるだけで同調周波数は自動的に変化し、しかも、放送
局と放送局との間の局のない所では速く変化し、放送局
近傍ではSカーブを検出して自動的に遅く変化するので
、操作者は画面を見ながら、正確かつ容易に所望の放送
局に同調させることができる。
以上のように、この発明によれば、AFC信号のSカー
ブ検出回路により電子同調チューナの同調周波数の変化
速度を制御し、上記Sカーブが検出された時は自動的に
上記変化速度を遅くし、そうでない時は速くなるように
したので、従来のボリューム設定方式が持っていたプリ
セット方法のわずられしさ、不便さが解消され、プリセ
ット時間が短く、かつ正確にプリセットを行なうことが
できる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例による手動ディジタル同調回
路を示すブロック図、第2図は該同調回路中のアップダ
ウン制御回路の具体例を示す回路図、第3図は該同調回
路中の検出回路の具体例を示す回路図、第4図は!A3
図の動作を説明するための各部の信号波形図である。 (1)・・・スイッチ手段、(2)・・・アップダウン
制御回路、(3)・・・アップダウンカウンタ、(4)
・・・D/A変換器、(5)・・・電子同調チューナ、
(6)・・・検出回路、11)・・・電圧比較器(第1
の比較回路)、(42・・・電圧比較器(第2の比較回
路)、(431・・・第1の遅延回路、(441・・・
第2の遅延回路。 なお、図中同一符号は同一または相当部分を示す。 代理人    葛   野   信   −第1図 第2図

Claims (2)

    【特許請求の範囲】
  1. (1)  チャンネルのプリセットを行なうためのアッ
    プキー及びダウンキーを有するスイッチ手段と、該スイ
    ッチ手段の出力に応じてアップカウント又はダウンカウ
    ントを行なうアップダウンカウンタと、該アップダウン
    カウンタのディジタル出力信号を直流電圧に変換するデ
    ィジタル/アナログ変換器と、該ディジタル/アナログ
    変換器からの直流電圧が同調電圧として加えられる電子
    同調チューナと、該チューナの同調周波数が最適同調点
    近傍であることを示す自動周波数調整(以下AFCと略
    す)電圧信号のSカーブを検出する検出回路と、該検出
    回路が上記Sカーブを検出したときの上記アップダウン
    カウンタのカウント速度を上記Sカーブを検出しないと
    きよりも遅くするアップダウン制御回路とを備えたこと
    を特徴とする手動ディジタル同調回路。
  2. (2)上記検出回路が、AFC電圧を第1の基準電圧と
    比較しAFC電圧が第1の基準電圧より大きい時第1の
    レベルを出力する第1の比較回路と、上記AFC電圧を
    第2の基準電圧と比較しAFC電圧が第2の基準電圧よ
    り小さい時第2のレベルを出力する第2の比較回路と、
    上記第1の比較回路の出力が入力され該入力が第1のレ
    ベルから変化する時出力に遅延を発生する第1の遅延回
    路と、上記第2の比較回路の出力が入力され該入力が第
    2のレベルから変化する時出力に遅延を発生する第2の
    遅延回路と、上記第1の遅延回路の出力が第1のレベル
    にある時あるいは上記第2の遅延回路の出力が第2のレ
    ベルにある時に信号を出力する出力回路とからなること
    を特徴とする特許請求の範囲第1項記載の手動ディジタ
    ル同調回路。
JP16725782A 1982-09-24 1982-09-24 手動デイジタル同調回路 Pending JPS5955619A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16725782A JPS5955619A (ja) 1982-09-24 1982-09-24 手動デイジタル同調回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16725782A JPS5955619A (ja) 1982-09-24 1982-09-24 手動デイジタル同調回路

Publications (1)

Publication Number Publication Date
JPS5955619A true JPS5955619A (ja) 1984-03-30

Family

ID=15846376

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16725782A Pending JPS5955619A (ja) 1982-09-24 1982-09-24 手動デイジタル同調回路

Country Status (1)

Country Link
JP (1) JPS5955619A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6625431B1 (en) 1999-12-17 2003-09-23 Funai Electronics, Co.. Ltd. Tuner device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6625431B1 (en) 1999-12-17 2003-09-23 Funai Electronics, Co.. Ltd. Tuner device

Similar Documents

Publication Publication Date Title
US4654884A (en) Radio receiver with switching circuit for elimination of intermodulation interference
JPS5934010B2 (ja) チヤンネル捜索選択装置
US4245348A (en) Center frequency tuning system for radio-frequency signal receiver
US4429415A (en) Signal-seeking tuning system with signal loss protection for a television receiver
US3821650A (en) Phase lock loop electronic tuning system
JPS5820166B2 (ja) 同調方式
US4267601A (en) Tuning control apparatus for a frequency synthesizer tuner
JPH0730824A (ja) ディジタル放送受信機
JPS5955619A (ja) 手動デイジタル同調回路
US4262364A (en) Electronic digital channel-selecting apparatus
US4249259A (en) Digital channel selection apparatus
US3814843A (en) Gated afc circuit
CA1322024C (en) Afc apparatus
CA1142661A (en) Manual channel selecting device
JPH0535662Y2 (ja)
JPS6329851B2 (ja)
JPS585607B2 (ja) 自動選局装置
US4530005A (en) AFC circuit for television tuner
JPH0424663Y2 (ja)
JPS5942760Y2 (ja) シンセサイザ方式選局装置
JPH0773195B2 (ja) オ−トチユ−ニング回路
JPS5920287B2 (ja) デジタルチユ−ナ
KR890004267B1 (ko) 다방식 텔레비젼의 음성 절환회로
JPS6049375B2 (ja) 電子同調装置
JP2721182B2 (ja) Afc回路