JPS594248A - 時分割回線交換システム - Google Patents

時分割回線交換システム

Info

Publication number
JPS594248A
JPS594248A JP57113392A JP11339282A JPS594248A JP S594248 A JPS594248 A JP S594248A JP 57113392 A JP57113392 A JP 57113392A JP 11339282 A JP11339282 A JP 11339282A JP S594248 A JPS594248 A JP S594248A
Authority
JP
Japan
Prior art keywords
line
buffer memory
terminator
time
bfm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57113392A
Other languages
English (en)
Inventor
Mamoru Chino
千野 衛
Hikari Masujima
増島 光
Ryoji Takano
高野 良次
Hiroshi Yamazaki
浩 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57113392A priority Critical patent/JPS594248A/ja
Publication of JPS594248A publication Critical patent/JPS594248A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 11+  発明の技術分野 本発明は多数の回線終端装Flyx接続するような回線
制御装輪において高速動作ケ可能とした時分割回線交換
システムに関する。
(2;  促米技術と間趙点 テレックス、データ回線を収容する回線交換システムに
おける交換方式として、キャラクタ交換、エレメント交
換、変化点交換、サンプル交換等があるが、中継遅延が
少ないこと、回線制御装置が簡単罠なることにより、サ
ンプル交換方式の適用されることが多い。@1−は回線
料#装膚00Uと回N終端装飯D[とで構成される回線
交換方式の説明図で、両iiQ間は回線アドレス伝送線
AD、送信データ伝送線TD。
受信データ伝送線FD、送出・書込指示線TWIで接続
されている。一般にサンプル交換方式では中継森ケ少な
(するため、エレメント当りのサンプル数を多くてる必
要がある。中継歪は下式で表わされる、。
ここでN8はlエレメント当りのサンプル点数ケ多(す
ることは、回線1ti11徊1装負の一つの回線制御に
割当もれた時間(スロット時間)を短くすることで達成
される。スロット時間Tsl工第121式で衣わされる
ここでTJはt!l!1tjJ(g号の1エレメントの
幅、Njは交換動作を行なう回線数を示す。回線料(8
11装@QC!11において、スロット時間Ttsを短
(することは、高速メモリを使用することで容易にでき
る。−万、回線終端装置DOEは複数準備され1つの(
ロ)巌制#装寥と接続されるから、伝送線の長さが長く
なり、アクセス時間の知縮には限度がでる欠点がありた
(31発明の目的 本発明の目的は前述の欠点を改響し、回線終端装、*V
複数設けることがあっても篩速動作を可能とした時分割
回線交換システムχ提供することにある。
(41発明の6M。
前述の目的ケ達成するための本発明の構成は、回線制御
装置と、複数回線ケ収容し回#81信号の時分割多重を
行すう回線終端装置とで構成される時分割回線交換シス
テム罠おい工、回線状態を記憶するデータバッファメモ
リと、該データバッファメモリ・回線終端装置の動作ア
ドレスケ設定する回路と欠、前記回線終端装置・回線終
端装置間に設けたことである。
+51  発明の実施例 第2図は本発明の一実施例の構成図であって回線制御層
@CaUと回線終端装機DCE間に回線状態馨記憶する
データバブ7アメモ17 B F IA%該データバッ
ファメモ!7BFM・回線P端装置DCBの動作アドレ
スを設定するための回線番号カウンタNOTとを具備し
ている。なおバッファメモリBFMに対する書込・送出
指示信号のための制御回路TWOがあり、回線番号カウ
ンタNOTと制御回路TWOとを併せて回線終端装置制
御回路OTI。
と尽5ことができる。バッファメモリBFνは回線I制
制御負負0Uと近接して設けることにより、バッファメ
モリは比較的高速に動作させることが可能である。回線
番号カウンタNCTは回線制御層fi1cotrとは独
立にカラン)Y行ない、その出力は回線終端装置noz
に送られると共に、バッファメモリBFMのアドレスと
しても使用される。その結果回#I終端装筺DOICか
らの回線信号をバックアメモリBPhAに曹込んだり、
バックアメモリPPMから読出したデータを回線P端装
散DOEに送出することができる。回線料#装−CCU
のスロット時間ヲ知(シてもパ1ファメモリBPM4介
しての回線終端装置DUEは比較的に遅い従米装崗の動
作で良いこととなる。第3図に動作タイムチャートを示
すと回線制御層−00Hのスロット時間T8は、同時に
交換動作を行なう回線数nとの積によりフレーム時間T
fを求めろことができる。nは回線制御装置のスロット
数に対応する。
Tf=To・n ・・・・・・・・・ (3;このフレ
ーム時間内で交換動作ケ行なっている回線に対し1回の
交換動作が行なわれる。このため1個の、回線終端装置
DOFjにとっても、このフレーム時間を収容(ロ)線
数mで分割使用することが可能となる。回線終端装置D
Cmの制御サイクル時間Ttは141式のようになる。
数館例を挙げると1024回線(NJL)の同時制御が
必要であり、収容する回線の1回号のエレメント幅(T
’)が20m5で、lエレメント幅り100サン1ルを
必要とし、回線終端装置の収容回線数mが256である
ようなシステムではスロット時間Ts  =  20m
e/1oOX1024 = 195.−3ns制御サイ
クル時間 Tt = 195.3X1024/256 
= 781.2ns(61発明の効果 本発明によるとTt=4Tsのような時間関係が得られ
るので、回線制御層#を工十分高速のものン使用するこ
とができ、回線終端装置は比較的動作の遅いものでも動
作が可能である。
【図面の簡単な説明】
第1図は従来の回線交換システムの説明図、第21は本
発明の一実施例の構成図、 第3図は第2図の動作タイムチャートである。 00U・・・・・・回線制御層@  DOFi・・・・
・・回線終端装置EFM・・・・°・デー名パ→ファメ
モリ NOT・・・・・・回線番号カウンタTWO・1
.・・・;81」御回路 特許出廟大 頭十通株式公社 代理人弁理士 釣木宋祐 手続補正書(自船 昭和58年 7月26日 特許庁長官 若杉和夫殿 1、事件の表示 昭和57年特許願第113392号 2、発明の名称 時分割回線交換システム 3、?#正をする昔 事件との関係  特許出願人 住所  神奈川県用崎市中原区上小田中1015番地名
称  (522)  富士通株式会社代表者 山 本 
卓 眞 4、 代理人

Claims (1)

    【特許請求の範囲】
  1. 回線制御製りと、枕・数回繰を収容し回線信号の時分割
    多重を行なう回線P端装滲とで構成さ゛れる時分割回線
    交換システムにおいて、回線状態を記憶するデータバッ
    ファメモリと、該データバッファメモリ・回線終端装泗
    の動作アドレスケ設定する回路とン、前記回線制御装諏
    ・回&P端装泗間に設けたことケ特徴とする時分割回線
    交換システム。
JP57113392A 1982-06-29 1982-06-29 時分割回線交換システム Pending JPS594248A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57113392A JPS594248A (ja) 1982-06-29 1982-06-29 時分割回線交換システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57113392A JPS594248A (ja) 1982-06-29 1982-06-29 時分割回線交換システム

Publications (1)

Publication Number Publication Date
JPS594248A true JPS594248A (ja) 1984-01-11

Family

ID=14611140

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57113392A Pending JPS594248A (ja) 1982-06-29 1982-06-29 時分割回線交換システム

Country Status (1)

Country Link
JP (1) JPS594248A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62123821U (ja) * 1986-01-31 1987-08-06

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4879506A (ja) * 1972-01-25 1973-10-25

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4879506A (ja) * 1972-01-25 1973-10-25

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62123821U (ja) * 1986-01-31 1987-08-06
JPH0513462Y2 (ja) * 1986-01-31 1993-04-09

Similar Documents

Publication Publication Date Title
US6327244B1 (en) Packet handler
US4935922A (en) Packet data switch for transferring data packets from one or a plurality of incoming data links to one or a plurality of outgoing data links
EP0404078A3 (en) Communication apparatus for reassembling packets received from a network into a message
KR930702837A (ko) 주변장치 및 마스터 장치간을 통신시키기 위한 데이타 전송 방법 및 장치
EP0153838A2 (en) Method of efficiently and simultaneously transmitting both isochronous and nonisochronous data in a computer network
JP5115066B2 (ja) パケット伝送方法及び装置
KR870002705A (ko) 시분할 교환기
FI73111C (fi) Kopplingsanordning foer utjaemnande av fasskillnader mellan linjetakten pao en till en pcm-telefoncentral anslutande pcm-tidsmultiplexledning och centraltakten hos denna telefoncentral.
JPH0730541A (ja) 通信システム
KR960009771A (ko) Atm 셀 스위치 장치 및 atm 교환기
KR970700968A (ko) 통신 네트워크에서의 노드간 통신 방법 및 장치(a method and apparatus for communicating between nodes in a communications network)
JPS594248A (ja) 時分割回線交換システム
JP3500511B2 (ja) 空間分割交換マトリクスの入力へ接続するための入力待ち行列システム
US4184051A (en) Digital memory providing fixed and variable delays in a TASI system
JPS5814120B2 (ja) 時分割交換センタ用信号転送方式
JPH02190059A (ja) バッファ制御装置
SE9201861D0 (sv) Anordning foer att generera vilokoder vid vaeljare
RU1824640C (ru) Станци локальной сети
KR100217939B1 (ko) 트렁크 지정기능으로 군지연 특성을 개선한 가입자 보드
KR920702117A (ko) 통신 시스템
SU802957A1 (ru) Устройство св зи дл вычислительнойСиСТЕМы
JPH0654908B2 (ja) 多元交換方式
JP2001358734A (ja) データ伝送装置
EP0841784A2 (en) Packet switch for the transmission of PCM frames
JPH01176197A (ja) 時分割多元交換方式