JPS5933563A - カセツト磁気テ−プデ−タ記録装置 - Google Patents

カセツト磁気テ−プデ−タ記録装置

Info

Publication number
JPS5933563A
JPS5933563A JP14330382A JP14330382A JPS5933563A JP S5933563 A JPS5933563 A JP S5933563A JP 14330382 A JP14330382 A JP 14330382A JP 14330382 A JP14330382 A JP 14330382A JP S5933563 A JPS5933563 A JP S5933563A
Authority
JP
Japan
Prior art keywords
data
cmt
deck
pointer
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14330382A
Other languages
English (en)
Inventor
Yukitoshi Watabe
渡部 幸俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP14330382A priority Critical patent/JPS5933563A/ja
Publication of JPS5933563A publication Critical patent/JPS5933563A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)  技術分野の説明 本発明はマイクロコンピュータを内蔵した装置(以下H
O8Tと略称する)のコマンドによシ、データの書込み
、 M、出しを行なうカセット磁気テープ(以下CMT
と略称する)データ記録装置に係シ、特にHOI9Tか
らのコマンドで高速なシリアル伝送を行なうCMTデー
タ記録装置に関する。
(b)  従来技術の説明 HO8Tからのコマンドに依シ、データの書込み。
読出しを行うCM Tデータ記録装置は、従来パラレル
伝送方式のものが一般的である。とのパラレル伝送方式
のCMTデータ記録装置に於ては、HO8T内のデータ
バスを直接デツキに結合して使用する方式が採用されて
いる。したがって、パラレル方式のCMTデータ記録装
置は、)(O8T側のハードウェアの制限を受け、限定
されたハードウェアを持つHO8Tにのみ使用できる型
式とカリ、汎用性を失っている。
又、内部バスに直接結合しているため、リモートコント
ロールを再伸にするためには、内部バスを外部に拡張す
る必要があるが、内部バスを外部に拡張する事は、技術
的に困難な点が多く、リモートコントロールは実現しに
くかった。シリアル伝送方式のCMTデータ記録装置も
存在するが、パラレル伝送方式の装置に比べ、データ伝
送速度が、極端に劣っているのが現状である。
(C)  発明の目的 本発明は上記事情に基づいて々され、CMTデータ記録
装置として機能し、伝送のシリアル化に依り、従来の装
置よシ一層汎用的でめシ、HO8Tからのコマンドによ
る、リモート化されたコントロールを可能にすると共に
、リングバッファ方式によりパラレル方式と同等のデー
タ処理能力を有するCMTデータ記録装置を提供するこ
とを目的とする。
(d)  発明の構成 以下本発明を図面に示す一実施例に基づいて説明する。
第1図は本発明の構成を示し、1はCMTデータ紀録袈
匿のITO8Tであり、マイクロコンピュータにより構
成された中央演算装備部11と、シリアル伝送インタフ
ェイス12とから構成されている。、HO8TIのシリ
アル伝送インクフェイス部12は、送受1If1のシリ
アル伝送ライン3により、CMTデータ記録装置2のシ
リアル伝送インタフェイス部21に接続されている。こ
のシリアル伝送インタフェイス部21は、HO8TIか
らのコマンド、又はデータを受信する。コマンドflu
<デツキ制御部22では、受は敗った書込み、読出しに
関するコマンドに差入、シリアル伝送インタ7エイス部
21.リングバッファ23.デツキ24の制御を行う。
第2図は本発明に使用されるリングバッファ23の説明
図を示し、同図(a)に示すように、通常のバッファの
最終番地であるバッファBOTTOM 41 からシー
ケンシャルにバッファの先頭番地バッファTOP42’
jでメモリ領域がちシ、45はバッファメモリを表わし
ている。そしてバッファ内部の番地ヲ指すポインターも
、バッファBOTTOM41より 、(ツ7アTOP4
2tでシーケンシャルK 変化し、バッファTOP42
の次に来るシーケンシャルな番地は定義されていない。
しかし第1図に示した本発明に使用するリングバッファ
23では、第2図(b)のリングバッファ方式にした場
合のバッファメモリ46の概念図に示すように、バッフ
ァTOP42の次にくるシーケンシャル々番地を、バッ
ファBOT’[’0M41とし、論理−トでは、第2図
(b)のように、通常バッファにおけるバッファTOP
42に対応するリングバッファにおけるバッファT O
P 43の次のメモリ番地が、バッファDOT’I’0
M41に対応するバッファBOTTOM44と々つてい
る。又、デツキ24はコマンド解釈・デツキ制御部22
によシ制御され、CMTへのデータ書込み、及び読出し
を行なう。
(e)  発明の作用 次に本発明の動作を第3図を用いて説明する。
本CMTデータ記録装置f!j 2は、HO8TIから
シリアル伝送ライン3を介して送信されるCMTへの書
込み開始、又はCMTからの読出し開始コマンドを受信
(7、これを解釈して動作を開始する。まずCMTへの
1込み動作を説明する。
ます書込動作においては、第3図(a)に示すように、
リングバッファ上に書込みポインター31と受信データ
ポインター32を用意する。ここで書込みポインター3
1はCMTに書込んだデータ中で最も新しいデータの格
納番地を指し示し、受信ポインター32は)(O8TI
よシ受信したデータ中で、最新のデータの格納番地を指
し示すものである。データを何も受信し々い初期状態に
於ては、書込みポインター31と受信データポインター
32は、同一番地を指しているものとする。
すたわち、HO8T1よ、!ll寝込むべきデータを受
信すると、コマンド解釈・デツキ制御部22によシ、受
信データポインター32が時打1同シ方向に1つ進めら
れ、その指し示す番地に書込むべきデータを格納する。
又、デツキ側よ、CCMTへのデータ書込の要求が起き
た場合には、コマンド解釈・デツキ制御部12により、
書込データポインターが1つ時計回υ方向に進められ、
その指し示す番地の内容が、デツキ14の内部レジスタ
に書込まれる。デツキ14は、書込まれたデータをCM
Tに記録する。
さて、リングバッファ23」二において、書込みポイン
ター31は、CMTに書込んだ最新のデータの格納番地
を指し示し、受信データポインター32は、HO8T1
から受信したCMTへの書込みデータの内、最新の受信
データ格納番地を示している。そしでこの時、受信デー
タポインター32が書込みポインター31に一周進みで
追抜き、まだ1込まれていないデータを破壊したシ、書
込みポrンタ−31が受信データポインター32を追抜
き、すでに1込んだデータを再度寝込むことがないよう
に制御する。この制御を行なうために、コマンド解釈・
デツキ32は、HO8TIに対して送信一時停止要求と
、送信再開要求を出す。
もし、HO8TIにCMTデータ記録記録装量2伝送速
度が、デツキ14の書込み速度より遅い場合には、受信
データポインター32は、書込ポインター31よシ速く
、すぐに1゛込みポインター31を1周進みで追い抜く
ため、追いついた時点で、I(O8TIに対し送信一時
停止要求を出し、受信データポインター32が進むのを
止める。受信データポインター32を止めている間に、
ある程度書込みポインターが進んだならば、送信再開要
求を出し、再び送信を開始するようにする。
逆に、デツキ14の書込み速度が、DO8’、T’l=
CMTデータ記録装置2間の伝送速度よシ速い場合には
、デツキ14に対し書込み動作を一時イ奈止させる。そ
しである稈度受信データポインタ32が進んでから、書
込み動作を再開させる。又、HO8T1=CMTデータ
記録装置2間の伝送速度と、デツキ14のデータ書込み
速度がほぼ同じ場合には、送信の停止、書込みの停止の
起こる回数は極めて少なくなり、効率良く、書込み動作
が行なわれる。
次にCMTからの読出し動作を第3図(1))にょシ説
明する。すなわち、cMTからのデータ読出し動作時に
は1送信データポインタ33と読出しポインター34を
用いる。ここで読出しポインター34は、CMTより読
出したデータ中、最新のデータを格納した番地を指示し
、送信データポインター33は、HO8TIに送信した
データ中、最新のデータ格納番地を指示する。初期状態
に於いて、送信データポインター33と読出しポインタ
ー34は、同一番地を指している。CMTよりデータを
読出す度に、読出しポインター33を時計回りに1つ進
め、そ17て指し示す番地にデータを格納するつ又、シ
リアル伝送インタフェイス21が送信可能状態になる度
に、送信データポインター33を時計回りに1つ進め、
その指し示す番地の内容をHO8TIに送信する。
読出し動作時にも、書込み動作時と同様に、送信データ
ポインター33が読出しポインター34を追い抜いたり
、読出しポインター34が一周進みで、送悄デ・−タボ
インター33を追い抜いたりしない様に、デツキ14と
、Tl08T 1への送信を制御する。デツキ14から
の読出し速度がHO8T1=CMTデータ記録装置2間
の伝送速度よシ速く、時間的にシリアル伝送インターフ
ェイス部21が、送信可能となる頻度よシ、デツキ14
からの読出し要求の起こる頻度が高い場合は、読出しポ
インター34が、送信データポインター33を1周進み
で追い抜かない様に、デツキ14からのデータ読出しを
一時中止する。逆の場合は、HO8T 1に送信するデ
ータが蓄えられる迄、送信を行わない様にして、送信デ
ータポインター33が読出【7ポインター34を追い抜
かないようにする。
又、読出し時のこの様なリングバッファ23の制御によ
り、HO8TIからの送信一時停止要求。
送信再開要求にも対応可能である。I(08T1からの
送信一時停止要求が有効な間柱、読出しポインター34
が一周進みで送信データポインター33を追い抜かない
様に、追い付いた時点でデツキ14からのデータ読出し
を一時停止する。謝込み・読、出しの終了は、ホストか
らの終了コマンドを、コマンド解釈・バッファ制御部2
2によυ解釈し、終了する。このように、リングバッフ
ァ23を制御することにより、簡単なコマンドで、高速
にHO8り1=CMTデータ記録装置2間の伝送が可能
となシ、シリアル伝送方式によってもパラレル伝送方式
と同等の処理能力を持ち得る装置となっている。
(f)  他の実施例 第4図は本発明の他の実施例を示し、!(08T 1は
、シリアル伝送インタフェイス部を有すると共に、前記
説明の制御コマンドを使用できるサポートソフトを設け
るものとする。すなわち、次の条件を満足するサポート
ソフトを有するものである。
(イ) 書込み開始、又は読出し開始コマンドを送信で
きる。
(ロ)書込み終了コマンド、読出し終了コマンドを送信
できる。
0→ CM Tデータ記録襞間側からの送信一時停止要
求、送信再開要求を受は利けそれに対処できる。
第4図(a)はll08Tをプロセスコントローラ51
とし、上記のサポートソフトに加え、オペレータ・ター
ミナル52からの指示解釈部を持つものとし、オフライ
ン時にプロセスコントローラ51の内部メモリ上のデー
タを書込んだり、逆に読出しだりするメインテナンス用
周辺装置として、CMTデータ記録装置53を使用した
例である。オペレーターは、CMTデータ記録装置53
をプロセスコントローラ51を介し、リモートコントロ
ールすることができる。又、同図(b)も、HO8Tを
プロセスコントローラ51とした使用例で、高速なシリ
アル伝送性を利用し、オンライン時にバルクメモリとし
てCMTデータ記録装置53を使用したものである。
(g)  総合的な効果 このようにして本発明によれば、 (イ)伝送部のシリアル化により、)IO8Tのハード
ウェアに依存しない汎用的な周辺装置となった。
(ロ) シリアル伝送でも、リングバッファ方式に依シ
、ペラレル方式と同等の処理能力を持ち、バルクメモリ
としての使用も可能となった。
(ハ)伝送のシリアル化に依り、ホストからの簡単なコ
マンドによるリモート化されたコントロールが可能とな
った。
に) CMTデータ記録装置内に、コマンド解釈・デツ
キ制御部を持つためHO8T側にデツキ制御用専用基板
を設ける必要がない。又デツキ制御用ソフトも必要なく
、HO8T側ソフト負荷を軽減できる。
等、幾多の効果を有するCMTデータ記録装置が提供で
きる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
リングバッファの説明図、第3図は本発明の動作説明図
、第4図は本発明の他の実施例を示すブロック図である
。 1−110ST     2−(’! M Tデータ記
録装置3・・・シリアル伝送ライン 11 ・・中央演′轡処理部 12 、21・・シリアル伝送インタフェイス部22・
・コマンド解釈・デツキ制御部 23・・リングバッファ   24・デツキ31・・・
省込みポインター  32・・受信ポインター33・・
・送信ポインター   34−・読出しポインター41
.44・バッファBOTTOM  42.43・・バッ
ファTOP45・・・バッファメモリ 46・・・バッファメモリをリングバッファ方式にした
場合の概念図 51・・・プロセスコントローラ 52・・・オペレーターターミナル 54・・・被制割1装置 (7317)代理人弁理士  則 近 憲 佑(ほか1
名)第3 (α〕 第 (α) <、b) 4図 (b) 、54

Claims (1)

    【特許請求の範囲】
  1. マイクロコンピュータを内蔵したHO8Tからデータの
    1込み、読、出しを行なうカセット磁気テープデータ記
    録装置において、情報交換用テープ記録用デツキとシリ
    アル伝送方式により前記)(08T間とめデータ転送を
    行なうシリアル伝送インタフェイス部と、前記HO8T
    からデータの精、出し・書込みのための制御コマンドを
    解釈しカセット磁気テープからデータの読出し及びデー
    タの書込み制御を行なうコマンド解釈・デツキ制御回路
    と、読出し・宵込みデータを一時蓄えておくリングバッ
    ファとを具備し、前記リングバッファによシデータの高
    速シリアル伝送を行ない、HO8Tからのコマンドでリ
    モート化されたコントロール可能なカセット磁気テープ
    データ記録装置。
JP14330382A 1982-08-20 1982-08-20 カセツト磁気テ−プデ−タ記録装置 Pending JPS5933563A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14330382A JPS5933563A (ja) 1982-08-20 1982-08-20 カセツト磁気テ−プデ−タ記録装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14330382A JPS5933563A (ja) 1982-08-20 1982-08-20 カセツト磁気テ−プデ−タ記録装置

Publications (1)

Publication Number Publication Date
JPS5933563A true JPS5933563A (ja) 1984-02-23

Family

ID=15335617

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14330382A Pending JPS5933563A (ja) 1982-08-20 1982-08-20 カセツト磁気テ−プデ−タ記録装置

Country Status (1)

Country Link
JP (1) JPS5933563A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6240562A (ja) * 1985-08-17 1987-02-21 Casio Comput Co Ltd フアイル転送装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6240562A (ja) * 1985-08-17 1987-02-21 Casio Comput Co Ltd フアイル転送装置

Similar Documents

Publication Publication Date Title
US5093780A (en) Inter-processor transmission system having data link which automatically and periodically reads and writes the transfer data
US7640375B2 (en) DMA controller, method, information processing system, and program for transferring information blocks comprising data and descriptors
JPH04367023A (ja) 二重化ディスク制御装置
JPS5933563A (ja) カセツト磁気テ−プデ−タ記録装置
JPH02135562A (ja) キュー・バッファの制御方式
JPS5936773B2 (ja) ロ−カルバ−スト転送制御方式
JPS6331806B2 (ja)
JP2822660B2 (ja) 磁気ディスクサブシステム
JPH01140276A (ja) 携帯可能記憶媒体処理装置および携帯可能記憶媒体処理装置の通信方法
JPS61233857A (ja) デ−タ転送装置
JPS608965A (ja) 入出力バツフアメモリ方式
JP2524620B2 (ja) 入出力制御方法
JPS6019023B2 (ja) デ−タ処理装置
JPS6053326B2 (ja) 入出力制御装置のデ−タ2重記録方式
JPH0820934B2 (ja) ディスクキャッシュ制御方式
JP2803270B2 (ja) Scsiホストアダプタ回路
JPS6378257A (ja) 入出力制御装置
JPS6250848B2 (ja)
JPH0293849A (ja) 記録データ転送制御装置
JPS63268056A (ja) バス変換装置
JPH04287456A (ja) 伝送制御装置
JPS63245712A (ja) 外部記憶装置間のデ−タ転送制御方式
JPS63262743A (ja) チヤネル制御方式
JPS59139192A (ja) 磁気バブルメモリ装置
JPS63187355A (ja) 記憶装置のデ−タ退避方式