JPS592448A - 自動等化器発散検出方式 - Google Patents

自動等化器発散検出方式

Info

Publication number
JPS592448A
JPS592448A JP11126982A JP11126982A JPS592448A JP S592448 A JPS592448 A JP S592448A JP 11126982 A JP11126982 A JP 11126982A JP 11126982 A JP11126982 A JP 11126982A JP S592448 A JPS592448 A JP S592448A
Authority
JP
Japan
Prior art keywords
absolute value
divergence
automatic equalizer
equalizer
automatic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11126982A
Other languages
English (en)
Other versions
JPH0145775B2 (ja
Inventor
Takashi Kako
加▲あ▼ 尚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP11126982A priority Critical patent/JPS592448A/ja
Publication of JPS592448A publication Critical patent/JPS592448A/ja
Publication of JPH0145775B2 publication Critical patent/JPH0145775B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03038Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a non-recursive structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 四 発明の技術分野 本発明は、自動等化器発散検出方式、特に実質的に、複
数の遅延回路と乗算器とを有する形となり尚該乗算器に
対するタップ係数を調整する形となる自動等化器におけ
る発散検出に当って、複数個の上記乗算器の夫々に対す
るタップ係数の絶対値が実質上均等化しているか否かを
判定するようにし、ノイズの多い回線についても正しく
発散状態を検出するよ5にした自動等化器発散検出方式
%式% CB)  技術の背景と問題点 データ伝送システムにおいては、データ受信回路部内に
自動等化器をもうけてデータ伝送回線を等化することが
行われ【いる。このような等化を行うことによって、い
わゆるアイパターンが明確に紋られるようKなり、デー
タ値を正しく決定することが可能となる。
しかし、ノイズの多い回線の場合、自動等化器自体は正
しく働らいているのに、上記アイパターンがIPiW+
望に拡がってしまうことがあり、このような場合には、
自動等化器自体が非所望に発散してしまっている(即ち
等化な行っていない状態になっている)のか、あるいは
上記の如くノイズが多量に含まれているのか判定がつか
ない場合がある。特に、従来においては、第2図を参照
して後述するキャリヤ自動位相調整器(CPAC)から
の出力にもとづいて信号品質を判定していたために、上
記両者を区別して判定することができなかった。
(C)  発明の目的と構成 本発明は上記の点を解決することを目的としており、木
兄By4曇壷・#嚢a会−会・は、復調器によって復調
された受信信号が少なくとも自動等化器を介してキャリ
ヤ位相自動詞整器に供給されるよう構成されてなるデー
タ受信回路部において、上り己自動等化器の遅延回路出
力を供給される乗算器に対して供給されるタップ係数が
導びかれるタッグ係数絶対値抽出回路をそなえ、複数個
の上記乗算器の夫々に対応する上記タッグ係数絶対値抽
出回路からの夫々の絶対値出力が実質的に均等な値にあ
るか否かを判定し、上記自動等化器の発散状態を検出す
るように′したことを0徴としている。
p)発明の実施例 第1図は本発明が適用されるデータ伝送システムの一実
施例態様、第2図はデータ伝送態様を説明する説明図、
第3図は本発明の一集施例構成を示す。
第1図において、1はセンタ装置、2A、2B・・・・
・・は端末装置、3は制御線を含む下り線、4はデータ
回線を含む上り線を表わしている。従来から第1図図示
の如き構成をもつシステムにおいては、センタ装置1内
の受信部に自動等化器をそなえ、各端末装置からのデー
タを受信する必要がある都度、センタ装置1は尚咳自動
等化器端末装置にあわせて等化を行うようにしている。
第2図はデータ伝送態様を説明する説明図であり、図中
の符号1,2.3は第1図に対応し、5はアイ・パター
ンなもって代表せしめた送信データ、6は予等化器であ
って上記自動等化器による自動等化処理を補足するもの
、7はロール・オフ回路であって波形整形などを行うも
の、8は変調器、9は復調器、10はロール譬オフ回路
、11は自動等化器、12はキャリヤ自動位相調整器、
13はブイ・パターンをもって代表せしめた受信データ
を表わしている。
第2図において、送信データ5は予等化器6を介してロ
ール・オフ回路に導びかれる。そし曵変調器8を介して
センタ装置1側に伝送される。センタ装v、1において
は、復調器9によって復調が行ワれ、その結果がロール
・オフ回路10、自i1+等化器11を介してキャリヤ
自動位相調整器工2に導びかれ、受イ6データ13が得
られてゆく。
従来の場合、第2図図示のキャリヤ自動位相調整器12
の出力にもとづいて信号品質がチェックされ、上述のア
イ−パターンが十分でなくなっている場合には自動等化
器11が発散状態になっているものとみなすようにされ
ていたと考えてよ0゜しかし、この従来の場合には、回
線上にノイズが極端に多〜・場合にも同様にアイ4ノく
ターンが十分でなくなるものであり、自動等化器11に
原因があるのかノイズが多いことに原因があるのかを区
別することが困難であった。
第3図は本発明の一実施例構成を示している。
図中の符号11は第2図図示の自動等化器に対応し、1
4は本発明の方式における発散状態検出部を表わしてい
る。また15−1.15−2・・・・・・は夫々遅延回
路、16−0.16−1.・・・・・・は夫々乗錯、器
、17は加算回路であって各乗算器16の出力を合計し
て自動等化された出力を生成するもの、18はメモリで
あって各乗算器16に対して個々にタップ係数(一般に
複素数a +J bQ形をもつもの)を供給するものを
宍わしている。更に19−0.19−1.19−2.・
・・・・・は夫々絶対値抽出回路であって絶対値を生成
するもの、20は加算器、21は比較器を表わしている
自動等化器11は、一般に第3図図示の如き構成をもち
、各遅延回路15−Iなどによって遅延された値が乗算
器16−■に供給され、データ伝送回線の状態に対応し
て当該回線を等化するようIC,メモリ1B上で各乗算
器対応のタップ係数が修正され、そのタッグ係数は夫々
対応する乗算器16に供給される。
各乗算器16−1は遅延回路15−五の出力に上記タッ
グ係数を乗算した出力を発し、それらの各出力は加算回
路17によって加算されて、等化された出力が得られる
自動等化器11は上述の如き動作を行うが、尚該自動等
化器11がデータ伝送回線を等化している場合には、上
記タップ係数の5ちの少なくとも1つの絶対値が他にく
らべて大きい値となっていること、および自動等化器1
工が発散状態になっている場合には各タップ係数が夾質
上均−化されていることが知られた。本発明はこの点を
利用して、上記発散状態を検出するようにしている。
即ち、第3図図示実施例の場合、各タップ係数は絶対値
抽出回路19−1に導ひかれ、夫々の絶対値が加算器2
0に供給される。なお本発明において「絶対値」と言っ
たのは、複素数(a +J b )についての真の絶対
値 のみに限られず、演算の行い易さから2乗和(,2+ 
b2 > の如き値を包含していると考えてよい。
加算器20からの出力は、比較器21において閾値TH
と比較され、発散状1態か否かが検出される。なお上記
閾値T Hは全タップ係数の平均値を考慮して決定され
る。
第3図図示の発散状態検出部14は、上述の如く動作す
るが、簡単に言えば、いずれか絶対値の大きいタップ係
数が存在すると、例えばΣ(、,2+  b、2 > なる値が、タッグ係数の均一である場合にくらべて犬と
なることを利用している。
(E)  発明の詳細 な説明した如く、本発明によれば、発散状態検出部14
は、ノイズによる影響を受けないことから、自動等化器
11の発散状態を適確にとらえることが可能となる。
【図面の簡単な説明】
第1図は本発明が適用されるデータ伝送システムの一実
施例態様、第2図はデータ伝送態様を説明する説明図、
第3図は本発明の一実施例構成を示す。 図中、1はセンタ装置、2は端末装置、9は復調器、1
0はロールψオフ回路、11は自動等化器、12はキャ
リヤ自動位相調整器、14は発散状態検出部、15は遅
延回路、16は乗算器、17は加算回路、18はメモリ
、I9はタッグ係数絶対値抽出回路、20は加算器、2
1は比較器を表わす。 特W「出願人  富士通株式会社 代理人弁理士   森  1)  寛 (外1名)

Claims (1)

    【特許請求の範囲】
  1. 復調器によって復調された受信信号が少なくとも自動等
    化器を介してキャリヤ位相自動調整器に供給されるよう
    構成されてなるデータ受信回路部において、上記自動等
    化器の遅延回路出力を供給される乗算器に対して供給さ
    れるタップ係数が導びかれるタップ係数絶対値抽出回路
    をそなえ、複数個の上記乗算器の夫々に対応する上記タ
    ップ係数絶対値抽出回路からの夫々の絶対値出力が実質
    的に均等な値にあるか否かを判定し、上5記哨動等化器
    の発散状態を検出するようにしたことを特徴とする自動
    等化器発散検出方式。
JP11126982A 1982-06-28 1982-06-28 自動等化器発散検出方式 Granted JPS592448A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11126982A JPS592448A (ja) 1982-06-28 1982-06-28 自動等化器発散検出方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11126982A JPS592448A (ja) 1982-06-28 1982-06-28 自動等化器発散検出方式

Publications (2)

Publication Number Publication Date
JPS592448A true JPS592448A (ja) 1984-01-09
JPH0145775B2 JPH0145775B2 (ja) 1989-10-04

Family

ID=14556923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11126982A Granted JPS592448A (ja) 1982-06-28 1982-06-28 自動等化器発散検出方式

Country Status (1)

Country Link
JP (1) JPS592448A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6482824A (en) * 1987-09-25 1989-03-28 Nec Corp Receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6482824A (en) * 1987-09-25 1989-03-28 Nec Corp Receiver

Also Published As

Publication number Publication date
JPH0145775B2 (ja) 1989-10-04

Similar Documents

Publication Publication Date Title
EP0454445B1 (en) Waveform equalizer using a neural network
US6445734B1 (en) System and method of validating equalizer training
MY107671A (en) Apparatus and method for equalizing a corrupted signal in a receiver
JPH04274611A (ja) 等化方式
JP2943839B2 (ja) 等化器用フレーム同期回路
JP3898415B2 (ja) 自動等化回路
JPS592448A (ja) 自動等化器発散検出方式
US8638842B2 (en) Equalization device, equalization method, and program
US6314133B1 (en) Automatic equalizer capable of surely selecting a suitable sample timing a method for generating sampling clock used for the sample timing and a recording medium usable in control of the automatic equalizer
JPH03174826A (ja) ユニーク・ワード検出方式
US6018558A (en) Signal disconnection detection circuit that ensures positive detection of signal disconnection
JPH08274818A (ja) 自動等化回路
US20070082643A1 (en) Adaptable DC offset correction
JP2932775B2 (ja) 復調装置
JPS62122430A (ja) 自動等化器のトレ−ニング制御回路
JPH01151322A (ja) データ識別装置
JPH022334B2 (ja)
Golusky et al. Adaptable DC offset correction
JPS631781B2 (ja)
JPS6349927B2 (ja)
JP2827197B2 (ja) 無線データ伝送システム
JPS5984319A (ja) デイジタル信号復元方式
JPH08181638A (ja) 等化器及びその性能評価方法
JPH11261461A (ja) データ復調装置
JPS5916440A (ja) シンボル同期検出方法