JPS59176861A - 緊急制御回路方式 - Google Patents

緊急制御回路方式

Info

Publication number
JPS59176861A
JPS59176861A JP58050634A JP5063483A JPS59176861A JP S59176861 A JPS59176861 A JP S59176861A JP 58050634 A JP58050634 A JP 58050634A JP 5063483 A JP5063483 A JP 5063483A JP S59176861 A JPS59176861 A JP S59176861A
Authority
JP
Japan
Prior art keywords
circuit
emergency control
power supply
signal
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58050634A
Other languages
English (en)
Inventor
Kazuhiko Goukon
一彦 郷右近
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58050634A priority Critical patent/JPS59176861A/ja
Publication of JPS59176861A publication Critical patent/JPS59176861A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)
  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)発明の技術分野 本発明は二重化された中央処理系装置に係り、特にシス
テム障害の検出を行う緊急制御回路方式(bl  技術
の背景 中央制御装置および主記憶装置等から構成される蓄積プ
ログラム制御方式電子交換機の中央処理系装置は高度の
信頼性を要求される為に二重化され、制御プログラムが
現用系の障害を検出すると予備系に切替える等の制御を
施している。然し例えば現用中央処理系装置内の給電が
停止した等の前記制御プログラムが制御不可能なシステ
ム障害が発生すると緊急制御回路が起動され、二重化さ
れた中央処理系装置の再構成を試みる等の緊急制御動作
を行う。従って緊急制御回路の機能停止は当該システム
の稼働停止を招く為、高度の信頼性を要求される。
fC)  従来技術と問題点 第1図は従来ある緊急制御回路方式の一例を示す図であ
る。第1図においては二重化された中央処理系装置内の
各中央制御装置CCOおよびCC1は、各基に固有の給
電回路POおよびPlから給電されて動作する。今現用
系として稼働中の中央制御装置CCOに対する給電回路
POからの給電が停止した場合には、両中央制御装置C
COおよびCC1と独立に設けられた緊急制御回路EM
Aが起動され、中央制御装置CCOを現用系から切離し
、中央制御装置CC1を現用系として稼働させる等の緊
急制御動作を行う。従って緊急制御回路EMAは給電回
路POおよびPlが給電停止した場合にも確実に動作す
る必要がある為、専用の二重化された給電回路P3およ
びP4から給電されている。
以上の説明から明らかな如く、従来ある緊急制御回路方
式においては、緊急制御回路EM八は専用の二重化され
た給電回路P3およびP4から給電される必要があり、
当該システムの経済性を損なう欠点があった。
(d+  発明の目的 本発明の目的は、前述の如き従来ある緊急制御回路方式
の欠点を除去し、緊急制御回路の信頼性を低下させるこ
と無く経済性を向上させる手段を実現することに在る。
tel  発明の構成 この目的は、それぞれ各基に設けられた給電回路から給
電される二重化された中央処理系装置において、自系の
前記給電回路からそれぞれ給電される緊急制御回路と、
相手系給電回路の給電停止を検出する手段と、該手段の
出力する給電停止信号と自系を識別する信号とを入力す
るゲートと、該ゲートの出力信号により自系および他系
に設けられた緊急制御回路の何れを使用するかを選択す
る選択回路とを前記各中央処理系装置に設けることによ
り達成される。
(f)  発明の実施例 以下、本発明の一実施例を図面により説明する。
第2図は本発明の一実施例による緊急制御回路方式を示
す図である。なお、全図を通して同一符号は同一対象物
を示す。第2図においては、0系中央処理系装置(以後
0系と略称する)に緊急制御回路EMAOが、また1系
中央処理系装置(以後l系と略称する)に緊急制御回路
EMA 1がそれぞれ設けられ、緊急制御回路EMAO
は0系内の中央制御装置CCO等に給電する給電回路P
Oから給電を受け、また緊急制御回路EMAIは1糸内
の中央制御装置CCI等に給電する給電回路P1から給
電を受ける。緊急制御回路EMAOの出力する緊急制御
信号eOは0系内に設けられた選択回路5ELOに入力
され、また1系内に設けられた遅延回路1つLlを経由
して所定時間の遅延を受けた後、■系内に設けられた選
択回路SEL 1に入力される。また緊急制御回路EM
A 1の出力する緊急制御信号e1ば1系内の選択回路
5EL1に入力され、また1系内に設けられた遅延回路
D L Oを経由して所定時間の遅延を受けた後、選択
回路5ELOに入力される。またO系内に設けられた給
電停止検出回路PFOは給電回路POO給?h状態を監
視し、正常に給電を行っている場合にはLレベルの給電
停止信・号pOを出力し、また給電を停止した場合には
Hレベルの給電停止信号pOを出力する。該給電停止信
号poは1系に設けられたゲートG1に入力されると共
に、否定回路NOを経由してレベル反転され、給電停止
信号pOIとして0系内に設けられたゲートGOに入力
される。1系内に設けられた給電停止検出回路PFIも
給電回路P1が正常に給電を行っている場合にはLレベ
ルの給電停止信号p1を出力し、また給電を停止した場
合にはHレベルの給電停止信号p1を出力する。該給電
停止信号p1は0系内のゲートGOに入力されると共に
、否定回路N】を経由してレベル反転され、給電停止信
号p1°とじて1系内のゲー1−Glに入力される。ま
たゲー)GOにはO系を示すLレベルの系識別信号sn
Qが入力され、ゲートG1にば1系を示すHレベルの系
識別信号snlが入力される。従って0系内のゲートG
Oは常にLレベルの選択信号goを出力し、選択回路5
ELOに入力する。Lレベルの選択信号goを受信した
選択回路5ELOは緊急制御回路EMAOから入力され
た緊急制御信号eQを選択し、0系内の中央制御装置C
COに伝達する。選択回路5ELOの選択は、給電回路
P1が給電停止した場合にも何等変更されることは無い
。一方1系内のゲートG1は、0系内の給電回路POが
正常に給電し、給電停止検出回路PFOからLレベルの
給電停止信号pOが入力されている場合にはLレベルの
選択信号g1を出力し、選択回路SEL 1に入力する
。Lレベルの選択信号g1を受信した選択回路SEL 
1は、緊急制御回路EMAOから遅延回路DLLを経由
して人力される緊急制御信号eOを選択し、1系内の中
央制御装置CCIに伝達する。かかる状態で給電回路P
Oが給電を停止した場合には、給電停止検出回路PFO
からゲー1−Glに入力される給電停止信号pOはlル
ヘルとなる為、ゲー1−Glは!(レベルの選択信号g
1を出力し、選択回路SEL Iに入力する。I(レベ
ルの選択信号g1を受信した選択回路SEL 1は、緊
急制御回路EMA 1から入力された緊急制御信号e1
を選択し、1系内の中央制御装置CCIに伝達する。な
お給電回路POが給電停止の際に緊急制御回路EMAO
から出力される緊急制御信号eOには雑音が重畳するが
、遅延回路DLIにより所定時間遅延を受けた後ゲー)
Glに入力される為、該所定時間経過以前に選択回路S
EL 1は緊急制御信号e1を選択し、前記雑音に基づ
く中央制御装置CCIの誤動作を防止する。更に給電停
止検出回路PFOとゲートG1、および給電停止検出回
路PFIとケートG、Oとの間のケーブルが外れた場合
には、給電停止検出回路PFOからケートG1に入力さ
れていた給電停止信号pO1および給電停止検出回路P
 Flから否定回路N1に入力されていた給電停止信号
p1は共にHレベルとなり、否定回路N1からゲー)G
lに入力される給電停止信号p1“はLレベルとなる為
ゲートGIばLレベルの選択信号g1を出力し、選択回
路SBL 1に緊急制御信号eQを選択させる。
以上の説明から明らかな如く、本実施例によれば、0系
および1系に設けられた緊急制御回路EMAOおよびE
MA 1はそれぞれ給電回路POおよびPlからの給電
により動作し、専用の給電回路P3およびP4(第1図
)は設けられていない。
給電回路POが正常に給電している場合には中央制御装
置CCOおよびCC1には緊急制御回路EMAOから出
力される緊急制御信号eOおよびeO“が伝達され、給
電回路POが給電停止した場合には中央制御装置CCI
には緊急制御回路EMAlから出力される緊急制御信号
e1が伝達され、所要の緊急制御動作を実行する。
なお、第2図はあく迄本発明の一実施例に過ぎず、例え
ば給電回路POおよびPlが王宮に給電している場合に
は緊急制御回路EMAOからの緊急制御信号eOを中央
制御装置CCOおよびCC1に伝達するものに限定され
ることは無(、系識別信号snQおよびsnlを制御す
ることにより緊急制御回路EMAOおよびEMAlから
の緊急制御信号eOおよびelを交互に中央制御装置C
COおよびCCIに伝達する等地に幾多の変形が考慮さ
れるが、何れの場合にも本発明の効果は変らない。
(gl  発明の効果 以」−1本発明によれば、緊急制御回路の信頼性を低下
させること無く専用の給電回路を設ける必要がなくなり
、経済性が向上する。
【図面の簡単な説明】
第1図は従来ある緊急制御回路方式の一例を示ず図、第
2図は本発明の一実施例による緊急制御回路方式を示す
図である。 図において、CCOおよびCCIは中央制御装置、DL
OおよびDLLは遅延回路、eQおよびelは緊急制御
信号、EMA、EMAOおよびEMAIは緊急制御回路
、GOおよびG1はゲート、gOおよびglは選択信号
、NOおよびN1は否定回路、PO乃至P4は給電回路
、PFOおよびPFIは給電停止検出回路、pOlpo
 l、plおよびpl“は給電停止信号、5ELOおよ
び5ELIは選択回路、snOおよびsnlは系識別信
号、を示す。

Claims (1)

    【特許請求の範囲】
  1. それぞれ各基に設けられた給電回路がら給電される二重
    化された中央処理系装置において、自系の前記給電回路
    からそれぞれ給電される緊急制御回路と、相手系給電回
    路の給電停止を検出する手段と、該手段の出力する給電
    停止信号と自系を識別する信号とを入力するゲートと、
    該ゲートの出力信号により自系および他系に設けられた
    緊急制御回路の何れを使用するかを選択する選択回路と
    を前記各中央処理系装置に設けることを特徴とする緊急
    制御回路方式。
JP58050634A 1983-03-26 1983-03-26 緊急制御回路方式 Pending JPS59176861A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58050634A JPS59176861A (ja) 1983-03-26 1983-03-26 緊急制御回路方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58050634A JPS59176861A (ja) 1983-03-26 1983-03-26 緊急制御回路方式

Publications (1)

Publication Number Publication Date
JPS59176861A true JPS59176861A (ja) 1984-10-06

Family

ID=12864389

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58050634A Pending JPS59176861A (ja) 1983-03-26 1983-03-26 緊急制御回路方式

Country Status (1)

Country Link
JP (1) JPS59176861A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01273140A (ja) * 1988-04-25 1989-11-01 Nec Corp 緊急動作回路
US6484076B2 (en) 2000-07-14 2002-11-19 Samsung Electronics Co., Ltd. Automated-guided vehicle and method for controlling emergency stop thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01273140A (ja) * 1988-04-25 1989-11-01 Nec Corp 緊急動作回路
US6484076B2 (en) 2000-07-14 2002-11-19 Samsung Electronics Co., Ltd. Automated-guided vehicle and method for controlling emergency stop thereof

Similar Documents

Publication Publication Date Title
JPH0157378B2 (ja)
US4631661A (en) Fail-safe data processing system
US4490581A (en) Clock selection control circuit
JPS59176861A (ja) 緊急制御回路方式
US5421002A (en) Method for switching between redundant buses in a distributed processing system
JPS6321929B2 (ja)
US4594681A (en) Data processing system safety output circuits
JPH1118295A (ja) 並列運転電源制御方式
JP2861595B2 (ja) 冗長化cpuユニットの切り替え制御装置
JPH0124398B2 (ja)
KR0161163B1 (ko) 전전자 교환기에 있어서 이중화된 게이트웨이노드에 대한 글로벌버스 이중화구조
GB2252186A (en) Input and input/output buffer circuits for a portable semiconductor storage device
JPS5841496A (ja) 記憶制御装置
JPS607547A (ja) マイクロコンピユ−タシステム二重化方式
JP2762276B2 (ja) 通信ラインの二重化方式
JPS58164334A (ja) 二重回線制御方式
JPS59125422A (ja) 二重化一重化バス接続方式
JPS603220B2 (ja) 緊急制御回路
JPS6012829A (ja) 二重系伝送装置の縮退方式
JPS58161558A (ja) クロツク信号供給方式
JPH08272708A (ja) データ伝送装置
JPS60222933A (ja) マイクロ命令制御回路
JPS60182823A (ja) 自動切替方式
JPS5961249A (ja) ル−プ式デ−タ伝送方式
JPS63108436A (ja) バス2重化切換方式