JPS5915148U - マイクロコンピユ−タ - Google Patents
マイクロコンピユ−タInfo
- Publication number
- JPS5915148U JPS5915148U JP11008782U JP11008782U JPS5915148U JP S5915148 U JPS5915148 U JP S5915148U JP 11008782 U JP11008782 U JP 11008782U JP 11008782 U JP11008782 U JP 11008782U JP S5915148 U JPS5915148 U JP S5915148U
- Authority
- JP
- Japan
- Prior art keywords
- program
- read
- memory
- microcomputer
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Executing Machine-Instructions (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のマイクロコンピュータの制御部の構成を
示すブロック図、第2図はこの考案のマイクロコンピュ
ータの一実施例における制御部の構成を示すブロック図
、第3図は従来のマイクロコンピュータの動作の流れを
示すフ凸−チヤード、第4図はこの考案のマイクロコン
ピュータの動作の流れを示すフローチャートである。 1・・・プログラムカウンタ、2・・・ROM、3a。 3b・・・インストラクションデコーダ、4・・・コン
トロールロジック、5・・・デコーダ切換部。
示すブロック図、第2図はこの考案のマイクロコンピュ
ータの一実施例における制御部の構成を示すブロック図
、第3図は従来のマイクロコンピュータの動作の流れを
示すフ凸−チヤード、第4図はこの考案のマイクロコン
ピュータの動作の流れを示すフローチャートである。 1・・・プログラムカウンタ、2・・・ROM、3a。 3b・・・インストラクションデコーダ、4・・・コン
トロールロジック、5・・・デコーダ切換部。
Claims (1)
- プログラムを格納するリードオンリメモリと、このリー
ドオンリメモリに格納されたプログラムを読み出すため
にアドレス指定を行うプログラムカウンタと、上記リー
ドオンリメモリから読み出されたプログラムを入力して
このプログラムに対してデコードしてコントロールロジ
ックを制御する複数個のインストラクションデコーダと
、プログラムによって上記インストラクションデコーダ
のいずれかを選択してデコード出力を上記コントロール
ロジックに入力させるかの切換を行うデコーダ切換部と
よりなるマイクロコンピュータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11008782U JPS5915148U (ja) | 1982-07-19 | 1982-07-19 | マイクロコンピユ−タ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11008782U JPS5915148U (ja) | 1982-07-19 | 1982-07-19 | マイクロコンピユ−タ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5915148U true JPS5915148U (ja) | 1984-01-30 |
Family
ID=30256184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11008782U Pending JPS5915148U (ja) | 1982-07-19 | 1982-07-19 | マイクロコンピユ−タ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5915148U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5825734A (ja) * | 1981-07-27 | 1983-02-16 | インタ−ナシヨナル・スタンダ−ド・エレクトリツク・コ−ポレ−シヨン | デジタル無線指名呼出し装置の受信装置およびその使用方法 |
-
1982
- 1982-07-19 JP JP11008782U patent/JPS5915148U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5825734A (ja) * | 1981-07-27 | 1983-02-16 | インタ−ナシヨナル・スタンダ−ド・エレクトリツク・コ−ポレ−シヨン | デジタル無線指名呼出し装置の受信装置およびその使用方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5915148U (ja) | マイクロコンピユ−タ | |
KR900008238Y1 (ko) | 메모리용량 확장회로 | |
JPS60126846U (ja) | メモリ切換え制御回路 | |
JPS6081663A (ja) | マイクロコンピユ−タ | |
JPS61838A (ja) | マイクロプログラム制御装置 | |
JPS6047057U (ja) | 周辺制御装置 | |
JPS5942599U (ja) | 半導体集積回路 | |
JPH0296697U (ja) | ||
JPS60254344A (ja) | メモリアドレス割付け方式 | |
JPH022751U (ja) | ||
JPS60116539U (ja) | デ−タ処理システム | |
JPS6020610U (ja) | プログラマブルコントロ−ラ | |
JPH0255341U (ja) | ||
JPH04305736A (ja) | マイクロプロセッサ | |
JPS63265332A (ja) | プログラムジヤンプ方式 | |
JPH01100240U (ja) | ||
JPS61133451A (ja) | メモリシステム | |
JPS623700U (ja) | ||
JPS59191612A (ja) | シ−ケンスコントロ−ラの入出力指定方式 | |
JPH0378346U (ja) | ||
JPS5920334U (ja) | マイクロコンピユ−タ | |
JPS6280740A (ja) | アドレス・トレ−ス方式 | |
JPS58164041U (ja) | デ−タ処理装置暴走検出装置 | |
JPH0177027U (ja) | ||
JPS6160302U (ja) |