JPS59108157A - 電子計算機 - Google Patents

電子計算機

Info

Publication number
JPS59108157A
JPS59108157A JP21876582A JP21876582A JPS59108157A JP S59108157 A JPS59108157 A JP S59108157A JP 21876582 A JP21876582 A JP 21876582A JP 21876582 A JP21876582 A JP 21876582A JP S59108157 A JPS59108157 A JP S59108157A
Authority
JP
Japan
Prior art keywords
holding register
bit string
writing
specified
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21876582A
Other languages
English (en)
Inventor
Yukio Fukuda
由紀雄 福田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP21876582A priority Critical patent/JPS59108157A/ja
Publication of JPS59108157A publication Critical patent/JPS59108157A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [Ri明の技術分野] 本発明は、補助記憶装置内のある領域のゼロクリアまた
は一定ビツ1−列の書込みを高速てtr(/1、かつ処
理装置を有効に使用し1!7るようにしlこ電子4算(
幾に関づる。
[発明の技術向背mとその問題点] 電子計篩機を画像処理\b漢宇処理等の目的−Cイ史用
する場合、補助記憶U を面内のある範囲のゼロクリア
または一定ビツ1−列の書込みを、高速で11ない、か
つ処理装置を有効に使用づ−る必要があく)。
このため従来の電子計IN Ijlては、補助記憶装置
内の特定部分に対応するデータをメモリ上(こ予め設定
しておく必要があり、このため ■ 多量のメモリを必要と刀る、。
■ 処理装置がメモリにデータを書込むため処理装置の
実行ザイクルを多く必要とJる。
等の問題が生じていた。
[発明の目的] 本発明は上記の事情にも1づさなされたもので、その目
的とするところは、補助記憶装置内のある範囲のゼロク
リアまたは設定ビット列の書込処理に関して、処理装置
とは非同期で動作する専用の装置である指定ビット列の
補助記憶書込装置をηhえることによって、補助記憶装
置内のある領域のじロクリアまたは設定ビット列の書込
を高速に行い、しかも、この間処理装置が他の処理に使
用で゛きるようにした電子nl算機を提供リ−ることに
ある。
[発明のW要] すなわち、本発明の電子計算(幾は、メモリと処理装置
と補助記憶装置とから構成される電子gi口機において
、制御部、未書込バイト数保持レジスタ、ビット列保持
レジスタから構成される指定ヒツト列の補助記憶書込装
置を備え、処理装置からのコマンドに対応して、制御部
か処理装置とは非同期で動作し、コマンド内に指定され
たメ[り内の連続した複数のバイト数より成る制御用情
報の内容に基づいて、未書込バイj−故保持レジスタ、
ビット列保持レジスタを初期設定し、上記制御用情報で
指定された補助記憶装置の占込聞始番号から連続して1
71〜列保持レジスタの値を補助記憶装置に書込むとと
もに、未書込バイト数保持レジスタの値を1減する動作
を行い、未書込バイト数保持レジスタの値がOになった
時、処理装置に割込みをか(プる1幾能を有するよう構
成して成ることを特徴としている。
し発明の実施例] 以下本発明の実施例について説明する。
第1図は本発明の一実施例の電子計算1幾の構成図であ
る。
同図において、符号1は処理装置、2はメモリ、3はメ
モリ2内に存在する制御用情報を示している。
上記制御用情報3は、補助記憶装置内書込開始番地3.
1、書込バイト数3.2、指定ピッ1−列3.3等から
構成される。
また、符号4は補助記憶装置であり、符号4゜1.4.
2、・・・・・・、4.nは補助記憶装置IC4内の書
込領域のセルを示している。
さらに、符号5は、指定ビット列の補助記憶書込装置を
示しており、処理装置1とは非同期で動作するよう構成
されCいる。
指定ビット列の補助記憶書込装置5は、制御部5.1、
未11込バイト数保持レジスタ5.2、ビット列保持レ
ジスタ5.3から構成され−Cいる。
以下に」上記実施例の動作を説明する。
なa3、以下の説明においてゼロクリj7は、指定ビッ
ト列どし−CA−ルビットOを指定した場合に該当づる
のて、指定ヒツト列の書込処理につい【のみ説明する。
(1)ブIコグラム中に指定ビット列の補助記10J:
込装冒5を使用づ−る命令が存在しているj見合、処理
装置1は、指定ヒツト列の補助記憶J:込装置5に対し
で所定のコマンドを出力する。
この時、事前にプ1]グラムの動作によって、メしり2
内の制御用情報3には所定のデータが設定されCいるも
のとりる。
(2)指定ヒラ1〜列の補助記憶書込装置5)内の制御
部5.’H;L、処理装置1のコマンドに対応して」ノ
ン1〜内C指定された制御用情報33の先頭番地を割出
り、。
そして、制御部5.1は、書込ハイ1〜故3.2の(I
llを未書込バイト数保持レジスタ5.2に出込む。
この時、未書込バイト数保持レジスタ5.2にはnが書
込まれている。
続いて制御部5.1は指定ピッ1〜列3.3の値をピッ
l刈株保しレジスタ5.3に占込む。
(3)制御部5.1は、補助記[1置内;!:込開始番
地3.1の示す補助記憶装置4内の書込領域のレル4.
1にビット列保持レジスタ5.3の値を内込むととしに
未書込ハイ1〜故保持レジスタ5゜2のbfiから1を
減する。この結果、未11込バイト数保持レジスタ5.
2の1直は11−1どなっている。
(4)こうしで制御部5.1は、未7I)込パイ1〜故
保持レジスタ5.2の11に lfi Oになるまで、
補助記憶装置4内のa)広領域のセルに対して、ピッ1
〜列保持レジスタ5.3の値を出込むとと6に未書込パ
イ1〜数保持レジスタ5.2の(IC1から1を減する
動作を繰り返す。
(5)制御部5)、1が補助記憶装置4内のり1:込領
域のセル4.1から4.11まてピッ1〜列11,1.
持レジスタ5.3の値を出込んだ時、未書込ハイ1へ故
保持レジスタ5.2のl+’0が0となる。この時、制
御部5.1は、処理装置1に割込みをか(」、指定ヒツ
ト列の補助記憶書込装置5での処理が完了し/jことを
処理装置′1に知らせる。
上記(1) h日ら(5)までの各動作の間、指定ピッ
1へ列の補助記憶書込装置5は、処理装(支)1とは非
同期で動作りるので、この間、処理)4首1(。1、他
の処理を実行することができる。
なお、上記の実施例は、指定ビット列の補助記憶装置を
1台用いた例であるが、本発明fJかかる実施例に限定
されるべきものではなく、ff!2図に示すように指定
171〜列の補助記憶書込装置8゜1〜3.にの複数台
を接続リ−ることかできる3、この実施例によれは、処
理装置6からのコマンドに対応して、複数の補助記憶装
置9.1〜9.βに対しC並列動作で指定ピッ1へ列の
書込みを行うことができ、処理時間の一層の短縮化を図
ることができる。
[発明の効果] 以上説明したように、本発明の電了泪算1幾は、補助記
憶装置内のある領域に一定ヒツ[〜列を占込む動作(ゼ
ロクリアを含む)を処理装置とは非同期で動作する指定
ビット列の補助記憶書込装置によって51!!理Jるよ
うに(14成しだから、処理時間が短縮化されるととも
に、処理装置の自効利用を図ることができる。
【図面の簡単な説明】
第1図μ本光明の一実施例の構成図、第2図は他の実施
例の構成図である。 1・・・・・・・・・・・・処理装置 2・・・・・・・・・・・・メ七り 3・・・・・・・・・・・・制御用情報3.1・・・・
・・補助記10装置内占込開始番地3.2・・・・・・
書込ハイl−故 3.3・・・・・・指定ビット列 4・・・・・・・・・・・・補助記1装首4.1・・・
・・・書込領域のセル 4.2・・・・・・書込領域のセル In・・・・・・ド;込領域のヒル 55・・・・・・・・・・・・指定ピッ1−列の補助記
1,0出込装置5.1・・・・・・制ta11部 5.2・・・・・・末内込ハイド数保持レジスタ5.3
・・・・・・ヒツト列保持レジスタ6・・・・・・・・
・・・・処理装置 7・・・・・・・・・・・・メ七り 8.1・・・・・・指定ピッ1〜り11の補助記[1:
I:込装置3、k・・・・・・指定ヒツト列の補助記憶
i!)込’A ii’i9 、 1 ・・・ ・・・ 
ン市 助 記 ′U飄 ルム i占9.1・・・・・・
補助記憶装置 代理人弁理十   須 山 広

Claims (1)

    【特許請求の範囲】
  1. (1)メ七りど処理装置と補助記憶装置とから)111
    成される電子計算機において、制御部、未需込バイト故
    保持レジスタ、ビット列保持レジスタから構成される指
    定ピッ[・列の補助記憶書込装置をtri:え、処理装
    置からのコマンドに対応して、制御部が処理装置とは非
    同期で動作し、]コマンドに指定されたメモリ内の連続
    した複数のパイ1〜故より成る制御用情報の内容に基づ
    いて、末出込ハイド数保持レジスタ、ピッ1〜列保持レ
    ジスタを切開設定し、上記制御用情報で指定された補助
    記憶装置の21込開始番何から連続してピッ1ル刈株1
    −Jレジスタの餡を補助記憶装置に書込むとどしに、未
    ♂込ハイ1〜数保持レジスタの(IC1を1減する動作
    を行い、未書込バイ(−敗保持レジスタの値が0にイ1
    つだ時、処理装置に割込みをかける機能を有するよう構
    成して成ることを特徴とする電子計紳(穴。
JP21876582A 1982-12-14 1982-12-14 電子計算機 Pending JPS59108157A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21876582A JPS59108157A (ja) 1982-12-14 1982-12-14 電子計算機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21876582A JPS59108157A (ja) 1982-12-14 1982-12-14 電子計算機

Publications (1)

Publication Number Publication Date
JPS59108157A true JPS59108157A (ja) 1984-06-22

Family

ID=16725043

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21876582A Pending JPS59108157A (ja) 1982-12-14 1982-12-14 電子計算機

Country Status (1)

Country Link
JP (1) JPS59108157A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0991192A (ja) * 1995-09-20 1997-04-04 Chugoku Nippon Denki Software Kk メモリ制御装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0991192A (ja) * 1995-09-20 1997-04-04 Chugoku Nippon Denki Software Kk メモリ制御装置

Similar Documents

Publication Publication Date Title
US5438665A (en) Direct memory access controller for handling cyclic execution of data transfer in accordance with stored transfer control information
JP3181515B2 (ja) データ転送方法及びその方法を用いたデータ転送装置
JPH0760423B2 (ja) データ転送方式
JPS59108157A (ja) 電子計算機
JPS6137654B2 (ja)
JPS5888889A (ja) 電子計算機
JPS6236575B2 (ja)
JPH0821009B2 (ja) チャネル制御装置のイニシャライズ方法及びそのイニシャライズのためのシステム
JPH03158952A (ja) Dmaコントローラおよび情報処理システム
JPS6230455B2 (ja)
JPS58134336A (ja) ワ−ドサ−チ装置
JPH07239843A (ja) 並列演算処理装置
JPH01136238A (ja) 演算装置
JP2023148176A (ja) テンソルメモリ及びテンソルプロセッサ
JPH0535472A (ja) マイクロコンピユータ
JPS5954091A (ja) 電子計算機
JPS63113747A (ja) 仮想記憶管理装置
JPS6272061A (ja) 文書作成処理における辞書管理方式
JPS635432A (ja) マイクロプロセツサ
JPS6057440A (ja) 情報処理装置
JPS59194266A (ja) 高速フ−リエ変換装置
JPS62114055A (ja) ダイレクト.メモリ.アクセス制御装置
JPH0318923A (ja) データ処理装置
JPH01130237A (ja) 情報処理装置
JPS6244843A (ja) シミユレ−タ