JPS5860395U - バツフア記憶装置 - Google Patents
バツフア記憶装置Info
- Publication number
- JPS5860395U JPS5860395U JP11055382U JP11055382U JPS5860395U JP S5860395 U JPS5860395 U JP S5860395U JP 11055382 U JP11055382 U JP 11055382U JP 11055382 U JP11055382 U JP 11055382U JP S5860395 U JPS5860395 U JP S5860395U
- Authority
- JP
- Japan
- Prior art keywords
- enable signal
- write enable
- write
- bytes
- storage device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Executing Machine-Instructions (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図はオペランド・アドレスが1バイト異するMOV
E命令を説明する図、第2図は第1オペランド・アドレ
スと第2オペランド・アドレスが同一番地のEXCLU
SIVE−OR命令を説明する図、第3図は従来のバッ
ファ記憶装置のブロック図、第4図は本考案の1実施例
のブロック図、第5図は本考案におけるライト・エネー
ブル信号生成手段の1実施例を示す図である。 1・・・書込データ・レジスタ、2と12・・・バッフ
ァ記憶装置のデータ部のブロック、2−ロないし2−3
と12−ロないし12−3・・・8バイト単位領域、3
・・・デコーダ。
E命令を説明する図、第2図は第1オペランド・アドレ
スと第2オペランド・アドレスが同一番地のEXCLU
SIVE−OR命令を説明する図、第3図は従来のバッ
ファ記憶装置のブロック図、第4図は本考案の1実施例
のブロック図、第5図は本考案におけるライト・エネー
ブル信号生成手段の1実施例を示す図である。 1・・・書込データ・レジスタ、2と12・・・バッフ
ァ記憶装置のデータ部のブロック、2−ロないし2−3
と12−ロないし12−3・・・8バイト単位領域、3
・・・デコーダ。
Claims (1)
- Lバイトの書込データをセットできる書込データ・レジ
スタと、1ブロツクがLxMバイトから成る複数のブロ
ックを有し、且つ主記憶の写しを保持するバッファ記憶
装置において、それぞれがブロック内のM個のLバイト
単位領域アドレスのそれぞれと1対1の対応をなすM個
のライト・エネーブル信号線と、命令制御情報に従って
上記M個のライト・エネーブル信号線のうちの1個又は
複数個のライト・エネーブル信号線上にアクティブなラ
イト・エネーブル信号を逼出するライト・エネーブル信
号生成手段とを設け、且つアクティブなライト・エネー
ブル信号を持つライト・エネーブル信号線に対応する1
個又は複数個のLバイト単位領域に同時に上記書込デー
タ・レジスタのデータをストアできるように構成したこ
とを特徴−とするバッファ記号装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11055382U JPS5860395U (ja) | 1982-07-20 | 1982-07-20 | バツフア記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11055382U JPS5860395U (ja) | 1982-07-20 | 1982-07-20 | バツフア記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5860395U true JPS5860395U (ja) | 1983-04-23 |
Family
ID=29904919
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11055382U Pending JPS5860395U (ja) | 1982-07-20 | 1982-07-20 | バツフア記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5860395U (ja) |
-
1982
- 1982-07-20 JP JP11055382U patent/JPS5860395U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5890600U (ja) | コンピユ−タシステムにおけるアドレス形成のテスト装置 | |
JPS5860395U (ja) | バツフア記憶装置 | |
JPS58179977A (ja) | メモリ制御装置 | |
JPH0354646A (ja) | メモリ装置の書き込み方式 | |
JPS60254477A (ja) | メモリシステム | |
JPS617175U (ja) | 画像表示装置 | |
JPS6134588A (ja) | 画像記憶制御回路 | |
JPS59130295U (ja) | システム制御装置 | |
JPS60196858A (ja) | ラベル付デ−タの入力処理装置 | |
JPS602703B2 (ja) | 記憶装置リ−ド/ライト処理方式 | |
JPS6125653U (ja) | 画情報処理装置 | |
JPS61296438A (ja) | デ−タパリテイ記憶方式 | |
JPS59130292U (ja) | システム制御装置 | |
JPS5984643U (ja) | デ−タ処理装置 | |
JPS59130146U (ja) | メモリ装置 | |
JPS58118599U (ja) | 記憶装置 | |
JPS58148795U (ja) | バツフア記憶制御装置 | |
JPS59119661U (ja) | 画像メモリ装置 | |
JPS60164252U (ja) | データ処理装置 | |
JPS59130294U (ja) | システム制御装置 | |
JPS59161185U (ja) | デジタル画像表示回路 | |
JPS6087050U (ja) | デ−タ転送制御装置 | |
JPS585081U (ja) | 文字表示制御装置 | |
JPS59112396U (ja) | デ−タ処理装置 | |
JPS59108930U (ja) | タイミング発生装置 |