JPS5842991A - 時刻装置 - Google Patents

時刻装置

Info

Publication number
JPS5842991A
JPS5842991A JP56140499A JP14049981A JPS5842991A JP S5842991 A JPS5842991 A JP S5842991A JP 56140499 A JP56140499 A JP 56140499A JP 14049981 A JP14049981 A JP 14049981A JP S5842991 A JPS5842991 A JP S5842991A
Authority
JP
Japan
Prior art keywords
time
clock
circuit
time data
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56140499A
Other languages
English (en)
Inventor
Shigeki Onishi
茂樹 大西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP56140499A priority Critical patent/JPS5842991A/ja
Publication of JPS5842991A publication Critical patent/JPS5842991A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04RRADIO-CONTROLLED TIME-PIECES
    • G04R40/00Correcting the clock frequency
    • G04R40/06Correcting the clock frequency by computing the time value implied by the radio signal

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electromechanical Clocks (AREA)
  • Electric Clocks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本実明線、時刻装置、特に、情報処糎システムIC−一
もれ無停電方式0時刻修正機能を持り時刻装置に関す◆
従来O時刻鋏置a、a本周期クーVりをクロックとして
殆生するりWツク発生回路と、m制セット指示信号が供
給され九と!に設定時刻データが設定され前記クロック
を針数して計時し続出時刻データを出力する計時回路と
を含んで構成さ、れる。
このようec、、従来の情報処置システムにfI!用さ
れる時刻装置線、読出時刻データからのずれを修正する
ための時刻設定を、オペレータが:I/ソール機器など
から入力した設定時刻データをソフトウにア命令または
入出力=マントにより時刻装置゛の1時回路に強制的に
セットするのみであうた。
したが9て、時刻装置のl!出時刻データが設定時刻デ
ータより小さ一場合には設定前と設定後O表示時刻に空
白が生じ、また大Ik−場合には、表示時刻の逆転が生
じるため・ζO時刻−示を使用したログ情報などの時刻
表示が連続でなiと−う欠点があり九。
すなわち、従来の時刻装置は、時刻表示の連続的修正が
できな−と−う欠点がありた。
本発明01的は時刻表示が連続的に修正で亀る時刻装置
を提供することにある。
すなわち、本発明の目的は、時刻修正O@不連銃な時刻
表示をすることのな一時刻装置を提供することにある。
亨発Ijlfり時刻装置は1強制七ッシ指示信号が供給
iれたと!に設定時刻データが設定されクロックを軒数
して計時し続出時刻データを出方する計時回路と%前記
続出時刻データと前記設定時刻データと予め定め九周期
差にもとづ−て演算して一致時刻データを出力するとと
もに前記続出時刻データが前記設定時刻データよp大の
ときに長周期を小のと!1に短周期を示す周期指示信号
ta力する演算回路と、#記−歇時刻データを保持する
時刻レジスタと、#記銃出時刻データが保持した前記−
歓時刻データと一致したときに褥刻−歇償号を出力する
比較回路と、漸近セット指示信号−供給されたと!に時
刻修正モードを示し前記時刻−歇信号および前記強制セ
ット指示信号のysずれかが供給され九と龜゛に通常モ
ードを示す毫−ド信号を出力するモードレロップと、前
記周期指示信号を保持するクロtり選択フロップト、1
111!%−F信号が通常篭−ドのと11#c基本局期
クーツクを前記モード信号が時刻修正モードを示し前記
周期指示信号が短周期を示して−ると亀に前記基本周期
クロックよりも予め定めた#jli!周期差だけ短かい
周期を持つ短周期クーツクを#記モード信号が時刻修正
モードを示し前記周期指示信号が長周期を示して−ると
無に前記基本り闘ツクよりも予め定め九鋺記−期差だけ
長−周期を神り長周期り四ツ′りtstt記クロツクロ
ック出力するクロック発生回路とを含んで構成される。
        ゛すなわち、本発明の時刻装置は1時
刻を計時する計時回路と、外部から時刻修正のための時
−が設定された場合、前記計時回路の示す表示時刻が設
定時刻よp遅れていると亀は基本−期よ夏短−周期のク
ロックを表示時刻が設定時刻よp進んで−る場合には基
本周期よp長%A jfl 3110 /−ツクti記
計時回路に供給するため、゛基本周期クーツク。
基本周期より短−周期のりllツ゛夕、基本周期よp長
−周期のクロックの3種Oクロックを発生するクロック
発生回路と、前記計時−路め示す表示時刻と設定時刻の
差から前記クロッ10うち基本周期よりずれた周期のり
四ツクを計時回路に供給し九場合に、表示時刻と実時刻
が一致するであろう予定時刻を演算する演算回路と、前
記予定時刻を保持するレジスタと、*記レジスタの内容
と計時回路の示す表示時刻との一致を検出する比較回路
を含み時刻設定時から比較回路で一致がとれるまでO関
1基本局期よ〕ずれた周期のクロックをクロック発生回
路から計時回路へ供給するように構成される。   、 次に、本発明の実施例にクーで1図面を参照して詳しく
説明する。
第1図・は本発明による時刻装−〇−実施例を示すブロ
ック図である。
tjAvcお−で、計時回路lは時刻の初期設定および
クロックCt−計数して計時し読出時刻データtr t
)fmみ出しが回部な回路である。クシ、ツク発−生回
路2紘基本周期(周期:T)り四ツクと基本周期より予
め定、めた周期差sT、だけ長−周期(周期:(1+α
)Ta2とを持つ長周期クロツタと基本周期より予め定
めた前記周期差aTだけ短−周期〔周期:(1−d)T
)t−持つ短周期クロックとのいずれかをクロックCと
して前記計時回路1に供給する。演算回路3は外部から
与えられる設定時刻データt、s と前記計時回路、1
から読み出した読出時刻データtr  ならび#Cg記
周期差aTと−から一致時刻データtmt−算出すると
ともに続出時刻データtr と設定時刻データt@ と
O大小関係に応じて短周期か長周期かを示す周期指示信
号at−出力する0時刻レジスタ4唸前記演算回路3で
算出した一致時刻データtml格納する。比較回路5は
読出時刻データtr と前記時刻レジスタ4に格納され
た一致時刻データtm を比較し一致して−るときに時
刻一致信号ms f出力する。モード()pツブ6は通
常モードが時刻修正モード発生回路2に対し前記3積め
り・ツノ)ち発生すべ亀クロックを指定する0強制セッ
ト指示値号F8は計時回路1(Dプリセット端子PB1
if511ii’l’とモードフロップ60リセツト端
子BfC入力される。漸近セット指示信号L81iモー
ドフロップ60セット端子8とクロック選択プロップ7
のイネーブル端子Eと時刻レジスタ4のイネーブル端子
BK入力される。時刻一致信号msはモードフ四ツブ6
0前述したリセット端子R(入力される。
漸近的な時刻修正を行う場合、ソフトウ轟ア命令會た紘
入出力コマ/ドにようて、設定時刻データtsが送出さ
れ時刻セットのモード指定およびタイ電ング信号である
強制セット指示信号F8はミー籠10″に、また漸近セ
ット指示信号L8は論糧値111になる。これによシ、
計時回路lのプリセット端子PR1181]iTは論m
l@ o @が与えられるため設定時刻データtsは計
時回路lにセットされず、峰−ドフロップ6はモード信
号mが時刻修正モードを示すように論唾値Ill″にセ
ッ゛トされる。演算回路3は計時回路1から読み出した
続出時刻デー−・・trと設定時刻データtlli’入
力として第(1)式に示す一致時刻データtmを演算し
1時刻レジスタ4に格納する。  。
tm m ts−+ユ毀旦1  、、、、、、、、、.
1゜α さらにククツク選択フロップl’cti演算回路3から
の読出時刻データtrと設定時刻データtsとの大小関
係を示す周期酩信号bl出力するもので読出時刻データ
trが設定時刻データt@よpも大きければ長周期を示
す論−値一〇 ” ts小さけれd短周期を示す論唾値
@x@tセットする。
クロック発生回路2から計時回路1vcはモードフロッ
プ6とクロック選択フロップ70指定により第illに
示す周期TCのクロックCが計時回路lに供給される。
ただし 0〈α〈l 第1表 比較回路5は、時刻レジスタ4から出力される一致時刻
データtmと続出時刻データtrt常時比較し一致した
時点で時刻一致信号m−とじて論唾値@l@を送出し峰
−ドフaツブ6を通常モードを示すようにリセットする
。モードフロップロがリセットされると1811Nに示
すように計時回路lVcは基本周期Tt持りク四ツクη
が供給される。
第2図は第1図に示す実施例の動作を説明するためOタ
イぐングチャートで、時刻設定時から(lts−trj
/α)時間の間に続出時刻データtrを漸近的に設定時
刻データに一致させることができるもOで、読出時刻デ
ータtrより設定時刻データt@が大である場合0例を
示す。
設定時刻データtsとともに漸近セット指示信号L8が
供給されるとモードフロップ6からのモード信号mが時
刻修正モードを示しクロック選択プロップ7からO周期
番幕信号すが長周期を示すようになるのでクロック発生
回路2からはクロック算として長周期を持つクーツクC
f出力して計時回路IK−供給する。こOため読出時刻
データtrlj夷時刻ピ)に段設接近することにな9漸
近的、転 た時定で、読出時刻データtrと一致時刻データtmと
が一致することとなる。
これにより、モードフロラ16はリセットされることと
なる九め、計時回路IKti基本周期を持つクーツクC
が供給され通常モードで動作することとなる。
本発明の時刻装置はり四ツク発生回路を基本周期のり四
ツクO+ならず長短周期を持つクロックを発生させて時
刻設定を漸近的に実時刻に一致させるOで、時刻設定時
にも連続した時刻を表示できるとめう効果がある。
【図面の簡単な説明】
第1図は本発明による時刻装置の一実施例を示す図、第
2図allE1図に示す実施例0動作を説明するための
タイ電ングチャートである。 1・・・・・・計時回路%2 sea seeクロック
発生回路、3・・・・・・演算回路%4・・・・一時刻
レジスタ、 5 oss see比較比較路b  s 
”・…毫−ドフーツプ、7ee*・拳・クーツク選択プ
ロップ。 P8・・・・・・強制セット指示信号%L8・・・・・
・漸近セット指示信号%ts・・・・・・設定時刻デー
タ、1rea++・・・読出時刻データ、tm・111
1 *@4−款時刻データ、ms−・・・・・時刻一致
信号、(噂*q* 111+11実時刻。 峯1 例 黛20

Claims (1)

  1. 【特許請求の範囲】 強制セット指示信号が供給されたとIに設定時刻データ
    が設定されりIツタを針数して計時し続出時刻データを
    出力する計時回路と、前記続出時刻データと前記設定時
    刻データと予め定めた周期差にもとづ−て演算して一致
    時刻データを出力するとともに前記続出時刻データが前
    記設定時刻データよ〕大0ときに長周期を小Oと11に
    短周期を示す周期指示信号を出力する演算回路と、前記
    一致時刻データを保持する時刻Vジス−と、飾記絖出時
    刻データが保持した一記一致時刻データと一致したとき
    に時刻一致信号゛を″出力する比較回路と。 爾近セシト指示信号餉供給されたと1tchs刻修正そ
    −ドを示しale時刻−款暑号シよび前記強制セット指
    示信号の%/hずれかが供給1れたと11に通常峰−ド
    を示すモード信号を出方するモードフッツブと、前記周
    期指示信号を保持するクロック選択フロップと、前」嘴
    −ド信号が通常モードのと龜に基本周期りaツタを前記
    セード信号が時刻修正峰−ドを示し前記周期指示信号が
    短周期を示して−るとIK:前記基本周期タロツクより
    も予め定めた前記周期差だけ短か一周期を持り短周期ク
    ロックt−前記モード信号が時刻修正毫−ドを示し前記
    周期指示信号が長周期を示して―・るとIIC前記基本
    クロックよシも予め定めた前期周期差だけ長−周期を持
    つ長周期クロックを前記クロックとして獣力するりqツ
    ク発生回路とを含むことを特徴とする時刻装置。
JP56140499A 1981-09-07 1981-09-07 時刻装置 Pending JPS5842991A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56140499A JPS5842991A (ja) 1981-09-07 1981-09-07 時刻装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56140499A JPS5842991A (ja) 1981-09-07 1981-09-07 時刻装置

Publications (1)

Publication Number Publication Date
JPS5842991A true JPS5842991A (ja) 1983-03-12

Family

ID=15270048

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56140499A Pending JPS5842991A (ja) 1981-09-07 1981-09-07 時刻装置

Country Status (1)

Country Link
JP (1) JPS5842991A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59174783A (ja) * 1983-03-25 1984-10-03 Nec Corp 時刻装置
JPS59174785A (ja) * 1983-03-25 1984-10-03 Nec Corp 時刻装置
JPS59174784A (ja) * 1983-03-25 1984-10-03 Nec Corp 時刻装置
WO2000046646A1 (en) * 1999-01-19 2000-08-10 Lucent Technologies Inc. Automatic clock setting

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59174783A (ja) * 1983-03-25 1984-10-03 Nec Corp 時刻装置
JPS59174785A (ja) * 1983-03-25 1984-10-03 Nec Corp 時刻装置
JPS59174784A (ja) * 1983-03-25 1984-10-03 Nec Corp 時刻装置
WO2000046646A1 (en) * 1999-01-19 2000-08-10 Lucent Technologies Inc. Automatic clock setting
US6393306B1 (en) 1999-01-19 2002-05-21 Agere Systems Guardian Corp. Automatic clock setting

Similar Documents

Publication Publication Date Title
JP2723691B2 (ja) 可変タイミング信号発生回路
US5715438A (en) System and method for providing time base adjustment
EP0492455B1 (en) An information reading device
JPS5842991A (ja) 時刻装置
JP2702431B2 (ja) マイクロコンピュータ
US7194648B2 (en) Process for time synchronization of at least two clocks in a microprocessor system
CN103838183A (zh) 一种数控系统及其输出控制方法
US5546363A (en) Clock apparatus for forming time information for use in computer system
JPS5819587A (ja) 計算機用時計
JPS6237354B2 (ja)
JPH05233277A (ja) マイクロプロセッサ
CN108345494B (zh) 一种定时执行代码的方法及装置
JPH10255489A (ja) マイクロコンピュータ
SU1140126A1 (ru) Микропроцессор
JPH0221302A (ja) パルス幅変調信号出力方法
SU746428A2 (ru) Многокоординатный линейно-круговой интерпол тор
JPH081561B2 (ja) プログラマブルコントローラ
SU1241254A2 (ru) Устройство дл моделировани де тельности человека-оператора
JPH0285792A (ja) 交流周期時計
JP2968749B2 (ja) マイクロプログラム調速制御回路
EP0416330A1 (en) Programmable controller
JPH03167920A (ja) クロック供給回路
JPS61269745A (ja) プログラム検証方式
JPS59153206A (ja) プログラマブル設定装置
JPS593539A (ja) ライトペンの位置入力補正方式