JPS5842990B2 - 自動々作試験式公衆電話機 - Google Patents

自動々作試験式公衆電話機

Info

Publication number
JPS5842990B2
JPS5842990B2 JP14851678A JP14851678A JPS5842990B2 JP S5842990 B2 JPS5842990 B2 JP S5842990B2 JP 14851678 A JP14851678 A JP 14851678A JP 14851678 A JP14851678 A JP 14851678A JP S5842990 B2 JPS5842990 B2 JP S5842990B2
Authority
JP
Japan
Prior art keywords
coin
failure
signal
coins
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP14851678A
Other languages
English (en)
Other versions
JPS5574261A (en
Inventor
修二 国井
均 速水
利治 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tamura Electric Works Ltd
Original Assignee
Tamura Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tamura Electric Works Ltd filed Critical Tamura Electric Works Ltd
Priority to JP14851678A priority Critical patent/JPS5842990B2/ja
Publication of JPS5574261A publication Critical patent/JPS5574261A/ja
Publication of JPS5842990B2 publication Critical patent/JPS5842990B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M17/00Prepayment of wireline communication systems, wireless communication systems or telephone systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Signal Processing (AREA)
  • Prepayment Telephone Systems (AREA)

Description

【発明の詳細な説明】 本発明は、故障の有無を自動的に自ら診断すると共に、
あらかじめ定められた所定部位へ試験動作を自動的に行
なわせ、規定の操作を行なわずとも所定部位の動作状況
を確認できるものとした、課金式公衆電話機に関するも
のである。
従来のか\る公衆電話機は、単に硬貨の投入により利用
者の通話を可能とする機能を有するのみであり、自ら故
障の有無を検知する機能はなく、利用者が使用を開始し
てから始めて故障に気付くのが一般であって、使用者に
取ってはダイヤル発信等の操作を行なわねば故障の発見
がなされず、不用の時間を浪費してしまうのが常であっ
た。
すなわち、故障としては、オフフック後の硬貨投入にも
か\わらずループ回路が閉成されず、ダイヤル音が到来
しない。
投入硬貨がそのま\返却される。
投入硬貨が蓄積され、かつ、正規のダイヤル発信にもか
Sわらず、ループ回路が強制的に切断される。
通話終了後に残留硬貨があっても返却されない。
等の現象を生じ、特に残留硬貨が返却されない場合は、
利用者に取って極めて迷惑なものとなっていた。
なお、これらの故障を生ずる原因としては、硬貨投入口
乃至収納金庫または硬貨返却口間の硬貨通路における硬
貨詰まりが主体となっており、特に硬貨収納部の状況を
監視し、故障の有無を検出することが重要な問題となっ
ている。
たゾし、このほかにも、ブックスイッチ接点の接触不良
に基づくループ回路非閉成、課金信号受信回路の故障に
よる硬貨収納の不能等もあり、これらの故障は通話不能
を招来するのみか、公衆電話機の設置者側に取っても問
題となるにもか\わらず、いずれの故障も外部から察知
することは不可能であり、極めて不便となる欠点を生じ
ていた。
また、故障箇所が検知された場合には、点検、修理の段
階でマグネット、リレー等の所定部位を試験的に動作さ
せねばならないが、一般に公衆電話機では、オフフック
、硬貨投入等の規定操作を行なわねば各所定部位が動作
せず、点検、修理が面倒となる欠点もあった。
本発明は、従来のか\る欠点を根本的に排除する目的を
有し、故障検知用の診断プログラムと試験動作用のテス
トプログラムとを記憶装置へ格納しておき、このプログ
ラムを制御装置により実行させると共に、診断プログラ
ムの実行中にテストプログラムへ実行ステップをジャン
プさせるテストスイッチを設け、自己診断とならんで各
所定部位の試験動作も自動的に行なわせることのできる
極めて便利な、自動々作試験式公衆電話機を提供するも
のである。
以下、実施例を示す図によって本発明の詳細な説明する
第1図は硬貨収納部の構成を示す概念図であり、例えば
10円、50円、100円等の低額、生類、高額硬貨を
使用可納とした場合を示し、硬貨投入口1から投入され
た硬貨は、材質判別器COおよび硬貨の外径を検出する
ための硬貨検出器DA1゜DA2が両側方へ配設された
第1斜路2を経て第2斜路3へ入り、材質判別器COお
よび硬貨検出器DA1.DA2の検出々力により判別さ
れた硬貨の真偽および外径に応じて駆動される蓄積レバ
ー4〜6が、第2斜路3の側方へ後退する動作に伴ない
、低額硬貨は低額ポケット7へ、甲類硬貨は甲類ポケッ
ト8へ、高額硬貨は高額ポケット9へ落込み、収納レバ
ー10〜12へ押当・1シて逐次積み上げられ、硬貨の
種別毎に蓄積される。
たゾし、不良硬貨または偽造硬貨は蓄積レバー4〜6が
動作しないため、蓄積レバー4〜6上を転動し、硬貨返
却口13へ返却される。
また、通話終了時等のオンフックにより返却レバー14
が動作し、収納レバー10〜12上へ蓄積されている残
留硬貨をすべて返却する。
なお、材質判別器Coには、発振回路へ接続されたコイ
ルが用いられており、硬貨の材質に応じた導磁率または
透磁率の影響をコイルが受けて発振回路の出力が変化す
るため、この出力変化により硬貨の材質を判別している
また、硬貨検出器DA1.DA2としては、フォトダイ
オード等の発光素子とフォトトランジスタ等の受光素子
とを、相対向させて設けてあり、硬貨の有無に伴なう受
光素子の受光入力有無により硬貨を検出するものとなっ
ており、硬貨が硬貨検出器DA1.DA2を通過すると
きの転勤速度を■、硬貨検出器DA1の部位を硬貨が通
過する所要時間をtl、硬貨検出器DA1の部位を硬貨
が通過してから、硬貨検出器DA2の部位を硬貨が通過
するまでの時間をt2、硬貨検出器DA1とDA2との
間隔をLとしたとき、次式の関係により硬貨の外径を検
出することができる。
浸=専”・・・・・・(1)または−L−t′・・・・
・・(2)Lt2Stま たゾし、S−t、・■であり、Sは硬貨の大きさと第1
斜路2の傾斜により定まり、Lはあらかじめ定められて
いるため、実際には(1)式および(2)式の右辺のみ
を演算すればよい。
なお、詳細は本出願人による別途出願(特願昭52−1
07701号)に開示されている。
このほか、第1図においては、硬貨検出器DA1゜DA
2と同様の硬貨検出器CR1〜CR3,CC1〜CC3
,CK1〜CK3およびMRが設けてあり、硬貨検出器
CR,〜CR3により蓄積される硬貨の枚数を検出し、
硬貨検出器CC□〜CC3により収納直前の待機中硬貨
を検出し、硬貨検出器CK1〜CK3により収納される
硬貨を検出すると共に、硬貨検出器MRにより返却する
硬貨を検出しており、収納レバー10〜12が側方へ後
退する動作により待機中の硬貨を1枚のみ収納するとき
、硬貨検出器CC1〜CC3の検出々力消滅と共に硬貨
検出器CK1〜CK3の検出々力が発生することにより
、硬貨が確実に収納金庫15中へ収納されたことを確認
している。
また、硬貨検出器CR1〜CR3の検出々力による蓄積
硬貨の枚数と、硬貨検出器CK1〜CK3の検出々力に
よる収納硬貨の枚数との差により残留硬貨の枚数を算出
している。
なお、硬貨検出器MRによる返却硬貨の枚数と、蓄積硬
貨の総枚数との合計は、硬貨検出器DA1またはDA2
の検出々力による投入硬貨の枚数と一致しなければなら
ず、この原理による演算を行なって蓄積硬貨の枚数を確
認するため、硬貨検出器MRが設けである。
以上のとおり硬貨収納部は構成されているが、各種硬貨
が蓄積されているとき、交換機からの課金信号により低
額硬貨を優先的に収納し、中、高額硬貨を収納したとき
には、収納した金額に応じた通話時間の経過後に課金信
号に基づくつぎの硬貨収納を行なうものとなっている。
また、収納金庫15には電磁式の蓄積カウンタが付帯し
、硬貨検出器CK1〜CK3の検出々力によって登算す
るものとなっており、収納金庫15がはゾ満杯となるカ
ウント数に達したときに、蓄積カウンタから満杯信号が
送出される。
たゾし、蓄積カウンタの登算は、低額硬貨の体積を基準
とした中、高額硬貨の体積比に応じて行なわれ、例えば
低、中、高額硬貨の体積が1:4:6のときには、低額
硬貨により1回登算するが、甲類硬貨のときは4回、高
額硬貨では6回の登算を行なうものとなっている。
なお、蓄積カウンタは収納金庫15の脱去により自動的
にリセットされる。
第2図は、以上の硬貨収納部における材質判別器CO,
各硬貨検出器DA1.DA2.CC1〜CC3,CC1
〜CC3,CC1〜CC3,MRおよび各レバー4〜6
,10〜12,14を駆動する蓄積マグネットSM1〜
SM3、収納マグネットCM1〜CM3、返却マグネツ
t−RM等を含む公衆電話機(以下、電話機)の全構成
を示すブロック図であり、制御装置として硬貨処理回路
CCCおよび制御回路MCCが設けられ、主として硬貨
収納部からの各検出々力に基づく同収納部の制御を硬貨
処理回路CCCが行なうと共に、電話機本来の機能を具
現するための各回路からの各検出々力に基づく各種制御
を制御回路MCCが行なうものとなっている。
すなわち、電話機本来の機能を具現するため、誘導線輪
、ハンドセット等からなる通話回路置が設けであると共
に、同盟装置と線路 端子LTBとの間にはループ回路閉成用のリレーGS、
ダイヤルインパルス接点短絡用のリレーSSおよびルー
プ電流検出用の発光素子と受光素子ならびに発光素子へ
常に同一方向の電流を通ずるためのダイオードブリッヂ
等からなる通話制御回路TCCが挿入されており、これ
に対してブツシュボタンダイヤルDAIが併設されてい
る。
また、線路端子LTBに対し、帯域済波器と増幅検波器
とを用いた課金信号受信回路CPが橋絡接続されており
、これによって、交換機から単位通話時間の経過毎に送
られて来る周波数50Hzまたは16KHz等の課金信
号を検出している。
なお、警告音送出回路WTは、周波数250Hz等の警
告音を発生するものであり、制御回路MCCからの制御
により発振回路が起動し、整合変成器を経て通話回路置
におけるハンドセットの受話器に対し警告音を与え、利
用者へ音響による硬貨投入の催促および故障検知を報知
するものとなっている。
たゾし、硬貨投入催促は断続音であるが、故障検知の報
知は連続音によるものとしである。
このは力N制御回路MCCはオフフックによるフックス
イッチHのオンにより起動し、同時に電源回路PWもフ
ックスイッチHのオンにより出力を生ずるものとなって
おり、制御回路MCCと硬貨処理回路CCCとは信号C
DA、CDENの送受により、互に自己分担範囲内での
故障検知情報の交換を行なっている。
また、制御回路MCCは文字表示器および発光ダイオー
ド等の表示灯を用いた電話機表面の表示部DIS1を駆
動し、文字表示器により収納した硬貨による残りの単位
通話度数を表示すると共に、表示灯により硬貨投入の催
促および故障検知に基づく使用不能状態の表示ならびに
、収納金庫満杯の表示を各個別に行なっている。
たゾし、故障検知の際には、図上省略したメンテナンス
スイッチの操作により、故障箇所と対応したコードが文
字表示器により数字またはアルファベットとして表示さ
れる。
一方、硬貨処理回路CCCも文字表示器を用いた電話機
内部の表示部DIS2を駆動するものとなっており、自
己分担範囲内の故障が検知されると、その故障箇所に応
じたコードを表示し、保守者に対し故障箇所を明確に示
すものとなっている。
なお、テストスイッチTSW1.TSW2は所定部位に
試験動作を行なわせるためのものであり、電話機内部へ
設けである。
第3図は、制御回路MCCの構成ならびに信号の入出力
状況を示すブロック図であり、制御回路MCCは、マイ
クロプロセッサ等のプロセッサCPU1、記憶装置(以
下、メモリ)ROM1、補助記憶装置(以下、補助メモ
IJ ) RAM1および入出力回路■101により構
成されており、メモリROM、としては固定メモリが用
いられ、これには、あらかじめ定められた検査箇所の故
障検知を行なわせるための診断プログラムと、試験動作
を行なわせるためのテストプログラムとが格納しである
また、補助メモIJRAM□としては書き替え可能な可
変メモリが用いられ、制御回路MCCとしての動作上必
要とする各種情報の格納が逐次行なわれる。
電話機の使用に先立ちオフフックが行なわれると、フッ
クスイッチHからのオフフック信号SHが入出力回路■
101を介してプロセッサCPU。
へ与えられ、同時に電源回路PWも同信号SHにより出
力を生ずるため、制御回路MCCが動作状態となり こ
のときプロセッサCPU1が補助メモリRAM1の全ア
ドレスをクリヤすると共に、入出力回路■10、を介し
た各出力信号SPW〜5DIs1をリセット状態すなわ
ち例えば低レベル(以下“O”)の状態とし、初期状態
を設定する。
また、この場合検査箇所としては、通話制御回路TCC
1課金信号受信回路CP、硬貨検出器CC1〜CC3,
CK1〜CK3、収納金庫の蓄積カウンタCUTおよび
収納金庫15が所定位置へ確実に装着されたときに動作
するリードスイッチ等の金庫装着スイッチCBならびに
硬貨処理回路CCCからの故障信号CDENが対象とな
っており、前述の初期状態設定後、直ちにプロセッサC
PU1はメモIJROM1から診断プログラムの読み出
しを開始し、この診断プログラムにしたがって各検査箇
所の故障検知をはゾ瞬間的に逐次実行する。
なお、各信号の送受は図上省略した所定の駆動回路また
はバッファ回路等を介して行なわれる。
第4図は、制御回路MCCによる故障検知実行ステップ
のみのフローチャートであり、まず、初期状態設定のイ
ニシャライスの後、入出力回路l10tを介して信号S
O8を送出し、リレーGSを動作させて交換機に対する
ループ回路を構成して通話回路を閉成する。
なお、第4図以降のフローチャートにおいてディシジョ
ンボックス内の記号は、各信号のSを省略のうえ示しで
ある。
つぎに、入出力回路l101を介した蓄積カウンタCU
Tからの信号SOFをチェックし、これが′O”であれ
ば収納金庫15が未満杯と判断して補助メモIJRAM
1のアドレス1ND1ヘコード「0」を格納するが、若
し、高レベル(以下、“1”)であれば満杯と判断し、
これを故障と見て故障箇所と対応する故障箇所信号とし
てコード「1」を補助メモリRAM1のアドレス1ND
1へ格納する。
ついて、同様に入出力回路■101を介した金庫装着ス
イッチCBからの信号SOBをチェックし、これが“O
”であれば正常と判断して補助メモリRAM1のアドレ
ス1ND2ヘコードrOJを格納するが、若し“1”で
あれば金庫装着スイッチCBの不動作すなわち収納金庫
15の未装着と判断し、これも故障と見て前述と同様に
コード「2」を補助メモリRAM1のアドレス1ND2
へ格納する。
以上の収納金庫15の状況チェック後、硬貨検出器CC
1〜CC3,CK1〜CK3からの信号S 001〜S
QCsフS OKI〜5OK3を逐次チ1ツクし、初
期状態設定直後は硬貨未投入のため、いずれも検出々力
が“O”であることを前提として判断を行ない、信号S
o1〜5co3,5oK1〜5OK3がO”のとき正常
な状態としてコード「rOJを補助メモリRAM1の各
アドレス1ND3〜iN Dgへ格納し、若し、“1”
のものがあれば、発光素子または受光素子の不良あるい
は硬貨詰まりに基づく硬貨通話の閉塞による故障と判断
し、各アドレス1ND3〜t N DBへ故障箇所信号
としてコード「3」〜「8」を格納する。
このつぎには、課金信号受信回路CPからの信号SOP
をチェックし、このときは課金信号の到来があり得ず、
その出力がl(O”であることを正常と判断して補助メ
モリRAM1のアドレス* N Dgヘコード「0」を
格納するが、若し、“′1”であれば故障と判断し故障
箇所信号としてコード「9」を格納する。
更に、通話制御回路TCCのループ回路へ挿入された発
光ダイオード等の発光素子からの発光を受光するフォト
トランジスタ等の受光素子によるループ電流検出信号S
Tsをチェックし、これが140”であればループ電流
通電中すなわちリレーGSによる通話回路閉成と判断し
て正常コードrOJを補助メモリRAM1のアドレスi
N D Aへ格納する。
たゾし、若し“1”であればリレーGSの不良等による
通話回路未閉成の故障と判断し、前述と同様のコード「
A」をアドレスi N D Aへ格納する。
以上のとおり、各検査箇所をチェックし、故障検知を行
なったうえ、各アドレス1ND1〜1NDAの内容読み
出しを行ない、すべてがコード「0」であれば“故障な
し″と判断するが、コード「1」〜rAJのいずれがあ
れば“故障あり”と判断し、後述の“故障モード”へ移
る。
なお、′故障なし”のときは硬貨処理回路CCCへ信号
CDAをコード「O」として送出のうえ、硬貨処理回路
CCCからの信号CDENをチェックし、これがコード
「0」であれば同回路CCC側に“故障なし”と判断し
て6正常モード”となり、電話機本来の機能を発揮する
ための各種制御動作へ移行するが、若し、信号CDEN
がコード「1」であると硬貨処理回路側に“故障あり”
と判断し、補助メモリRAM1のアドレスi N D
Bへ故障箇所信号としてコードrBJを格納する。
すると、この情報も“故障モード”の一部として扱かわ
れるものとなる。
“故障モード”へ移行すると、プロセッサCPU1はメ
モIJROM1の診断プログラムにしたがい、入出力回
路I 101を介して表示部DIS、へ信号5DISt
を送出し、′使用不能”の表示灯を点灯させ“′故障あ
り”の表示を行ない、これと共に信号SwTを送出して
警告音送出回路WTを動作させ、ハンドセットの受話器
を鳴動させる。
すなわち、表示部DIS1および警告音送出回路WT等
の報知回路により、利用者に対する故障の報知が上述の
自己診断に基づいて自動的に行なわれる。
なお、′正常モード”へ移行すれば、利用者の硬貨投入
口より信号SSSが送出され、これによって通話制御回
路TCCのダイヤルインパルス接点を短絡中のリレーS
Sを動作させ、短絡を解除してダイヤル発信を許容する
が、′故障モード”の際は信号SSSが送出されず、短
絡が解除されないためダイヤル発信が不可能となり、電
話機の使用が阻止される。
また、“故障モード”の際には、上述のメンテナンスス
イッチを操作することにより、表示部DIS1の文字表
示器によって、故障箇所と対応するコードが表示される
すなわち、第4図のとおり“′使用不能表示”ステップ
のつぎに、プロセッサCPU1がプログラムによりタイ
マーとして動作すると共に、補助メモリRAM、の任意
の空アドレスをカウンタアドレスとして用い、その内容
Nへ数値1を逐次加算して新たな内容Nとし、この動作
を内容Nが補助メモリRAIV11のアドレス1ND8
を示すアドレス番号の数値Bとなるまで反復のうえ、内
容Nがアドレス番号Bの数値へ達すると内容Nを再び数
値1とした後、再度数値1の逐次加算を行ない、メンテ
ナンススイッチの操作が解除されるまで以上の動作を継
続する。
このため、カウンタアドレスの内容Nを用いて、故障有
無の情報を格納したアドレス1ND1〜1NDBの順次
読み出しが行なわれ、いずれかに故障箇所信号のコード
「1」〜rBJが収納されていれば、これと対応した信
号5DISxが送出され、表示部DIS1の文字表示器
により最も若いアドレス番号の故障箇所を示すコードが
数字または文字として明確に表示され、約1秒間等の一
定時間表示を継続した後、タイマー動作により表示がリ
セットさ札 タイマー再スタートによりつぎのアドレス
番号の故障箇所が同様に表示されたうえ、故障箇所信号
の格納されたものすべてについて逐次かつ反復して表示
が行なわれ、メンテナンススイッチが操作状態である限
りこの表示動作を継続する。
たゾし、表示部DI81においては、制御回路MCCの
分担する各検査箇所の故障が各個別に表示されるのに対
し、硬貨処理回路CCC側の故障はコードrBJと対応
する数字または文字により一括表示される。
なお、以上の動作は一定期間中反復してなされ、若し回
復した故障があればその表示は直ちに行なわれなくなる
第5図は、硬貨処理回路CCCの構成ならびに信号の入
出力状況を第3図と同様に示すブロック図であり、第3
図と同様マイクロプロセッサ等のプロセッサCPU2、
メモリROM2、補助メモリRAM2および入出力回路
■102により硬貨処理回路CCCが構成されており、
各メモリROM2゜RAM2等の動作も第3図と同様の
ものとなっている。
たゾし、検査箇所としては、材質判別器CO1硬貨検出
器DA1.DA2.MR,CR1〜CR3および制御回
路MCCからの信号CDAが対象となっており、メモリ
ROM2へ格納されたプログラムは、これらの検査箇所
と対応したものとなっている。
電源回路PWから電源が印加されると制御回路MCCと
同様の初期状態設定が行なわれ、その後直ちにプロセッ
サCPU2がメモリROM2から診断プログラムの読み
出しを開始し、この診断プログラムにしたがって各検査
箇所の故障検知をはゾ瞬間的に逐次実行する。
第6図は、硬貨処理回路CCCによる故障検知実行ステ
ップのみのフローチャートであり、初期状態設定のイニ
シャライズの後、まず、硬貨検出器DA0.DA22M
R2CR□〜CR3の状況を逐次チェックしている。
すなわち、初期状態設定直後は硬貨未投入のため、いず
れも硬貨検出々力が140”であることを前提に判断を
行ない、硬貨検出器DA1.DA2゜MfL、CC1〜
CC3からの信号5DA1,5DA2゜5MR25oR
1〜5oR3が“O”であれば正常な状態としてコード
rOJを補助メモリRAM2の各アドレス1ND1〜i
N D6へ格納し、若し゛1”のものがあれば、発光
素子または受光素子の不良あるいは硬貨詰まりに基づく
硬貨通路閉塞の故障と判断し、各アドレス1ND1〜1
ND6へ故障箇所信号としてコード「1」〜「6」を格
納する。
ついで、材質判別器COからの信号SaOをチェックし
、前述と同様に硬貨なしの状態を正常として判断のうえ
、信号SOOが“O”であればコードrOJを補助メモ
リRAM2のアドレス1ND7へ格納するが、若し“1
”であれば故障と判断してコード「7」を故障箇所信号
としてアドレス1ND7へ格納する。
つぎに、制御回路MCCからの信号CDAをチェックし
、これが′0”であれば補助メモリRAM2のアドレス
iNDgヘコードrOJを格納するが、若し1”であれ
ばコード「8」を前述と同様にアドレスiNDgへ格納
スる。
以上のとおり、各検査箇所をチェックして故障検知を行
なったうえ、各アドレスtNDt〜L N D Bの内
容読み出しを行ない、すべてがコードrOJであれば“
故障なし°′と判断するが、コード「1」〜「8」のい
ずれかがあれば“′故障あり”と判断して“故障モード
”へ移り、第4図と同様のステップにより信号5DIs
2を送出し、電話機の内部へ設けた表示部DIS2の文
字表示器により、故障箇所と対応した数字を表示する。
ただし、表示部DIS2においては、硬貨処理回路CC
Cの分担する各検査箇所の故障が各個別に一定の時間毎
に逐次表示されるが、制御回路MCC側の故障はコード
「8」と対応する数字により一括して表示される。
また、“故障なし”の場合は“正常モード”へ移行し、
制御回路MCCへ信号CDENをコード「0」として送
出した後、硬貨選別および蓄積動作を行なうが、“故障
あり”の場合は信号CDENがコード「1」となるため
、上述のとおり制御回路MCC側で硬貨処理回路CCC
の故障表示が行なわれる。
たゾし、制御回路MCC側における硬貨処理回路CCC
側の故障表示は、第4図のとおり、制御回路MCCの補
助メモ’JRAM1のアドレス1ND1〜t N D
Aに故障箇所信号のコード「1」〜rAJが格納されて
ないときにのみ行なわれるため、制御回路MCC側にの
み故障があり、硬貨処理回路CCC側に故障のない場合
、制御回路MCC側の故障が信号CDAにより硬貨処理
回路CCC側へ与えられ、これを故障の一部と判断した
硬貨処理回路CCC側からの信号CDENが制御回路M
CC側へ戻ることにより、制御回路MCC側が硬貨処理
回路CCC側に故障がないにもか\わらず、硬貨処理回
路CCC側故障の表示を行なうことが阻止されている。
なお、以上の動作が一定時間中反復して行なわれること
は制御回路MCC側と同様である。
このは力N “正常モード”へ移行した後は、第5図の
とおり、材質判別器CO1硬貨検出器D A1゜DA2
2MR9CR1〜CR3からの信号Soo。
5DAt p S DA2 y SMRに基づいて、最
初に述べた硬貨の真偽、種別の判断をプロセッサCPU
2がメモリROM2の硬貨選別および蓄積プログラムに
したがって行ない、信号55M1〜55M3を蓄積マグ
ネットSM1〜SM3へ送出し、これらを励磁して第1
図の蓄積レバー4〜6を駆動のうえ、硬貨の種別に応じ
た蓄積を行なう。
また、制御回路MCcは“正常モード”へ移行した後、
課金信号受信回路CP、硬貨検出器CR□〜CR3,C
C1〜CC3,cK1〜cK3からの信号5OPy 5
ORx〜S OR315cat〜s 003 tS O
K1〜S OKgに基づき、第3図のとおり、信号SR
M、SoM□〜SoM3を返却マグネットRM、収納マ
グネットCM1〜CM3へ送出してこれらを励磁し、課
金信号を検出した信号SOPにしたがい低額硬貨優先の
硬貨収納を行なうと共に、信号SOUの送出により蓄積
カウンタCUTを登算させる。
また、通話終了時等のオンフックにより“O”となるフ
ックスイッチHからの信号sHによって、残留硬貨の返
却を行なう。
なお、硬貨収納確認、蓄積枚数等の演算も制御回路MC
CのプロセッサCPU1により、メモリROM1の硬貨
収納プログラムにしたがって行なわれる。
また、電源回路PWには信号SPWを与え、オンフック
後も一定時間電源出力を生じさせ各回路の動作保持を行
なっている。
以上のとおり、診断プログラムに基づく各検査箇所の故
障検知が行なわれ、自己診断を実行するが、第2図、第
3図および第5図に示すテストスイッチTSW0.TS
W2を操作しONとすれば、ROM1.ROM2に格納
されているテストプログラムが有効となって、制御回路
MCCと硬貨処理回路CCCとが連携動作を開始し、あ
らかじめ定められた所定部位としての、例えばリレーG
S。
SSおよび各マグネットRM、CM1〜CM3゜SM1
〜SM3に対する信号SGs、S8s、SRM。
SOMI〜SOMstSSMI〜55M3等を第7図に
示すタイムチャートの関係で逐次送出する。
すなわち、第7図のとおり信号SO8が1秒間等の期間
T1だけ送出された後、2秒間等の休止期間T2をおい
て信号SSSが同様の期間T1だけ送出され、以降同様
に信号55M3までが順次に送出されてこれを反復する
したがって、各所定部位を目視すれば、これらが正常に
動作するか否かゾ明らかとなり、速やかに点検、修理を
行なうことができる。
第8図は、前述のテストプログラムによる試験動作実行
ステップのフローチャートであり、テストスイッチTS
W1.TSW2のONにより、自己診断として示す第4
図、第6図の診断ステップが“故障モード″へ移行した
後、または、正常モードへ移行した後に診断プログラム
の実行ステップがテストプログラムヘジャンプするため
、各出力信号が“O”ヘリセットされたうえ、第7図の
とおり信号SO8が“1”となって期間T1の間保持さ
れた後“O”へ戻り、休止期間T2の間を保持してから
信号S 88−8 SMaが同様に送出され、最後に信
号S SMaが期間T□の間送出されて最初へ戻り、以
上の動作をテストスイッチTSW1.TSW2のOFF
まで反復する。
なお、゛正常モード”の場合はテストスイッチTSW□
、TSW2のOFFにより、硬貨の選別蓄積が開始され
、その蓄積枚数に基づく合計金額が単位通話時間と対応
する単位料金となれば、信号SSSを“1°′としてリ
レーSSを動作させ、ダイヤルインパルス接点の短絡を
解除し、ダイヤル発信を許容のうえ、課金信号受信回路
CPからの信号sepに基づいて硬貨の収納を行なう。
第9図は、他の例を示す試験動作実行ステップのフロー
チャートであり、テストスイッチTSW1゜TSW2と
してノンロック形のものを用い、最初のONによりテス
トプログラムヘジャンプするが、信号SGSを期間T0
の間送出した後待機状態へ入り、つぎ以降のテストスイ
ッチTSW1゜TSW2のONにより、逐次信号SSS
以降がそれぞれ期間T□の間づ\送出されるものとなっ
ている。
したがって、各所定部位を1箇所づ\チェックするのに
便利である。
なお、テストスイッチTSW1.TSW2を別個のもの
としたが、制御回路MCCおよび硬貨処理回路MCCを
同時に制御する1個のスイッチを用いてもよく、所定部
位としては前述の各電磁部品のほか、表示灯、文字表示
器等を対象としてもよく、これらを試験動作させる順序
も任意に定めることができる。
たゾし、テストスイッチTSW1゜TSW2を別個のも
のとすれば、制御回路MCC側の所定部位と硬貨処理回
路CCC側の所定部位とを別個に試験動作させることも
可能であり、便利となる。
以上のとおり、オフフックに伴ない診断プログラムにし
たがった自己診断を行ない、故障検知により表示部DI
S1の表示および警告音送出によって故障の報知を行な
うため、利用者が使用に先立つオフフックを行なえば、
直ちに故障有無が判別すると共に、故障箇所の表示およ
び各所定部位の試験動作も自動的に行なわれるため保守
、点検が極めて容易となる。
また、オフフックによるループ回路の閉成と共に故障検
知を行なうため、交換機および電話回線を含めた全回路
の断線または短絡等も検知され、確実な故障検知が行な
われる。
なお、以上の説明では、硬貨収納部の検査箇所として通
常用いられている既設の、材質判別器CO,硬貨検出器
DA1.DA2.CC1〜CC3゜CC1〜CC3,C
C1〜CC32MR等を用いたが、検査専用のセンサを
別個に設けてもよい。
また、オフフックによりループ回路が直ちに形成される
先ループ式電話機について説明したが、硬貨投入により
ループ回路の閉成される後ループ式電話機へ適用しても
同様であり、オフフックに伴なって電源回路PWの出力
を生じさせず、常時電源を各回路へ印加しておき、オフ
フックにより各プロセツサCPU1.CPU2の動作を
開始させても同様である。
たくし、オフフックにより電源回路PWの出力を生じさ
せれば消費電力が軽減され、実用上は好適である。
このほか、故障箇所の表示および“使用不能゛の表示は
オンフックにより消灯するものとすれば一般的であるが
、一定時間のみ点灯させてもよい。
なお、永久磁石、ラッチ機構等を用いた保持機能を有す
る表示器により使用不能の表示を行なわせれば、最初の
利用者がオフフックするのみで使用不能の表示がなされ
、つぎ以降の利用者はオフフックせずとも故障が判明す
るため甚だ合理的であり、第4図、第5図の自己診断実
行ステップも種種の変形が可能である。
また、制御回路MCCおよび硬貨処理回路CCCとして
個別のものを用いたが、マイクロプロセッサをプロセッ
サCPU1.CPU2として適用する場合は、端子数お
よび処理能力上2台を併用した方が周辺回路の簡略化上
有利であり、安価に目的を達することができる。
たゾし、より大形のプロセッサを用いれば1台の使用に
より十分となることは云うまでもない。
以上の説明により明らかなとおり本発明によれば、電話
機の故障有無がオフフックのみによって直ちに自己診断
され、利用者に対する表示ならびに保守、点検者に対す
る故障箇所の表示がなされると共に、所定部位に対し規
定の操作を行なわずに試験動作をさせることができるた
め、利用者および保守、点検者ならびに設置者側に取っ
て甚だ便利であり、各種の課金式公衆電話機において多
大の効果を呈する。
【図面の簡単な説明】
図は本発明の実施例を示し、第1図は硬貨収納部の構成
を示す概念図、第2図は公衆電話機の全構成を示すブロ
ック図、第3図は制御回路の構成ならびに信号の入出力
状況を示すブロック図、第4図は制御回路による故障検
知実行ステップのフローチャート、第5図は硬貨処理回
路の構成ならびに信号の入出力状況を示すブロック図、
第6図は硬貨処理回路による故障検知実行ステップのフ
ローチャート、第7図は試験動作のタイムチャート、第
8図、第9図は試験動作実行ステップのフローチャート
である。 MCC・・・・・・制御回路(制御装置)、CCC・・
・・・・硬貨処理回路(制御装置)、ROM1.ROM
2・・・・・・メモリ(記憶装置)、RAM1.RAM
2・・・・・・補助メモリ(補助記憶装置)、CO・・
・・・・材質判別器、DA、 、 DA2. CR,〜
CR3,CC1〜CC3゜CK1〜CK3.M’R・・
・・・・硬貨検出器、CUT・・・・・・蓄積カウンタ
、CB・・・・・・金庫装着スイッチ、TCC・・・・
・・通話制御回路、CP・・・・・・課金信号受信回路
、H・・・・・・フックスイッチ、TSWl、TSW2
・・・・・・テストスイッチ。

Claims (1)

    【特許請求の範囲】
  1. 1 公衆電話機におけるあらかじめ定められた検査箇所
    の故障検知を行なわせる診断プログラムおよび前記公衆
    電話機におけるあらかじめ定められた所定部位に試験動
    作を行なわせるテストプログラムを格納した記憶装置と
    、前記各プログラムを実行する制御装置と、前記診断プ
    ログラムの実行中に前記テストプログラムへ実行ステッ
    プをジャンプさせるテストスイッチとを備え、該テスト
    スイッチの操作によりあらかじめ定められた前記所定部
    位に試験動作を自動的に行なわせることを特徴とする自
    動々作試験式公衆電話機。
JP14851678A 1978-11-30 1978-11-30 自動々作試験式公衆電話機 Expired JPS5842990B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14851678A JPS5842990B2 (ja) 1978-11-30 1978-11-30 自動々作試験式公衆電話機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14851678A JPS5842990B2 (ja) 1978-11-30 1978-11-30 自動々作試験式公衆電話機

Publications (2)

Publication Number Publication Date
JPS5574261A JPS5574261A (en) 1980-06-04
JPS5842990B2 true JPS5842990B2 (ja) 1983-09-22

Family

ID=15454510

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14851678A Expired JPS5842990B2 (ja) 1978-11-30 1978-11-30 自動々作試験式公衆電話機

Country Status (1)

Country Link
JP (1) JPS5842990B2 (ja)

Also Published As

Publication number Publication date
JPS5574261A (en) 1980-06-04

Similar Documents

Publication Publication Date Title
US5896446A (en) Coin operated telephone auditor
AU1227999A (en) System and method for washing machine cycle identification and chemical dosing identification
JPS6342900B2 (ja)
GB1564723A (en) Coin and token-freed apparatus
JP2008198131A (ja) 媒体処理装置
JPS5842990B2 (ja) 自動々作試験式公衆電話機
JPS6115646Y2 (ja)
JPH0524560B2 (ja)
JP4441985B2 (ja) スロットマシンのセキュリティ装置
JPS6115645Y2 (ja)
JPS5842988B2 (ja) 自己診断式公衆電話機
JPS5845224B2 (ja) 公衆電話機
JPS5842989B2 (ja) 故障表示式公衆電話機
JPS6115647Y2 (ja)
CN108600050A (zh) 命令传输方法、装置、计算机设备及可读存储介质
JPS6342461B2 (ja)
JPS6342462B2 (ja)
JP2714762B2 (ja) スロットマシン
JPS5845223B2 (ja) 公衆電話機
US3027424A (en) Telephone system
CN2412255Y (zh) 电信缴费式自助售卖机
GB2205214A (en) Monitoring of amusement machine operation
KR830001677B1 (ko) 공중 전화기
JP2556396B2 (ja) 公衆電話機
JP2002102427A (ja) メダル遊技設備における不正検出方法