JPS5838035B2 - 電子交換機における通話路制御装置 - Google Patents

電子交換機における通話路制御装置

Info

Publication number
JPS5838035B2
JPS5838035B2 JP4075976A JP4075976A JPS5838035B2 JP S5838035 B2 JPS5838035 B2 JP S5838035B2 JP 4075976 A JP4075976 A JP 4075976A JP 4075976 A JP4075976 A JP 4075976A JP S5838035 B2 JPS5838035 B2 JP S5838035B2
Authority
JP
Japan
Prior art keywords
information
communication path
control device
control information
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP4075976A
Other languages
English (en)
Other versions
JPS52123803A (en
Inventor
敬二 芳野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP4075976A priority Critical patent/JPS5838035B2/ja
Publication of JPS52123803A publication Critical patent/JPS52123803A/ja
Publication of JPS5838035B2 publication Critical patent/JPS5838035B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Exchange Systems With Centralized Control (AREA)

Description

【発明の詳細な説明】
この発明は電子交換機における通話路制御装置に関する
ものである。 電子交換機にあっては、通話路系装置であるネットワー
クのスイッチとか、トランク回路の継電器の動作を制御
するために通話路制御装置が設けられるが、この通話路
制御装置またはμS単位で動差する中央制御装置と、m
s単位で動作する通話路系装置との間のタイミングのマ
ッチングをとるバツファとしての役割りをも果している
のである。 しかして前記通話路制御装置は、中央制御装置から動作
指令情報を受けてこれを目的の装置に分配する情報受信
分配装置と、この情報受信分配装置から分配される信号
によってネットワークおよびトランクを駆動する通話路
駆動装置だ信号分配装置、走査装置および継電器駆動装
置との内部装置から構成されており、この通話路制御装
置は、中央制御装置からの命令により、内部装置指定お
よびネットワークのパスとか継電器に関する情報を、1
パス毎あるいは1ポイント毎に受取り、通話路駆動装置
あるいは継電器駆動装置を動作させ、かつこれら装置の
動作の正常性は、一定時間後に別途受信する命令に呼応
して、その情報を中央制御装置に返送するのであるが、
このように通話路制御装置にあって受取る命令が、個々
の通話路あるいは継電器毎であるということは、中央制
御装置からみるとき、呼処理の種々の過程に逐次関与し
なければならないことを意味しており、呼処理能力低下
の原因をなしているのである。 従ってこの発明の主たる目的は、呼処理において通話路
系装置の制御のための中央制御装置の負荷を軽減させる
ことにより、システムとしての処理能力を向上させるこ
とのできる通話路制御装置を提供することであり、詳し
くは前記中央制御装置としては、通話路系装置の制御情
報を主記憶装置上に編集し格納するのみで、その後は呼
処理に逐次的に介在せずとも、同通話路系装置を制御す
ることができる通話路制御装置を提供し、また併せて呼
対応に編集される一連の通話路系装置の制御情報群のな
か\ら、最優先で処理されるべき情報を抽出する手段を
も備えた通話路制御装置を提供しようとするものであっ
て、この発明によれば中央制御装置の主記憶装置から制
御情報を読取って解読する手段と、前記主記憶装置内の
複数個の制御情報群のうちから処理実行中の制御情報群
の識別情報を記憶する手段と、前記制御情報群のうちか
ら最優先lこ処理されるべき情報の識別情報を記憶する
手段と、端末制御部の空塞を確認する手段と、前記中央
制御装置に割込む手段とを有し、あらかじめ前記主記憶
装置に設定された一連の制御情報に従って動作し、前記
中央制御装置とは独立に通話路系装置を制御できるよう
にしたことを特徴とする通話路制御装置が得られる。 以下この発明に係る通話路制御装置の実施例に゜つき、
添付図面を参照して詳細に説明する。 第1図はこの発明の実施例動作説明のための装置構成図
を示しており、この第1図において、SUBは加入者、
LLNはラインリンクネットワーク、TLNはトランク
リンクネットワーク、DPORTはDP発信レジスタト
ランク、SPCは通話路制御装置、CCは中央制御装置
、MMは主記憶装置であり、また前記通話路制御装置S
PCの内部装置として、SRDは信号受信分配装置、S
Cは通話路駆動装置、SDは信号分配装置、SCNは走
査装置、RCは継電器駆動装置である。 この構成にあって、まず加入者SUBの発呼が検出され
ると、空のDP発信レジスタトランクDPORTを捕促
して、これらの間の通話路を開成するために通話路駆動
装置SCは、ラインリンクネットワークLLNに対して
指令を送出し、ある一定の動作時間を保証したのちに、
トランクリンクネットワークTLNに対しても指令を送
出する。 こへて通話路が閉威されると、その導通試験を行なうた
め、走査装置SCNによってDP発信レジスタトランク
DPORTのAリレーの接点を走査し、その正常性を確
認したのちに、つゾいて継電器駆動装置RCによりS
IJレーを動作させ、その接点を閉じダイヤルトーンD
Tを発呼加入者SUBに送出して所定の動作を完了する
のであり、これらの動作には中央制御装置CC,主記憶
装置MMおよび信号受信分配装置SRDが各々に関与す
るのである。 第2図はこの発明の実施のために、中央制御装置が主記
憶装置内に編集する通話路制御装置駆動のための、1つ
の呼対応に作られる制御情報群の一例を示している! この制御情報群(SPトランザクション)は、前記第1
図に示した発信音送出動作に関するものを示していて、
各語は情報の種類を区別するためのMNC部と、その詳
細指令情報であるDATA部とからなっており、またそ
の順序はそのま\である呼について必要な通話路制御装
置の動作順を表わしている。 また第3図は複数個の前記情報群が主記憶装置MM内に
あって待合わせ行列を形成している状態を示している。 そしてシステムエリアの固定番地のENTRY部に第1
群の先頭番地が格納されており、また各群の先頭番地に
は後続の群の先頭番地(リンク情報)が格納されている
。 さらに前記ENTRY部がOの場合には、処理すべき情
報群が存在しないことを示し、かつある群においてリン
ク情報がOの場合は行列の最終の群であることを示して
いる。 さらにまたこの例ではリング情報として後位の群の先頭
番地のみを表わしているが、前位のそれを格納すること
により、行列の途中にある任意の群の取りはずしか容易
になる。 さらに第4図はこの発明の一実施例を適用した通話路制
御装置のブロック図を示している。 この第4図において、この発明の一実施例を適用した通
話路制御装置SPCは、前記主記憶装置MMから情報を
読取り解読する手段として、メモリアドレスレジスタM
AR,メモリバツファレジスタMBR,デコーダDEC
を、同主記憶装置MM内の複数個の制御情報群のうち処
理実行中の情報群の識別情報を記憶する手段として、ト
ランザクッションアドレスレジスタTARを、各情報群
において最優先で処理されるべき情報の識別情報を記憶
する手段として、ポインタPNT−Q〜Nを、端末制御
部の空塞を表示するための手段として、ビジーアイドル
レコーダDIR−1 ,2を、前記中央制御装置CCに
割込む手段として、インタラプトソースINT1コント
ローラステータスCSTを各々に含む。 またその他に、システムエリア固定アドレス発生装置F
IXED−PATTERN,演算部ARITH−LOG
IC1演算の途中経過を記憶する汎用レジスタGR,端
末制御部を構成するものとして前記通話路駆動装置SC
1同前記継電器駆動装置RC,同前記信号分配装置SD
およびその状態表示のための装置S D I MAGE
1同前記走査装置SCNおよびその結果を格納するため
の装置ANSの各各を含む。 さらに前記各装置間の連絡路として、Aオペランドバス
PBAおよびBオペランドバスPBB,リザルトバスR
BS1割込み線INT,メモリアトレス線MA,メモリ
データ線MD,メモリアンサ線MWおよび各種のゲート
回路Gの各々をも含んでいる。 ついで第5図は前記第4図でのこの発明の一実施例の動
作をフローチャートにより表わしたものであり、以下こ
の第5図フローチャートに従って説明する。 なお〔〕内の数字は同フローチャート上の〔〕内の数字
番号に対応するものである。 まず前記中央制御装置CCは、ある呼について必要な制
御情報を、前記主記憶装置MM内に編集して登録する。 その後、START命令を発して前記通話路制御装置S
PCを起動する〔1〕。 この通話路制御装置はシステムエリアのENTRYの番
地を固定パターンとして発生し、メモリアドレスレジス
タMARにセットしてメモリ要求を出す。 メモリからのアンサはメモリバツファレジスタMBRに
より受けたのち、トランザクションアドレスレジスタT
ARにセットされる。 この内容は待合わせ行列の先頭アドレスを意味している
〔2〕。 前記トランザクションアドレスレジスタTARの値がO
であれば〔3〕、処理待ちの情報群が残っていないこと
を表わし、コントローラステータスCSTに11“をセ
ットして〔27〕、前記中央制御装置CCに割込む〔2
8〕。 そしてコントローラステータスはシステムエリアの固定
番地に格納され、以後この通話路制御装置SPCとして
は動作を停止し〔35〕、プログラムの処理にゆだねて
新たな起動を待つ〔29〕。 また前記トランザクションアドレスレジスタTARの値
がOでないときには、前記情報群の中からその情報群に
対応するiポインタPNT−iで指示された制御情報を
取出してメモリバツファレジスタMBRに格納する〔4
〕。 そして制御情報のMNC部を解読し〔5〕、その種類を
識別する。 前記MNC部が通話路駆動装置SC1継電器駆動装置R
C指定の場合には、サイクルタイムが長いために、まず
これら各装置の空塞を調査する〔6〕。 そして塞のときにはiポインタPNT−iを更新せず待
合わせ行列の後位にある他の情報群の中から処理可能な
ものを選択し、空のときは各装置に制御情報を選出し〔
7〕、ビジーアイドルレコーダBIR−1 .2をセッ
トし〔8〕、サイクルタイムを保証するために各装置内
のタイマを起動し
〔9〕、かつiポインタPNT−iの
更新を行なう〔30〕。 なお起動を受けた各装置に動作不良がある場合には、前
記タイマーが一定時間後にオーバフローとなり、コント
ローラステータス′2“をセットして〔10〕、前記中
央制御装置CCに割込み〔11〕、その後はプログラム
による障害処理がなされる〔12〕。 ついで1つの制御情報を送出してポインタを更新すると
、この通話路制御装置SPCは、並列処理酊能な別の制
御情報をさがすために、後続の制御情報群を取出す。 すなわち、まず自動制御情報群の第O語目のリンク情報
を調べ〔31〕、0のときには後続のものが無いことを
示しているから、行列の先頭に戻り〔32〕、そうでな
いときには後続の情報群を処理する。 ついで前記MNC部が信号分配装置SD指定の場合には
、複数ポイント同時制御のために、ある特定のポイント
を操作するのに他のポイントに影響を及ぼさないように
しなければならない。 このために現在の状態SDIMAGEと制御情報との間
で論理演算を施したのち〔13〕、指令を送出する〔1
4〕。 つゾいて前記MNC部が走査装置SCN指定の場合には
、同装置に指令を送出したのち〔15〕、返送される走
査結果と、制御情報に含まれている期待値とを比較して
〔16〕、不一致のときにはコントローラステータスに
13“をセットして(17)、前記中央制御装置CCに
割込み〔18〕、その後はプログラムによる障害処理を
行ない〔19〕、一致のときにはポインタを更新する。 また前記MNC部がタイミング指定の場合には、制御情
報の中の割込み要求ビット■NTがOでないときは、コ
ントローラステータスを14“にして〔22〕、前記中
央制御装置CCに割込み〔23〕プログラムに制御を渡
し、プログラムはこの要求に従って前記主記憶装置MM
内の同制御情報の割込み要求ビットをクリアすると共に
、その後タイミングの指定値TCを降算してゆく。 また前記割込み要求ビット■NTがOであるとき〔20
〕、そしてタイミング指定値TCもまたOであるときは
〔21〕、所定のタイミングが経過したことを示し、こ
のときはポインタを更新する。 さらに前記MNC部がEND指定の場合には、制御情報
群の処理が終了したことを意味しており、このときはポ
インタを初期設定し〔25〕、ついでコントローラステ
ータスを15“にして〔26〕、前記中央制御装置CC
に割込み〔33〕、プログラムに対して同制御情報群の
行列からの取外し処理を依頼し〔34〕、同時にこの通
話路制御装置SPCは、後続の情報群の処理を始める〔
31〕のである。 以上詳述したようにこの発明によるときは、通話路系装
置の制御にあって、中央制御装置の役割は主記憶装置に
対する制御隋報の登録および削除と、これに続く通話路
制御装置の起動および割込み処理に限られることとなり
、呼処理の種々の過程に逐次関与する必要がなく、シス
テムとしての処理能力を充分に向上できるものである。
【図面の簡単な説明】
第1図はこの発明の実施例動作説明のための装置構成図
、第2図は1つの呼対応に作成される制御情報群の一例
を示す説明図、第3図は制御情報群の待合わせ行列を示
す説明図、第4図はこの発明の一実施例を適用した通話
路制御装置のブロック図、第5図は同上一実施例での動
作をフローチャートで示した説明図である。 SUB・・・・・・加入者、LLN......ライン
リンクネットワーク、TLN・・・・・・トランクリン
クネットワーク、DPORT・・・・・・DP発信レジ
スタトランク、CC・・・・・・中央制御装置、MM・
・・・・・主記憶装置、SPC・・・・・・通話路制御
装置、SRD・・・・・・信号受信分配装置、SC・・
・・・・通話路駆動装置、SD・・・・・・信号分配装
置、SCN・・・・・・走査装置、RC・・・・・・継
電器駆動装置。

Claims (1)

    【特許請求の範囲】
  1. 1 中央制御装置の主記憶装置から制御情報を読取って
    解読する手段と、前記主記憶装置内の複数個の制御情報
    群のうちから処理実行中の制御情報群の識別情報を記憶
    する手段と、前記制御情報群のうちから最優先に処理さ
    れるべき情報の識別情報を記憶する手段と、端末制御部
    の空塞を確認する手段と、前記中央制御装置に割込む手
    段とを有し、あらかじめ前記主記憶装置に設定された一
    連の制御情報に従って動作し、前記中央制御装置とは独
    立に通話路系装置を制御できるようにしたことを特徴と
    する通話路制御装置。
JP4075976A 1976-04-09 1976-04-09 電子交換機における通話路制御装置 Expired JPS5838035B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4075976A JPS5838035B2 (ja) 1976-04-09 1976-04-09 電子交換機における通話路制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4075976A JPS5838035B2 (ja) 1976-04-09 1976-04-09 電子交換機における通話路制御装置

Publications (2)

Publication Number Publication Date
JPS52123803A JPS52123803A (en) 1977-10-18
JPS5838035B2 true JPS5838035B2 (ja) 1983-08-19

Family

ID=12589540

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4075976A Expired JPS5838035B2 (ja) 1976-04-09 1976-04-09 電子交換機における通話路制御装置

Country Status (1)

Country Link
JP (1) JPS5838035B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0522924U (ja) * 1991-09-03 1993-03-26 光洋精工株式会社 樹脂製プーリ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0522924U (ja) * 1991-09-03 1993-03-26 光洋精工株式会社 樹脂製プーリ

Also Published As

Publication number Publication date
JPS52123803A (en) 1977-10-18

Similar Documents

Publication Publication Date Title
CA2041209C (en) Tone and announcement message code generator for a telephonic switching system and method
US4099233A (en) Electronic data-processing system with data transfer between independently operating miniprocessors
US5327419A (en) Communication system having a multiprocessor system serving the purpose of central control
US3401380A (en) Electrical systems for the reception, storage, processing and re-transmission of data
JPS5838035B2 (ja) 電子交換機における通話路制御装置
EP0191078A1 (en) Method and apparatus for configurable line testing
JPS6138665B2 (ja)
JPS59193B2 (ja) 時間管理方式
JP3175808B2 (ja) 電話会議システムに用いる通信装置および接続順リストの作成方法
JP2970714B2 (ja) 多重チャネル制御回路
Seley et al. Common control for an electronic private branch exchange
JPS5934036B2 (ja) 蓄積プログラム制御時分割交換システム
JPS6069771A (ja) 処理要求情報制御回路
JP2000183997A (ja) データ送受信方式、データ送受信方法、および記録媒体
US3764751A (en) Method and apparatus for synchronizing the operation of trunk scanners
JP3598999B2 (ja) パケットデータ処理装置
JPS6062772A (ja) 着信接続方式
JP2907665B2 (ja) 獲得記憶領域の管理方式
JPS59125193A (ja) 競合防止方式
JP2001197198A (ja) メッセージシーケンス抽出方式
JPH05207135A (ja) 出ルート選択情報変更方式
Pearce Stored-Program Control
JPS6110345A (ja) ル−プ型通信システムにおける送信待合せ制御方式
JPH03171959A (ja) 交換機のファイル転送方法
JPH05224700A (ja) 音声ファイル記憶装置