JPS5837875A - デイスク回転制御装置 - Google Patents
デイスク回転制御装置Info
- Publication number
- JPS5837875A JPS5837875A JP13672081A JP13672081A JPS5837875A JP S5837875 A JPS5837875 A JP S5837875A JP 13672081 A JP13672081 A JP 13672081A JP 13672081 A JP13672081 A JP 13672081A JP S5837875 A JPS5837875 A JP S5837875A
- Authority
- JP
- Japan
- Prior art keywords
- disk
- signal
- speed
- output
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B19/00—Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
- G11B19/20—Driving; Starting; Stopping; Control thereof
- G11B19/24—Arrangements for providing constant relative speed between record carrier and head
Landscapes
- Rotational Drive Of Disk (AREA)
- Control Of Velocity Or Acceleration (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はディジタル−オーディオディスクを線速度一定
として再生するための回転制御を行なうディスク回転制
御装置に関するものである。
として再生するための回転制御を行なうディスク回転制
御装置に関するものである。
ディジタル・オーディオディスクは、オーディオ信号お
よび同期信号等をディジタル化してディスクの表面に線
速度一定として光学的に高密廣で記録したものであシ、
ディスク上に記録される信号フォーマットは例えば第1
図に示すように定められている。つまり、この方式に於
いては、lフレームを一定数のBット(例えば588ピ
ツ))によって構成し、このフレームを連続させて同一
ディスク上に線速度一定として記録されている。そして
、この各7レームの信号7オーマツトは、同期部^と情
報部Bとに区分されておシ、同期部ムは各7レームの冒
頭部分にそれぞれ位置付けられている。同期部人は第1
図で示すように22ビツトによって構成されており、最
初の11ピツトが連続して@0″のときには続く11ビ
ツトが連続して′″l°となり、最初の11ピツトが連
続して”ビのときには続く11ビツトが連続して10ゝ
となるように設定されている。そしてこの場合、最初の
11ピツトはその前のフレームの末尾ビットに対して逆
になるように設定されておplこのようにして予め定め
られた単位ビット(11ビツト)で“0”または@l“
°が連らなるフォーマットは1フレーム中に於いてこの
同期部人のみに限定されている。すなわち、情報部Bは
いかなる場合であっても11ピット単位の′″0′また
は@1”が連らなるフォーマットが生じないように構成
されている。また情報部Bは、無信号時に於ける直流化
を防止するために、常に3ピット以上にわたって10″
又は、“1″信号が連続する信号となっており、従って
情報部Bは3≦B≦111’ツトの範囲にわたってのみ
連続する信号として表わされることになる。
よび同期信号等をディジタル化してディスクの表面に線
速度一定として光学的に高密廣で記録したものであシ、
ディスク上に記録される信号フォーマットは例えば第1
図に示すように定められている。つまり、この方式に於
いては、lフレームを一定数のBット(例えば588ピ
ツ))によって構成し、このフレームを連続させて同一
ディスク上に線速度一定として記録されている。そして
、この各7レームの信号7オーマツトは、同期部^と情
報部Bとに区分されておシ、同期部ムは各7レームの冒
頭部分にそれぞれ位置付けられている。同期部人は第1
図で示すように22ビツトによって構成されており、最
初の11ピツトが連続して@0″のときには続く11ビ
ツトが連続して′″l°となり、最初の11ピツトが連
続して”ビのときには続く11ビツトが連続して10ゝ
となるように設定されている。そしてこの場合、最初の
11ピツトはその前のフレームの末尾ビットに対して逆
になるように設定されておplこのようにして予め定め
られた単位ビット(11ビツト)で“0”または@l“
°が連らなるフォーマットは1フレーム中に於いてこの
同期部人のみに限定されている。すなわち、情報部Bは
いかなる場合であっても11ピット単位の′″0′また
は@1”が連らなるフォーマットが生じないように構成
されている。また情報部Bは、無信号時に於ける直流化
を防止するために、常に3ピット以上にわたって10″
又は、“1″信号が連続する信号となっており、従って
情報部Bは3≦B≦111’ツトの範囲にわたってのみ
連続する信号として表わされることになる。
゛このように構成されたディジタル−オーディオディス
クは、線速度一定としてディスク上のディジタル情報を
光学的に読み取って復調することによシ、高忠夷縦のオ
ーディオ信号が容易に得られるものである。
クは、線速度一定としてディスク上のディジタル情報を
光学的に読み取って復調することによシ、高忠夷縦のオ
ーディオ信号が容易に得られるものである。
、この場合、高忠実度再生を行なう上で最も重要となる
ことは、読み出し時に於けるディスクの回転を線速度一
定となるように高精度の回転制御を行なうことである。
ことは、読み出し時に於けるディスクの回転を線速度一
定となるように高精度の回転制御を行なうことである。
っtC%再生時に於いては、@1°または@o1が11
ピツドにゎ九って連続する部分を検出して同期部ムと判
別するわけであるが、ディスクの回転が遅れると11♂
ツトの同期部ムを12ピツトとして検出し、またディス
クの回転が速くなった場合には1゜eットとして検出し
てしまうことにな#)%これに伴なって同期信号が得ら
れ慶くなることKより復興処暑が行なえなくなる問題を
有している。
ピツドにゎ九って連続する部分を検出して同期部ムと判
別するわけであるが、ディスクの回転が遅れると11♂
ツトの同期部ムを12ピツトとして検出し、またディス
クの回転が速くなった場合には1゜eットとして検出し
てしまうことにな#)%これに伴なって同期信号が得ら
れ慶くなることKより復興処暑が行なえなくなる問題を
有している。
この場合1gt来一般に用いられLいるディスクの回転
制御は、ディスクの回転中心から読み取り位置までの半
径に反比例した読み取シ位置信号をJIEJ)出し、こ
の読み取p位置信号をディスタ駆動毫−タに供給するこ
とKよって線速度−窒化の回転制御を行なっている。
制御は、ディスクの回転中心から読み取り位置までの半
径に反比例した読み取シ位置信号をJIEJ)出し、こ
の読み取p位置信号をディスタ駆動毫−タに供給するこ
とKよって線速度−窒化の回転制御を行なっている。
しかしながら、上述した回転制御はただ単に読み取り位
置に対応して回転制御を行なうものであるために高精度
の制御が行なえず、′特にディスクの回転中心から読み
取シ位置までの半径に反比例した信号を取り出すポテン
シ胃メ゛−タの分解能および特性が大きく影響してしま
う等の問題を有している。
置に対応して回転制御を行なうものであるために高精度
の制御が行なえず、′特にディスクの回転中心から読み
取シ位置までの半径に反比例した信号を取り出すポテン
シ胃メ゛−タの分解能および特性が大きく影響してしま
う等の問題を有している。
従って1本発明による目的は、簡単な構成でありながら
、ディスクの回転を高精FItKIII速度一定とする
ことが出来るディスク回転制御装置を提供することであ
る。
、ディスクの回転を高精FItKIII速度一定とする
ことが出来るディスク回転制御装置を提供することであ
る。
このような目的を達成するために本発明は。
ディスクの回転中心から読み取〕位置までの半径に反比
例した回転制御に、再生信号かIO出したスピードアッ
プおよびスピード/f)ン信号による回転制御を加えた
4のである。以下1図面に示す実施例を用いて本発明に
よるディスク回転制御装置を詳細に説明する。
例した回転制御に、再生信号かIO出したスピードアッ
プおよびスピード/f)ン信号による回転制御を加えた
4のである。以下1図面に示す実施例を用いて本発明に
よるディスク回転制御装置を詳細に説明する。
第2図は本発明によるディスク回転制御装置〇一実施例
を示す■路間である。同図に於いてlは螢述するピック
アップを用いた光学的な読み取)による再生I!I勺ム
を入力としてスピードアップ信号8Dtた辻スピードア
ップ信号8ムを送塵するアップ・ダクン判別圏路であ)
、このアップ・ダクン儒別回路!は例えば再生信号中に
含111.る°11期間シよび°0°期間をディスク0
@鍮時に於けるビットレートに対応したクロックパルス
を用−で計数し、ζ0計数値がlフレーム中に必ず一度
は含まれる最大値の同期部ムOビット数(11)よ)大
なる場合には、回転が低くて同期部人の11ピツ)t−
122ット以上く計数したものとしてスピードアップ信
号sUをli生し% lフレーム中に11ピツトの計数
値が存在しない場合には回転が早くて同期部Aを10♂
ツト以下として計数したものとしてスピードアップ信号
8Dが発生するように構成されて−る。2は正極入方端
がアースに接続され九演算増@器であって、そ0負極入
カ極と出力端との間には積分用のコンデンサ8が接続さ
れてhる、4はスピードダウン信号8DKよって閉じら
詐る電子スイッチであって、そO閉時には電源−の負極
出力を抵抗6會介して演算項−114の負極人力端に供
給することによ〕正極性の積分出力を発生させる。フは
スぜ−ドアッゾ信号8UKよって閉じられる電子スイッ
チ、であって。
を示す■路間である。同図に於いてlは螢述するピック
アップを用いた光学的な読み取)による再生I!I勺ム
を入力としてスピードアップ信号8Dtた辻スピードア
ップ信号8ムを送塵するアップ・ダクン判別圏路であ)
、このアップ・ダクン儒別回路!は例えば再生信号中に
含111.る°11期間シよび°0°期間をディスク0
@鍮時に於けるビットレートに対応したクロックパルス
を用−で計数し、ζ0計数値がlフレーム中に必ず一度
は含まれる最大値の同期部ムOビット数(11)よ)大
なる場合には、回転が低くて同期部人の11ピツ)t−
122ット以上く計数したものとしてスピードアップ信
号sUをli生し% lフレーム中に11ピツトの計数
値が存在しない場合には回転が早くて同期部Aを10♂
ツト以下として計数したものとしてスピードアップ信号
8Dが発生するように構成されて−る。2は正極入方端
がアースに接続され九演算増@器であって、そ0負極入
カ極と出力端との間には積分用のコンデンサ8が接続さ
れてhる、4はスピードダウン信号8DKよって閉じら
詐る電子スイッチであって、そO閉時には電源−の負極
出力を抵抗6會介して演算項−114の負極人力端に供
給することによ〕正極性の積分出力を発生させる。フは
スぜ−ドアッゾ信号8UKよって閉じられる電子スイッ
チ、であって。
そO閉時には電源80正極出力を抵抗9を介して演算増
幅器40負極入力端に供給することによ)負極性の積分
出力管発生させる。従って。
幅器40負極入力端に供給することによ)負極性の積分
出力管発生させる。従って。
これら演算増幅器2.コンデンt3.電子スイツ?4
、 ? 、抵抗6 、1lTh!び電1[5,lla。
、 ? 、抵抗6 、1lTh!び電1[5,lla。
スピードダウン信号8Dおよびスぜ−ドアツノ信号8ム
O発生期間に於いて正極性および負極性の積分を行なっ
て出力を変化し1内留号が共に入力されな^場合にはそ
0時点の出力を保持して出力V・として送出する積分回
路10を構成していることに1にる。11は加算器であ
って、積分回路1Gの出力v番と電源v1を加算して出
力v禦として出力する。12は毫−タISKよって回転
されるデジ。
O発生期間に於いて正極性および負極性の積分を行なっ
て出力を変化し1内留号が共に入力されな^場合にはそ
0時点の出力を保持して出力V・として送出する積分回
路10を構成していることに1にる。11は加算器であ
って、積分回路1Gの出力v番と電源v1を加算して出
力v禦として出力する。12は毫−タISKよって回転
されるデジ。
タル・オーディオ用のディスクであって、そ0れている
デジタル情報を光学的に読み取るためのピックアップ1
4が設けられている。そして。
デジタル情報を光学的に読み取るためのピックアップ1
4が設けられている。そして。
このピックアップ14は図示しないリニヤ−トラッキン
グ機構によってディスク(v2の半径方向く移動される
ように構成されるとともに、その再生出力の一部社アツ
ブ・ダウン判別回路IK供給される。15は加算器11
の出力端とアース間に接続されたポテンシ曹メータであ
って。
グ機構によってディスク(v2の半径方向く移動される
ように構成されるとともに、その再生出力の一部社アツ
ブ・ダウン判別回路IK供給される。15は加算器11
の出力端とアース間に接続されたポテンシ曹メータであ
って。
ぜツクアップ14に対応して移動する摺動片15mから
、ピックアップ14のディスク12に対する回転中心か
ら半径方向への移動量rに対応し九出力vsを発生する
。16はボテ/ショメータ15の出力Vlを除算してピ
ックアップ14の回転中心からの移動量に反比例した信
号に変換する除算回路、17紘除算回路16の出力を増
幅してモータ1BK供給することによシ回転制御を行な
う増幅回路である。
、ピックアップ14のディスク12に対する回転中心か
ら半径方向への移動量rに対応し九出力vsを発生する
。16はボテ/ショメータ15の出力Vlを除算してピ
ックアップ14の回転中心からの移動量に反比例した信
号に変換する除算回路、17紘除算回路16の出力を増
幅してモータ1BK供給することによシ回転制御を行な
う増幅回路である。
このように構成されたディスク回転制御装置に於いて、
ピックアップ14から出力される再生信号の一部をアッ
プ―ダウン判別回路IK供給すると、アップ・ダウン判
別回路1a再生信号の各7レーふ内に於ける第1図に示
す同期部ムの時間幅を判別することによって、正規の時
間幅を越える場合にはスピードアップ信号8Uを発生し
、正規の時間幅に満たない場合にはスピードダウン信号
を例えば第3図(a) t (b) K示すように発生
する。従って、再生信号中に含まれる同期部ho時間幅
が正規の場合にはスピードアップ信号8Uおよびスピー
ドダウン信号8bは共に発生されないととKなplこれ
に伴なって積分回路10の出力V・はs Vl ” 0
を続けることになる。そして、この積分回路V・がV・
−0の状態に於いて杜、加算器11の出力v■はv、
mvx◆V・mv重トなる。従って、ポテンシ胃メータ
15からはディスク12の回転中心からの半径方向移動
量rに対応した出力vsが送出されることになり、この
出力VaはVl m Vl y am Vlrとして表
わされる。そして、このポテンシ目メータ15の出力信
号Vlは、除算回路16に於いて除算されるヒとによっ
てピックアップ14の移動量rに反比例し九信号に変換
された後に。
ピックアップ14から出力される再生信号の一部をアッ
プ―ダウン判別回路IK供給すると、アップ・ダウン判
別回路1a再生信号の各7レーふ内に於ける第1図に示
す同期部ムの時間幅を判別することによって、正規の時
間幅を越える場合にはスピードアップ信号8Uを発生し
、正規の時間幅に満たない場合にはスピードダウン信号
を例えば第3図(a) t (b) K示すように発生
する。従って、再生信号中に含まれる同期部ho時間幅
が正規の場合にはスピードアップ信号8Uおよびスピー
ドダウン信号8bは共に発生されないととKなplこれ
に伴なって積分回路10の出力V・はs Vl ” 0
を続けることになる。そして、この積分回路V・がV・
−0の状態に於いて杜、加算器11の出力v■はv、
mvx◆V・mv重トなる。従って、ポテンシ胃メータ
15からはディスク12の回転中心からの半径方向移動
量rに対応した出力vsが送出されることになり、この
出力VaはVl m Vl y am Vlrとして表
わされる。そして、このポテンシ目メータ15の出力信
号Vlは、除算回路16に於いて除算されるヒとによっ
てピックアップ14の移動量rに反比例し九信号に変換
された後に。
増幅器j317を介してモータ13に回転制御信号とし
て供給される。従って、この状態は、ピックアップ14
の移動量rに反比例した信号によるモー/130回転制
御によって、ディスク12のピックアップ14と対向す
る部分に於ける線速度が予め定められ値、っまp記録時
に於ける一定値の線速度に一致したことを示してbる。
て供給される。従って、この状態は、ピックアップ14
の移動量rに反比例した信号によるモー/130回転制
御によって、ディスク12のピックアップ14と対向す
る部分に於ける線速度が予め定められ値、っまp記録時
に於ける一定値の線速度に一致したことを示してbる。
次に、何かの原因によってディスク120回転がわずか
に低下すると、アップ・ダウン判別回路1−は再生信号
中に含まれる同期部ムがわずかに間延びしたことを検出
して第3図(b)に時点型1で示すようにスピードアッ
プ信号8Uを送出する。スピードアップ信号8Uが発生
されると、電子スイッチ7が閉じられて電源8の正極出
力が抵抗9を介して演算増幅器2の負極人力端に供給さ
れる。この結果、演算−増幅器2.コンデンナ3および
抵抗9゛紘積分部を構成し、演算増幅器2の出力は第3
図(c) K時点電1〜tsで示すように、コンデンサ
3と抵抗90値によって決定される時定数に対応して下
降する負極性の積分出力が−V・として送出されること
Kなる。そして、この出力−V・は加算器11に於いて
電圧v1に加算されるた一葡に1ポテンシ瀾メーメ15
に加わる電圧v1は積分回路10の出力信号−v部分だ
け低い値となシ、これに伴なってボテフシ田メータ15
の出力V$も徐々に低下する。この場合、ポテンシヨメ
ータ15の出力V=が徐々に低下すると、除算回路16
の出力は逆に徐々に上昇することになる。この結果、除
算回路16の出力を増幅回路17を介して回転制御入力
とするモータ13はその回転を徐々に上昇させる。
に低下すると、アップ・ダウン判別回路1−は再生信号
中に含まれる同期部ムがわずかに間延びしたことを検出
して第3図(b)に時点型1で示すようにスピードアッ
プ信号8Uを送出する。スピードアップ信号8Uが発生
されると、電子スイッチ7が閉じられて電源8の正極出
力が抵抗9を介して演算増幅器2の負極人力端に供給さ
れる。この結果、演算−増幅器2.コンデンナ3および
抵抗9゛紘積分部を構成し、演算増幅器2の出力は第3
図(c) K時点電1〜tsで示すように、コンデンサ
3と抵抗90値によって決定される時定数に対応して下
降する負極性の積分出力が−V・として送出されること
Kなる。そして、この出力−V・は加算器11に於いて
電圧v1に加算されるた一葡に1ポテンシ瀾メーメ15
に加わる電圧v1は積分回路10の出力信号−v部分だ
け低い値となシ、これに伴なってボテフシ田メータ15
の出力V$も徐々に低下する。この場合、ポテンシヨメ
ータ15の出力V=が徐々に低下すると、除算回路16
の出力は逆に徐々に上昇することになる。この結果、除
算回路16の出力を増幅回路17を介して回転制御入力
とするモータ13はその回転を徐々に上昇させる。
従って、アップ−ダウン判別回路1からスピードアップ
信号8Uが発生されると、このスピードアップ信号8
[Jの発生期間に於いてディスク120回転が徐々に増
加されることになる。そして、再生信号中に含まれる第
1図に示す同期部Aの発生期間が回転の上昇、つtb線
速度の上昇に伴なって短かくなることKよシ期定時間幅
に達すると、ス♂−Pアップ償号8Uが第3図(1,)
に時点tlで示すように断となり、これに伴なって積分
回路10はス♂−Pアップ信号8Uの断時に於ける出力
値を第3図(C) K時点tsで示すように保持する。
信号8Uが発生されると、このスピードアップ信号8
[Jの発生期間に於いてディスク120回転が徐々に増
加されることになる。そして、再生信号中に含まれる第
1図に示す同期部Aの発生期間が回転の上昇、つtb線
速度の上昇に伴なって短かくなることKよシ期定時間幅
に達すると、ス♂−Pアップ償号8Uが第3図(1,)
に時点tlで示すように断となり、これに伴なって積分
回路10はス♂−Pアップ信号8Uの断時に於ける出力
値を第3図(C) K時点tsで示すように保持する。
従って、a&−夕13はピックアップ14の移動量rに
反比例した主回転制御が積分回路100時点tlに於け
る出力V・によって補正され良状態で安定化されること
になり、この場合に於ける積分回路10の出力値V・が
予め定められ丸線速度を得るための微調整量となる。
反比例した主回転制御が積分回路100時点tlに於け
る出力V・によって補正され良状態で安定化されること
になり、この場合に於ける積分回路10の出力値V・が
予め定められ丸線速度を得るための微調整量となる。
次に、何かの原因によってディスクの回転が上昇すると
、アップIクン判別回路1から第3図(a) K時点t
$で示すようにスピードダウン信号8Dが送出される。
、アップIクン判別回路1から第3図(a) K時点t
$で示すようにスピードダウン信号8Dが送出される。
スピードダウン信号8Dが発生されると、電子スイッチ
4が閉じられて電源5の負極重力が抵抗6を介して演算
増幅器2の負極入力端に供給される。この結果、演算増
幅器20出力V@ a、第3図(c)に時間tl”−t
4で示されるように、コンゾン+3と抵抗6の値によっ
て決定される時点数に対応して上昇する正極性の積分出
力となる。このようにして、積分回路10の出力V・が
上昇すると、ポテンショメータ15に供給される加算器
110出力Vl %に昇することにな如、これに伴なっ
てポテンシ璽メータ150出力も上昇する。ポテンショ
メータ15の出力が上昇すると、除算回路16の出力が
下降することになり、項一回路17を介してモータ13
に供給される回−転制御信号が徐々に低下されて回転数
が落される。そして、再生信号中に含まれる同期部ムの
時間幅が所定値に達するとスピードダウン信号8Dが第
3図(麿)に時点t4で示すように断となシ、これに伴
なって積分回路10の出力V・は時点14のレベルを保
持し続ける。
4が閉じられて電源5の負極重力が抵抗6を介して演算
増幅器2の負極入力端に供給される。この結果、演算増
幅器20出力V@ a、第3図(c)に時間tl”−t
4で示されるように、コンゾン+3と抵抗6の値によっ
て決定される時点数に対応して上昇する正極性の積分出
力となる。このようにして、積分回路10の出力V・が
上昇すると、ポテンショメータ15に供給される加算器
110出力Vl %に昇することにな如、これに伴なっ
てポテンシ璽メータ150出力も上昇する。ポテンショ
メータ15の出力が上昇すると、除算回路16の出力が
下降することになり、項一回路17を介してモータ13
に供給される回−転制御信号が徐々に低下されて回転数
が落される。そして、再生信号中に含まれる同期部ムの
時間幅が所定値に達するとスピードダウン信号8Dが第
3図(麿)に時点t4で示すように断となシ、これに伴
なって積分回路10の出力V・は時点14のレベルを保
持し続ける。
このような動作を順次く)1返すことによって、ピック
アップ14と対向する部分に於けるディスクの線速度を
記録時に於ける線速度に一致させる。
アップ14と対向する部分に於けるディスクの線速度を
記録時に於ける線速度に一致させる。
以上説明し丸ように1本発明によるディスク回転制御装
置は、ディスクの回転中心に対するピックアップの移動
量に対応した出力を除算回路を介して移動量に反比例す
る信号としてディスク回転モータに回転制御信号として
供給することKより線速度−電化の制御を行なうととも
に、再生信号を基として取り出されたスピードアップ信
号の発生時に負極性の積分出力を送出しかつスピードダ
ウン信号の発生時に正極性の積分出力を送出する積分回
路の出力を用いて微調整を行なうように構成したもので
ある。よって、ピックアップの移動量に対応した出力を
取9出す4テンシ璽メータの特性および分解能および除
算回路の精度等の影響を受けることなく、常に線速度一
定とする高精度の回転制御が行なえる優れ九効果を有す
る。
置は、ディスクの回転中心に対するピックアップの移動
量に対応した出力を除算回路を介して移動量に反比例す
る信号としてディスク回転モータに回転制御信号として
供給することKより線速度−電化の制御を行なうととも
に、再生信号を基として取り出されたスピードアップ信
号の発生時に負極性の積分出力を送出しかつスピードダ
ウン信号の発生時に正極性の積分出力を送出する積分回
路の出力を用いて微調整を行なうように構成したもので
ある。よって、ピックアップの移動量に対応した出力を
取9出す4テンシ璽メータの特性および分解能および除
算回路の精度等の影響を受けることなく、常に線速度一
定とする高精度の回転制御が行なえる優れ九効果を有す
る。
第1図はディジタル・オーディオディスクに於ける信号
フォーマットの一例を示す図、第2図は本発明によるデ
ィスク回転制御装置の−実1例を示す回路図、第3図(
、)〜(c)は第2図に示す回路の各部動作波形図であ
る。 l・・・アップ・Iラン判別回路、2−演算増幅器、3
−コンデンサ、4.7・・・電子スイッチ。 5.8−電源、6.9−抵抗、1o−積分回路。 11・−加算器、12・−ディスク、13−モータ、1
4−・ピックアップ% 15−ポテンシ曹メータ。 16−除算回路、17−増幅回路。 第i@ 第2図
フォーマットの一例を示す図、第2図は本発明によるデ
ィスク回転制御装置の−実1例を示す回路図、第3図(
、)〜(c)は第2図に示す回路の各部動作波形図であ
る。 l・・・アップ・Iラン判別回路、2−演算増幅器、3
−コンデンサ、4.7・・・電子スイッチ。 5.8−電源、6.9−抵抗、1o−積分回路。 11・−加算器、12・−ディスク、13−モータ、1
4−・ピックアップ% 15−ポテンシ曹メータ。 16−除算回路、17−増幅回路。 第i@ 第2図
Claims (1)
- ディスクの回転中心に対するピックアップの半径方向の
移動量に対応した出力を発生するポテンショメータと、
前記出力に反比例した信号によってディスク回転用モー
タの回転を制御する制御回路と、前記ディスクから再生
される信号を基として前記ディスクの所定の速度よりも
速いか遅いかを1判定し、遅いときにはスピードアップ
指令信号を発生し、速いときKはスピードダウン指令信
号を発生するアップ、ダウン判定回路と、前記スピード
アップ指令信号およびスピードダウン指令信号に応じて
負極性および正極性の積分出力を発生する積分(9)路
と、前記積分回路の一対の出力に応答した電圧波形を有
する直流信号を出力する演算増幅器と、前記直流信号を
前記ポテンショメータに与えられる供給電圧に加算する
加算幅とを設けてなることを特徴としたディスク回転制
御1置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13672081A JPS5837875A (ja) | 1981-08-31 | 1981-08-31 | デイスク回転制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13672081A JPS5837875A (ja) | 1981-08-31 | 1981-08-31 | デイスク回転制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5837875A true JPS5837875A (ja) | 1983-03-05 |
Family
ID=15181911
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13672081A Pending JPS5837875A (ja) | 1981-08-31 | 1981-08-31 | デイスク回転制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5837875A (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4932072A (ja) * | 1972-07-28 | 1974-03-23 | ||
JPS4984623A (ja) * | 1972-11-29 | 1974-08-14 | ||
JPS5240308A (en) * | 1975-09-27 | 1977-03-29 | Matsushita Electric Ind Co Ltd | Rotary driver |
-
1981
- 1981-08-31 JP JP13672081A patent/JPS5837875A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4932072A (ja) * | 1972-07-28 | 1974-03-23 | ||
JPS4984623A (ja) * | 1972-11-29 | 1974-08-14 | ||
JPS5240308A (en) * | 1975-09-27 | 1977-03-29 | Matsushita Electric Ind Co Ltd | Rotary driver |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880000901B1 (ko) | 디스크 재생장치 | |
JP3769813B2 (ja) | 光ディスク駆動方法及び光ディスク駆動装置 | |
CA1177164A (en) | Apparatus for reproducing a pcm information signal from a record disc | |
JPS5837875A (ja) | デイスク回転制御装置 | |
JPS59207470A (ja) | ヘツド送り制御装置 | |
JPH07334948A (ja) | ディスク装置 | |
KR960038821A (ko) | 디지탈브이시알(dvcr)의 가변속 재생장치 | |
JP2636833B2 (ja) | 光ディスク装置 | |
JP2795998B2 (ja) | 磁気ディスク装置の速度制御装置 | |
KR920009099B1 (ko) | 타코 펄스발생회로 | |
JP2773822B2 (ja) | 自動利得調整回路 | |
JPH03157822A (ja) | トラッキング制御装置 | |
JP4210346B2 (ja) | 信号処理方法及び信号処理回路 | |
JP3419171B2 (ja) | 磁気記録再生装置 | |
JPH051010Y2 (ja) | ||
KR940001070Y1 (ko) | 드럼을 사용하는 기록 및 재생시스템에서 펄스수에 무관한 기록위치 결정회로 | |
JPH0639361Y2 (ja) | 時間軸エラー信号生成回路 | |
JP2949964B2 (ja) | ディスク装置の目標速度生成方式 | |
KR940000645B1 (ko) | 비디오 카세트 레코더의 드럼 서보 제어장치 | |
JPS59107453A (ja) | デイスクレコ−ド再生装置 | |
JP2788371B2 (ja) | 位相補正回路 | |
JP2734712B2 (ja) | キヤプスタンモータ速度制御装置 | |
JPH0467707B2 (ja) | ||
JPS6062889A (ja) | モ−タ制御装置 | |
JPS59186110A (ja) | デジタルデ−タ生成装置 |