JPS5834185U - 表示回路 - Google Patents

表示回路

Info

Publication number
JPS5834185U
JPS5834185U JP12905981U JP12905981U JPS5834185U JP S5834185 U JPS5834185 U JP S5834185U JP 12905981 U JP12905981 U JP 12905981U JP 12905981 U JP12905981 U JP 12905981U JP S5834185 U JPS5834185 U JP S5834185U
Authority
JP
Japan
Prior art keywords
display mode
control signal
mode control
shift register
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12905981U
Other languages
English (en)
Other versions
JPS6328467Y2 (ja
Inventor
太田 和裕
Original Assignee
日本電気ホームエレクトロニクス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気ホームエレクトロニクス株式会社 filed Critical 日本電気ホームエレクトロニクス株式会社
Priority to JP12905981U priority Critical patent/JPS5834185U/ja
Publication of JPS5834185U publication Critical patent/JPS5834185U/ja
Application granted granted Critical
Publication of JPS6328467Y2 publication Critical patent/JPS6328467Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案による表示回路の一実施例を示す回路図
、第2図a ”Js、第3図a〜j8は第1図に示す回
路の各部動作波形図である。 1・・・・・・波形整形回路、2・・・・・・中央演算
装置、3a〜3d・・・・・・シフトレジスタ、4・・
・・・・バーグラフ表示装置。

Claims (1)

    【実用新案登録請求の範囲】
  1. 第1出力ポートから表示モード制御信号を発生し、第2
    出力ポートからシリアルパルス列のパルス数によって表
    わされる表示情報を予め定められた更新周期に対応して
    発生し、第3〜第n出力ポートからクリア信号を時分割
    に発生する中央演算装置と、前記中央演算装置の第3〜
    第n出力ポートから発生されるクリア信号によってそれ
    ぞれクリアされるとともに、前記表示情報をそれぞれク
    ロック入力とする複数個のシフトレジスタが縦続接続さ
    れ、かつ前記中央演算装置から発生される表示モード制
    御信号と初段シフトレジスタのシフト入力とするシフト
    レジスタ部と、前記シフトレジスタ部の各出力によって
    それぞれ駆動される表示セグメントが複数個並設された
    バーグラフ表示装置とを備え、前記表示モード制御信号
    はパーグラフ表示モードに於いては前記表示情報の送出
    期間に於いてすべてアクティブレベルとなり、ポイント
    表示モードに於いては前記表示情報を構成するシリアル
    パルス列の少なくとも第1パルスを含む連続した所定パ
    ルス期間のみアクティブレベルとなる信号によって構成
    され、前記各クリア信号は各シフトレジスタのシフト出
    力が次段に移行する直前に順次次段シフトレジスタをク
    リアする時分割信号によって構成された表示回路。
JP12905981U 1981-08-31 1981-08-31 表示回路 Granted JPS5834185U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12905981U JPS5834185U (ja) 1981-08-31 1981-08-31 表示回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12905981U JPS5834185U (ja) 1981-08-31 1981-08-31 表示回路

Publications (2)

Publication Number Publication Date
JPS5834185U true JPS5834185U (ja) 1983-03-05
JPS6328467Y2 JPS6328467Y2 (ja) 1988-08-01

Family

ID=29922737

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12905981U Granted JPS5834185U (ja) 1981-08-31 1981-08-31 表示回路

Country Status (1)

Country Link
JP (1) JPS5834185U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11296140A (ja) * 1998-04-15 1999-10-29 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動装置及び駆動方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5476630U (ja) * 1977-11-10 1979-05-31
JPS5517436A (en) * 1978-07-24 1980-02-06 Seiko Epson Corp Bar graph drive circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5476630U (ja) * 1977-11-10 1979-05-31
JPS5517436A (en) * 1978-07-24 1980-02-06 Seiko Epson Corp Bar graph drive circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11296140A (ja) * 1998-04-15 1999-10-29 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動装置及び駆動方法

Also Published As

Publication number Publication date
JPS6328467Y2 (ja) 1988-08-01

Similar Documents

Publication Publication Date Title
JPS5834185U (ja) 表示回路
JPS5834187U (ja) 表示回路
JPS5834183U (ja) 表示回路
JPS5834184U (ja) 表示回路
JPS5934197Y2 (ja) カウンタ装置
SU595888A1 (ru) Мажоритарное устройство
SU813429A1 (ru) Устройство управлени цифровойиНТЕгРиРующЕй СТРуКТуРы
SU855667A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1490711A1 (ru) Устройство дл подсчета числа импульсов в единицу времени
SU436341A1 (ru) Устройство для синхронизации двух команд
SU575645A2 (ru) Устройство дл срвнени следующих друг за другом чисел
SU997024A1 (ru) Устройство дл ввода информации
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА
SU642744A1 (ru) Устройство дл учета количества пассажиров
SU1241221A1 (ru) Устройство дл вывода информации
SU1109727A1 (ru) Устройство дл ввода информации
SU661539A1 (ru) Устройство дл ввода информации
SU1427370A1 (ru) Сигнатурный анализатор
SU1280600A1 (ru) Устройство дл ввода информации
SU1325536A1 (ru) Устройство дл считывани графической информации
SU1531086A1 (ru) Арифметико-логическое устройство
SU1064441A1 (ru) Формирователь длительности импульсов
JPS61189344U (ja)
JPS58141864U (ja) パルス計数装置
JPS6142475U (ja) 変化率測定装置