JPS58205208A - シーケンスコントローラのシフトレジスタ制御装置 - Google Patents

シーケンスコントローラのシフトレジスタ制御装置

Info

Publication number
JPS58205208A
JPS58205208A JP57089328A JP8932882A JPS58205208A JP S58205208 A JPS58205208 A JP S58205208A JP 57089328 A JP57089328 A JP 57089328A JP 8932882 A JP8932882 A JP 8932882A JP S58205208 A JPS58205208 A JP S58205208A
Authority
JP
Japan
Prior art keywords
register
shift register
instruction
shift
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57089328A
Other languages
English (en)
Japanese (ja)
Other versions
JPH0119168B2 (enExample
Inventor
Seishi Ochiai
落合 誠士
Akira Shirota
城田 昭
Keijiro Fujita
藤田 慶二郎
Yukihiko Inagaki
幸彦 稲垣
Kaoru Otani
薫 大谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Idec Corp
Original Assignee
Idec Izumi Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Idec Izumi Corp filed Critical Idec Izumi Corp
Priority to JP57089328A priority Critical patent/JPS58205208A/ja
Publication of JPS58205208A publication Critical patent/JPS58205208A/ja
Publication of JPH0119168B2 publication Critical patent/JPH0119168B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • G05B19/054Input/output

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Programmable Controllers (AREA)
  • Shift Register Type Memory (AREA)
JP57089328A 1982-05-25 1982-05-25 シーケンスコントローラのシフトレジスタ制御装置 Granted JPS58205208A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57089328A JPS58205208A (ja) 1982-05-25 1982-05-25 シーケンスコントローラのシフトレジスタ制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57089328A JPS58205208A (ja) 1982-05-25 1982-05-25 シーケンスコントローラのシフトレジスタ制御装置

Publications (2)

Publication Number Publication Date
JPS58205208A true JPS58205208A (ja) 1983-11-30
JPH0119168B2 JPH0119168B2 (enExample) 1989-04-10

Family

ID=13967604

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57089328A Granted JPS58205208A (ja) 1982-05-25 1982-05-25 シーケンスコントローラのシフトレジスタ制御装置

Country Status (1)

Country Link
JP (1) JPS58205208A (enExample)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5671105A (en) * 1979-11-13 1981-06-13 Yaskawa Electric Mfg Co Ltd Shift register type programmable controller with memory

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5671105A (en) * 1979-11-13 1981-06-13 Yaskawa Electric Mfg Co Ltd Shift register type programmable controller with memory

Also Published As

Publication number Publication date
JPH0119168B2 (enExample) 1989-04-10

Similar Documents

Publication Publication Date Title
DE69625256T2 (de) Mikrorechner
JP2685245B2 (ja) プログラマブルコントローラ
JPS58205208A (ja) シーケンスコントローラのシフトレジスタ制御装置
US5799186A (en) Method and apparatus for programming a peripheral processor with a serial output memory device
JP2758624B2 (ja) マイクロプログラムの調速方式
JPS6410854B2 (enExample)
JPH09114661A (ja) レジスタ制御装置
JP2002278774A (ja) プロセッサ内の機能単位の制御時に命令語を生成する方法と装置
JP3328714B2 (ja) プログラマブルコントローラ
JP2989830B2 (ja) ベクトル処理方法
JPS59218510A (ja) シ−ケンスコントロ−ラ
JPH0237425A (ja) ディジタル信号処理装置
JP2793809B2 (ja) プログラマブルコントローラの応用命令処理方式
JP2000242524A (ja) プロセッサのソフトウエアシミュレータ
JPS61182135A (ja) 処理選択方法
JP2004070524A (ja) 演算装置及びその演算方法
JPS62298836A (ja) プログラム格納用ram
JPH036705A (ja) シーケンスコントローラ
JPS60247708A (ja) プログラマブル・コントロ−ラ
JPH1027007A (ja) プロセス制御装置
JPS63276629A (ja) ファイル内レコ−ドのソ−ト方式
JPS59189407A (ja) シ−ケンス制御装置
JPH02263256A (ja) マイクロコンピュータ及びコントローラ
JPH0713946A (ja) プログラムローダ
JPH05204640A (ja) マイクロプログラム制御プロセッサ