JPS5818680A - フルドット形グラフィック・ディスプレイ装置 - Google Patents

フルドット形グラフィック・ディスプレイ装置

Info

Publication number
JPS5818680A
JPS5818680A JP56117982A JP11798281A JPS5818680A JP S5818680 A JPS5818680 A JP S5818680A JP 56117982 A JP56117982 A JP 56117982A JP 11798281 A JP11798281 A JP 11798281A JP S5818680 A JPS5818680 A JP S5818680A
Authority
JP
Japan
Prior art keywords
pixels
display device
contents
display
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56117982A
Other languages
English (en)
Other versions
JPS6151316B2 (ja
Inventor
茂 山本
久保 典夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Yokogawa Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp, Yokogawa Electric Works Ltd filed Critical Yokogawa Electric Corp
Priority to JP56117982A priority Critical patent/JPS5818680A/ja
Publication of JPS5818680A publication Critical patent/JPS5818680A/ja
Publication of JPS6151316B2 publication Critical patent/JPS6151316B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Editing Of Facsimile Originals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、フルドツト形のグツクイック・ディスプレイ
装置O改良に関するものである。さらに詳しくは、ディ
スプレイ画■の全画素数より多い画素からなる画儂を表
示すると龜、原画儂を表示S0画素数に合わせて縮小表
示することと、原−像を等倚率で表示することがどちら
でも行えるようにした、フルドツト形のグラフィ、り・
ディスプレイ装置に関するものである。
文書中図面等(以下ド午1メントとい5)を計算機で処
理するシステムとじて、7アクV々すまえはそれと同等
な装置を端末機として用い、それを通じて計算機にドキ
島メントの入出力を行うようにしえ4のがある。このよ
うなシステムにおいては、ドキ凰メントの内容を表わす
情報は、計算機の内部ではビデオ信号の形にされ、記憶
装置に記憶される・記憶装置の内容社、必11に応じて
グラフィ、り・ディスプレイ装置に表示され、オペレー
タがド命1メントの映像を見ることかで1121ように
している◎グラフィック・ディスプレイ装置として杜、
フルドツト形のものが用いられ、微小な画素の集tヤか
らなるドキ轟メントの曹を、廖1[Kl!示できるよう
になっている。
CRTを用い九この種のグラフィ、り・ディスプレイ装
置0−11mの画素は、横方向の一走査轟シ010!4
個が現在の実用的な限度である。辷れに対して、ドキ島
メント入力端末として、G璽級のファクシミリ中リーグ
を用いたと自、ビデオ信号の画素は、横方向の一走査!
!&シ2048儒に&ゐので、このビデオ信号をCRT
グラフィ、り・ディスプレイ装置に与えると、ドキーメ
ン)儂の一部(114S度)しか表示されない・し九が
りて、映像の#l密度は高いが、ドdP&メントの全貌
は見るヒとができない。
本1a@OH的は、)’ + & メ7 ) (D一部
OSa**映儂と、ドキーメントの全貌の概観的な映像
のどちらでも表示でき、かつ、−観的な映像の任意0指
定された部分を細密表映像で表示できるグラフィック・
ディスプレイ装置を提供することにある。
本発明は、リフレッシ為メモリを2系統設け、一方のリ
フレッシ為メモリには、表示器の画素数に合わせて画素
削減処理をしたビデオ信号を書込み、他方のりフレッシ
島メモリには、そのような処理をしないビデオ信号を書
込み、これらリッレ、シュメモリの内容を、オベレーー
〇指定に応じて切換えて表示するようにし、かつ、画素
削減処理をし九ビデオ信号の表示中は、オペレータによ
って指定され九範囲を輝度な蜜えて表示し、画素削減処
理をしないビデオ信号の表示は、とのmm範11に属す
るIIKついて行うようにしたものehゐO 以下、図面によりて、本発明の詳細な説明する〇第11
1は、本発明のグラフィック・ディスプレイ装置が履会
わされるドキ1メント処運システムの概念的構成−であ
る。第111に$P%Aて、1はメインプ■セッ!、2
はメインメモリ、墨はディスプレイ制御−路、4は補助
記憶制御回路、5はド命島メント入出力制御圏路、6社
ビデ★プ賞セッすである・これら社データバス7によっ
て相互に接I11れて、1り(”ステムを構成してい″
る。とOシステム鯰、メインプロセッサ1によって管制
され為・ディスプレイ制御回路墨は、CYr等によるダ
ツツィ・り・ディスプレイ装置31を配下に持ち、それ
を制御する・補助記憶制御回路4は、磁気ディスク偏置
41を配下に持ち、それを制御する。ド命暴メyト入出
力制御回路Sは、ドキ、゛メント入力装置81とド命1
メント出力装置62を配下に持ち、それらを制御すゐ。
ド命島メント入力装置61は、ファクシミリ・リーダ壇
た紘それと岡等の装置であって、それにかけられ九ド命
−メン1にの記事の−を、微小な画素の県まりからなゐ
ビデオ信号に変換して、ドキュメント入出力制御回路I
K与えるものである0ド命aメント出力装置52社、フ
ァクV々す・プリンタまたはそれと同等の装置でありて
、ドキュメント入出力制御aIIsから与えられるビデ
オ信号に従って、それに対応する記事の儂を紙等のド命
−メント艷鍮媒体上に推自出すものである。
ドキ為メント入力装置51から、その制御−路Sを経て
入力され九ドキ、メントのビデオll今は、−九ん、メ
インメモリ2のパラフチ領域に格納1れた後、ビデオプ
ロ七、す6に内圧縮処1等か施され、補助記憶制御回路
4を通じて磁気ディメタ義置41に記憶される。磁気デ
ィスク装置41に記憶されたビデオ信号は、必!IK応
じて遣宣貌出1れ、ビデオプロ七、す6によゐ伸張処理
のうえ1、グラフィック・ディスプレイ偏置311九は
ド命−メンF出力装置52に出力されて、それぞれディ
スプレイ宜九は書出しが行われる゛。グラフィック・デ
ィスプレイ装置31としては、高分湊能のフルド、ト彫
のものが用いられ、微小な画素O県会で参るドキ島メン
Fの記事の面会を、忠ml!に表示できるように1にう
ている。
画素が微小なだけビデオ信号の貴社ぼう大になるので、
それを処理するビデオプロ七ツナは、高速なものが用い
られ、グラフィック・ディスプレイ装置31の表示の即
時性を確保するようになっている。
磁気ディスク装置41には、ビデオ信号の他に、ラード
信号からなる各種Oデータ中プログラムが記憶され、必
1lIK応じてメインメモリ2に読出されて、メインメ
モリ、す1によりて使用される。
★九、グラフィック・ディスプレイ装置31%、ド命島
メントの記事の画費ばかシでなく、メインプ冒セッナ1
のデータ処理結果をグラフィック表示で1為ようKなっ
ている。グラフィック拳ディスプレイ装置31に社、キ
ーゼードが付属してシシ、その操作によってオペレータ
が種々の指令をシステムに与えることがで!、&ように
なっている。これらに調しては、通常の計算機システム
と共通でああ。
このようなシステムにおいて、グラフ4.り・ディスプ
レイ装置31として用いられるのが、本発明の装置であ
って、その実施例を第2図に示す・第211において、
311はコントローラ、312は大小切換回路、313
.314はリフレッシ轟メモリ、315杜画素削減回路
、316はパラレル/シリアル吹換器、317はCRT
等からなる表示器、318はカーソルアドレス・レジス
タ、319はカーソル制御回路である。
リフレッシ1メモリ313には、画素削減−絡316に
よシ、表示器317に合わせて画素を削減し九ビデオ信
号が記憶され、リフレッシ為メ4q314に社、画素削
減されないビデオ信号が記憶されゐ◎とれらOリフレッ
シ1メモリ313.314 a、大小切換回路312に
出力信号によって、どちらか一方が出力可能状態にされ
て、コントローラ311の制御の4とに記憶内容を出力
し、パラレ#/シリアル変換II) 316を通じて表
示器317に与える0なか、コントp−2311と大小
切換l路312には、キーl−ド等(II略)を通じて
オベレーIO操作信号が処m装置経由で与えられる・ 画素削減回路$16 Jfi一種のプロセ、すであって
ビデオ信号を構成する画素の明暗に対応したドツト拳パ
ターンを、例えば、隣り合う4ドツトずつ調べて、これ
ら4−)のドツトをそれらの明暗の組合わせに応じて、
′l14tたは暗の1ドツトで代表させることを行う。
これKよって、ドキ畠メントの働を表わす画素の数は九
てよとそれぞれ半分に、すなわちi/4 K I91滅
される。したがって、リフレッシ1メ49s1sKa縮
尺112のド命畠メントの像が記憶されることに唸る(
第3図(→)0このため、G璽級のツァクViす・リー
グの、横−走査1珈2048個の画素は、横−走査!i
ヤ1024儒O画素゛K11l滅1れ、高分解能フルド
シト彫のCRT II示器〇−嵩に遍会したものとなる
。これによって、リッレ、シ、メ篭す313のビデオ信
号を表示11317に与え九と1、ド命晶メントの儂の
全貌が縮小表示で1為(籐1111(至))。ただし、
この劃り画素が削減1れているので分解能が低下してい
る。
他方013フレッシ為メ峰9314には、画素削減危し
のビデオ信号が記憶され、これによりて倍率1のドキュ
メント像が記憶される(第1図(・))。
このため、リフレ、シ、メ49314の内容を表示93
17 K与え九とき、ドキュメント像の一部fe砂が拡
大された形で映し出される(第5図(4)oこの儂は、
画素が削減されていないので、分解能はG菖ファクシミ
リと同じに維持される0そこで、オペレータは、大小切
換回路312を操作することによ〉、分解能は低いがド
キ畠メント儂の全貌が見える概観画面と、ド中島メン)
@〇一部しか見えないが分解能が高い細密wwとのどち
らでも任意に遺らんで見ることがでする0どちらo*w
ioビデオ信奇もそれぞれリフレッシ畠メ篭すに保持さ
れているので、画110切換えは高速に行え為。概観画
面から細密−面に切換えると自、概観画面Oどの部分を
映し出すかをカーソルで指定すゐ・ カーソルは、第1図(ロ)のように、概観−面上におい
て、Jl19I画面の表示ワク相轟部分O領域をそOj
lシとは異愈る輝度にすることにより、mIカーツルと
して表現され、このために、カーソルアドレス・レジス
タ318とカーソル制御回路319が設けられている・
カーソルアドレス−レジスタ318の内容は、カーノル
影成の基準点(例えば面カーソルの左上端点)を与える
もので、オペレータによって任意に設定できるものであ
る。カーソル制御回路319は、カーソルアドレス・レ
ジスタ318の内容と、予めわかっていゐワクの大暑さ
とから、異輝IIにすぺ自アドレス範囲を求め、それに
基づいて表示器317の輝度を制御する。このようにし
て、カーソルは単なる点ではなく、面として表示される
ので、細書画曹として見へい範囲が明確にm*されるの
で便利である。
S+*−面に切換えられたとき、コントローラ311 
社s切換信号とカーソルアドレス・Vラスタ318の内
容に41ってリフレッシ島メモリ314の読出しを制御
し、カーソルで指定された範囲に該轟す為映像を表示@
 317 K表示させ石。
このように1本発明は、リフレッシ島メモリを2系統設
け、一方のりフレッシ島メモリには、表示器の画素数に
合わせて画素削減処理をし九ビデオ信号を書込み、他方
のりフレッシ、メ毫りKは、そのような処理をしないビ
デオ信号を書込み、これらリフレッシ島メモリの内容を
、オペレータの指定に応じて切換えて表示するようにし
、かつ、画素削減処理をしたビデオ信号の表示中は、オ
ペレータによって指定された範囲を輝度を違えて表示し
、画素削減処理をし危いビデオ信号の表示線、この指定
範囲に属する像について行うようにし丸。
このため、本発明によれば、ドキ、メントO一部の細密
な映倫と、ドキーメントの全貌の概観的愈映俸のどちら
−で411!示でき、かつ、概観的な映像の任意の指定
された部分を細密な映倫で表示できるグラフィ、り・デ
ィスプレイ装置が実現で亀るO
【図面の簡単な説明】
第1図は、本発明の装置が組合わされるド命aメント処
理グステムの概念的構成図、 第2Illは、本発明実施例の概念的構成図、第11i
1は、動作説明図、 である。 31・・・グラフィック・ディスプレイ装置、311・
・・コントローラ、312・・・大小切換回路、313
.314・・・リフレy (/ &メモリ、315・・
・画素削減団結、316・・・パラレル/シリアル変換
器、317・・・表示器、318・・・カーソルアドレ
ス・レジスタ、319・・・カーソル制御回路。

Claims (1)

    【特許請求の範囲】
  1. ド命aメイト1枚!!&pのビデオ信号の画素数よりも
    少ない画素数の表示器を有するフルドツト形のグラフィ
    Vり・ディスプレイ装置であって、ド命島メント1枚轟
    pOビデオ信号を記憶する第109フレッシ−メ篭すと
    、ドキ晶メント1枚轟ヤOビデオ領号O画素を表示器〇
    −素に合わせて削減すゐ画素剛滅■路と、この曹素削減
    −路で画素が削減されたビデオ信号を記憶する第20リ
    ツレッシ、メ篭すと、オペレータの操作に基づいてこれ
    らリツレ、シ1メ岨すのいずれか一方の読出し内容の出
    力を可能にする大小切換回路と、これらリツ′しy V
     sメ490読出し内容を表示するフル)’ y )*
    ()ll示111ト、オペレータの操作に従って内容が
    設定されるカーソルアドレス・レジスタと、第1のリフ
    レッV&メ篭りO内容のうち前EII示11K I I
    Iで表示で自る範囲と相似な範囲を前記カーソルアドレ
    ス・レジスタの内容に基づいて第2のりフレッシ轟メモ
    リに設定し、第2のり7しVシ瓢メモリの内容を表示し
    ているときの前melt示−の画面上の当該範囲を他の
    範囲とは異なった輝度にするカーソル制御回路と、第1
    のりツレッシーメ峰すの内容を前記表示−が表示すると
    き、前記カーソル制御回路が示す範囲に相轟する範II
    O映像を表示させる制御回路とを具備したグラフィ、り
    ・ディスプレイ装置〇
JP56117982A 1981-07-28 1981-07-28 フルドット形グラフィック・ディスプレイ装置 Granted JPS5818680A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56117982A JPS5818680A (ja) 1981-07-28 1981-07-28 フルドット形グラフィック・ディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56117982A JPS5818680A (ja) 1981-07-28 1981-07-28 フルドット形グラフィック・ディスプレイ装置

Publications (2)

Publication Number Publication Date
JPS5818680A true JPS5818680A (ja) 1983-02-03
JPS6151316B2 JPS6151316B2 (ja) 1986-11-08

Family

ID=14725077

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56117982A Granted JPS5818680A (ja) 1981-07-28 1981-07-28 フルドット形グラフィック・ディスプレイ装置

Country Status (1)

Country Link
JP (1) JPS5818680A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6081960A (ja) * 1983-10-12 1985-05-10 Canon Inc 画像処理システム
JPS60257493A (ja) * 1984-06-04 1985-12-19 オークマ株式会社 数値制御装置におけるグラフイツク表示の拡大装置
JPH034297A (ja) * 1989-05-31 1991-01-10 Sanyo Electric Co Ltd 画像ファイル装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6081960A (ja) * 1983-10-12 1985-05-10 Canon Inc 画像処理システム
JPS60257493A (ja) * 1984-06-04 1985-12-19 オークマ株式会社 数値制御装置におけるグラフイツク表示の拡大装置
JPH034297A (ja) * 1989-05-31 1991-01-10 Sanyo Electric Co Ltd 画像ファイル装置

Also Published As

Publication number Publication date
JPS6151316B2 (ja) 1986-11-08

Similar Documents

Publication Publication Date Title
US6304313B1 (en) Digital camera and document processing system using the digital camera
JPS6231352B2 (ja)
JPS61279982A (ja) ビデオ画像作成方法および装置
JPS63178287A (ja) 表示装置
JPH06119134A (ja) 画像処理装置
JPH05242216A (ja) 画像処理装置
JPH04337873A (ja) 画像表示装置及び方法
US5191441A (en) Image reading device
JPS5818680A (ja) フルドット形グラフィック・ディスプレイ装置
JP3338107B2 (ja) マイクロフィルムリーダの画像処理装置
JPS5823086A (ja) 表示装置
JPH02158822A (ja) 画像入力表示装置
JP2589810Y2 (ja) 画像データ記憶装置
JPS63146168A (ja) 画像編集方法
JP3038842B2 (ja) 印字装置
JPS63174091A (ja) ビデオ動画表示機能を持つワ−クステ−シヨン
JPS6151317B2 (ja)
JPS6370383A (ja) 画像出力装置
JP2518831B2 (ja) 文書処理装置
JPH07104719A (ja) 画像表示装置および画像表示方法
JPH0652276A (ja) 画像拡大表示方法
JPH064641A (ja) 文書・図形データの出力処理方法
JPH07192141A (ja) 画像処理装置
JPS60113291A (ja) 図形表示装置
JPH0556280A (ja) 電子フアイリング装置