JPH11338447A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH11338447A
JPH11338447A JP10141346A JP14134698A JPH11338447A JP H11338447 A JPH11338447 A JP H11338447A JP 10141346 A JP10141346 A JP 10141346A JP 14134698 A JP14134698 A JP 14134698A JP H11338447 A JPH11338447 A JP H11338447A
Authority
JP
Japan
Prior art keywords
image
display
memory
display data
updated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10141346A
Other languages
English (en)
Inventor
Katsumi Murai
克己 村井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP10141346A priority Critical patent/JPH11338447A/ja
Publication of JPH11338447A publication Critical patent/JPH11338447A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】本発明は、インターレース方式のディスプレイ
用に過大な負荷をかけることなく、高画質な表示を得る
ことができる情報処理装置を提供する。 【解決手段】画像メモリ20は、テレビ22用の表示デ
ータを記憶する。D/Aコンバータ21は、画像メモリ
20の表示データをインターレース走査に適合するよう
読み出し、インターレース方式の映像信号を出力する。
MPU1は、画像メモリ20の表示データが更新された
ことを検出し、更新された場合に、その更新箇所が文字
又は線画を含む静止画かどうかを判断する。さらにMP
U1は、静止画と判断された更新箇所に対してライン間
の相関を増加させるフィルタ処理を行う。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、テレビ受像器など
のインターレース方式のディスプレイに映像信号を出力
する情報処理装置に関する。
【0002】
【従来の技術】近年、パーソナルコンピュータ(以下パ
ソコンと呼ぶ)などの情報処理装置において、各種のマ
ルチメディアデータが扱われるようになっている。例え
ばテレビチューナを内蔵したパソコンなどがごく一般的
になりつつある。また、順次走査(インターレース)の
パソコン映像出力を入力する端子を設けた受像器や、パ
ソコン自体を内蔵したテレビなども出現しつつある。
【0003】従来のテレビチューナ内蔵パソコンでは、
テレビチューナからの映像信号を一旦コンピュータの中
に取り込んでディスプレイに縮小ないし全面表示する。
コンピュータのディスプレイは、通常のコンビュータと
同様に操作者にごく近接して配置されるので、視聴者は
この状態で視聴することになる。また、パソコンからテ
レビ受像機に映像信号を出力することも考えられる。こ
の場合、パソコン自体のディスプレイがノンインターレ
ース(順次走査)で表示するのに対して、テレビ受像機
のディスプレイはインターレース(飛び越し走査)で表
示するので、パソコンは、インターレース(順次走査)
の映像信号に変換して出力することになる。
【0004】
【発明が解決しようとする課題】しかしながら、テレビ
受像機に映像信号を出力する情報処理装置では、ノンイ
ンターレース信号をインターレース(飛び越し走査)信
号に変換した場合、フリッカーを生じるという問題があ
った。特に、情報処理装置では、ワープロなどによる文
字表示や線画の表示が多く、ノンインターレースからイ
ンターレースに変換しても走査線間に相関の無い画像デ
ータになってしまうためフリッカーを生じてしまい視認
性の悪い画像となってしまう。また、走査線間の相関を
持たせるためフィルタ処理を施すことが考えられるが、
1表示画面分の画像データに対してフィルタ処理を施す
ことはCPUの計算量が多すぎるので実現することが困
難であった。上記課題を解決するため本発明は、インタ
ーレース方式のディスプレイ用に、過大な負荷をかける
ことなく、高画質な表示を得ることができる情報処理装
置を提供することを目的とする。
【0005】
【課題を解決するための手段】上記課題に鑑み本発明の
情報処理装置は、表示データを記憶する画像記憶手段
と、画像記憶手段の表示データをインターレース走査に
適合するよう読み出し、インターレース方式の映像信号
を出力する映像出力手段と、画像記憶手段の表示データ
が更新されたことを検出する検出手段と、更新された場
合に、その更新箇所が文字又は線画を含む静止画かどう
かを判断する判断手段と、静止画と判断された場合、当
該更新箇所に対してライン間の相関を増加させるフィル
タ処理を行うフィルタ処理手段とを備えている。
【0006】また、本発明の情報処理装置は、インター
レース方式のディスプレイに映像信号を出力する情報処
理装置であって、第1の画像メモリに表示データを供給
する画像データ供給手段と、前記画像データ供給手段に
より前記第1の画像メモリの表示データが更新されたと
きに、その更新箇所を検出する検出手段と、検出手段に
更新箇所が検出されたとき、当該更新箇所の表示データ
を第1の画像メモリから第2の画像メモリに転送するデ
ータ転送手段と、第2の画像メモリの表示データをイン
ターレース走査に適合するよう読み出し、インターレー
ス方式の映像信号を出力する映像出力手段と、検出手段
に検出された更新箇所が文字又は線画を含む静止画かど
うかを判定する判定手段と、静止画と判断された場合、
第2の画像メモリの当該更新箇所の表示データに対して
ライン間の相関を増加させるフィルタ処理を行うフィル
タ処理手段とを備えている。
【0007】さらに、前記フィルタ処理手段は、判断手
段により静止画と判定された更新箇所を複数の部分領域
に分割する分割手段と、映像出力手段により第2の画像
記憶手段が読み出されていない期間を検出する期間検出
手段と、検出された期間毎に、分割手段により分割され
た部分領域に対して順次フィルタ処理を行うフィルタ手
段とを有する構成であってもよい。
【0008】
【発明の実施の形態】<第1実施形態>図1は、本発明
の第1の実施形態における主として情報処理装置のハー
ドウェア構成を示すブロック図である。同図の破線で囲
まれた部分は情報処理装置のハードウェア構成を示す。
情報処理装置は、マイクロプロセッシングユニット(以
下MPUと略す)1と、主記憶2と、キャッシュメモリ
3と、タイムベースジェネレータ(以下TBGと略す)
4と、ブリッジ5と、I/Oコントローラ6と、I/O
コントローラ7と、キーボード8と、マウス9と、テレ
ビ信号を受信するTVチューナ10と、テレビ信号をデ
ィジタル化してY信号とクロマ信号に分離しさらにノン
インターレース化する変換部11と、ハードディスクコ
ントローラ12と、ハードディスク13と、画像メモリ
コントローラ14と、画像メモリ15と、D/Aコンバ
ータ16と、ディスプレイ17と、PCI I/F18
と、画像メモリコントローラ19と、画像メモリ20
と、D/Aコンバータ21と、テレビディスプレイ(以
下テレビと略す)22と、リモコン23とを備える。ま
たテレビ22は入出力コネクタ25を有する。
【0009】同図の構成のうち、画像メモリコントロー
ラ19、画像メモリ20、D/Aコンバータ21、テレ
ビ22からなる処理系統と、画像メモリ15と、I/O
コントローラ6、リモコン23、電波受信部24、リモ
コン23、入出力コネクタ25の各構成要素と、以外の
部分は、通常のパーソナルコンピュータと同様の構成な
ので説明を省略する。以下異なる部分を中心に説明す
る。また、画像メモリコントローラ14、画像メモリ1
5、D/Aコンバータ16からなる回路部分は、専用の
ディスプレイ17に映像信号を出力する回路である点
で、通常のパーソナルコンピュータと同様であるが、画
像メモリ15は内部にバッファメモリを有している点が
異なる。
【0010】画像メモリ15は、ディスプレイ17用の
ビデオRAMの他に、バッファメモリ(図外)を有する
点が異なっている。このバッファメモリは、ディスプレ
イ17用の画像データではなくテレビ22用の画像デー
タを格納し、MPU1による特定のタスクにより、さら
に画像メモリ20に転送される。画像メモリコントロー
ラ19、画像メモリ20、D/Aコンバータ21、テレ
ビ22とからなる画像データの処理系統は、テレビ22
用の画像データをインターレース信号としてテレビ22
に出力する回路部分である。
【0011】画像メモリ20は、画像メモリ15中のバ
ッファメモリから転送され、又はPCI I/F18を
介してMPU1により書き込まれるテレビ22用の画像
データを保持するフレームメモリである。画像メモリ2
0の画像データは、バッファメモリから転送された後、
主MPU1が実行する特定のタスクによって、文字や線
画からなる静止画の部分に対して各上下ラインの画素間
で相関性を持たせるフィルタ処理が施される。言い換え
れば、画像メモリ20に画像データは、動画データであ
る場合はそのままであり、静止画データである場合はフ
ィルタ処理を施される。画像メモリコントローラ19
は、画像メモリ20に対する書き込み及び読み出しを制
御する。読み出しについては、画像メモリ20の画像デ
ータを、インターレース信号を必要とするテレビ22用
に、フィールド単位に各画素データを順次読み出してD
/Aコンバータ21に出力する。
【0012】D/Aコンバータ21は、画像メモリコン
トローラ19により画像メモリ20からフィールド単位
に順次読み出された画素データをアナログ信号に変換
し、インターレース信号として出力する。画像メモリ2
0の画像データのうち静止画部分は、上記のフィルタ処
理により各上下ラインの画素間に相関性があるので、イ
ンターレース信号を表示するテレビ22の画像表示は、
フリッカーの生じにくい高品質な画像となる。また、テ
レビ22は、通常のテレビ受像機の機能に加えて入出力
コネクタ25を有する。入出力コネクタ25は、チャン
ネル選択状態などを表す内部の制御情報を出力すると共
に、I/Oコントローラ6からの制御情報の入力を受け
付ける。
【0013】入出力コネクタ25は、テレビ受像器のチ
ャンネル選択状態をテレビの赤外線受光部に供給する入
出力コネクタである。通常のテレビではこのようなコネ
クタは装備されていないが、通常内部にリモコン信号を
受け取り解釈するマイクロコントローラが内蔵されてお
り、ディジタル制御されている。このようなマイクロコ
ントローラでは受信中のチャンネル番号を視聴中の番組
に重ねてオンスクリーン表示したり、音量レベルを表示
できるようになっている。入出力コネクタ25は、その
制御用の情報を出力すると共に、I/Oコントローラ6
を介しコンピュータから情報を受け入れてる。その結
果、情報処理装置によるテレビ22内部の制御状態のモ
ニターとテレビ22へのオンスクリーン表示とが可能に
なる。図2は、画像メモリ15内のバッファメモリから
画像メモリ20に画像データを転送する上記の特定のタ
スクの処理内容を示すフローチャートである。
【0014】MPU1は、TBG4から一定周期毎に発
生するタイマー割込みによりタスク切替えを行う。MP
U1が実行する複数のタスクには上記特定のタスクが含
まれ当該タスクに切り替えられたときに以下の処理を実
行する。まず、MPU1は、画像メモリ15内のバッフ
ァメモリが更新されているか否かを判定する(ステップ
21)。この判定は、例えば表示画像を生成するプロセ
ス(タスク)の状態をチェックすることにより行われ、
その結果更新の有無及び更新箇所(更新された画像表示
領域)を検知することができる。
【0015】更新されていると判定された場合、MPU
1は、バッファメモリの更新された箇所を画像メモリ2
0へコピーする(ステップ22)。このコピーは1フレ
ーム時間内に行うことが望ましい。さらに、MPU1
は、コピーされた当該更新箇所が静止画であるかどうか
を判定する(ステップ23)。ここで静止画とは、文字
又は線画からな画像データである。静止画かどうかを判
定しているのは、動画とは異なりフリッカーの原因とな
るからである。
【0016】MPU1は、判定の結果静止画でない場合
は処理を終了し、静止画である場合は、当該更新箇所の
座標データとフィルタ処理の進行状況を表す進行情報と
の初期値をセットし(ステップ24)、画像メモリ20
の表示処理中でない期間つまりインターレース信号の帰
線区間において(ステップ25:no)、画像メモリ20
の更新箇所の部分領域(その期間内に処理が完了する程
度の小領域)に対して、上記のフィルタ処理を行う(ス
テップ26)。また進行情報とは、例えば、更新箇所に
含まれる小領域の数を初期値とし、ダウンカウントする
ための変数である。そして、進行情報が全小領域に対す
るフィルタ処理の完了を示せば(上記変数が0になれ
ば)、その更新箇所に対する処理を終了する(ステップ
27)。このようにして、MPU1は、テレビ22の表
示画像のうち静止画の部分に対して、フィルタ処理を施
すので、テレビ22ではフリッカーのない高画質の画像
を得ることができる。しかも、フィルタ処理は、特定の
タスクにより表示処理中でない期間に行われるので、表
示処理が遅延することなくオーバーヘッドを生じさせな
いで高画質の画像を得ることができる。
【0017】以上のように構成された本発明の情報処理
装置について、その動作を説明する。本情報処置装置で
は、ディスプレイ17、テレビ22用にそれぞれ画像メ
モリ15のビデオRAM、画像メモリ20とを有し、独
立して映像信号を出力する。ディスプレイ17に対する
映像信号は通常のパーソナルコンピュータと同様である
ので、ここでは説明しない。
【0018】これに対してテレビ22に対する映像信号
は、以下の動作により出力される。テレビ22用の画像
データそのものは、MPU1がアプリケーションを実行
することにより情報処理装置内部で描画/生成されるも
のと、TVチューナ10、変換部11からの放送された
動画データなどが等がある。情報処理装置内部で描画・
生成される画像データには、例えばワープロ画面の表示
データ、図形ソフトの線画データ、ペイントソフトの画
像データ等がある。
【0019】これらの画像データは、テレビ22に表示
する場合に、一旦画像メモリ15内のバッファメモリに
格納されてから、さらに画像メモリ20に転送される。
転送は、バッファメモリが更新される毎に、更新箇所の
みが画像メモリ20に転送される。バッファメモリと画
像メモリ20には、転送直後は同じ画像データを重複し
て保持することになる。さらに転送後、画像メモリ20
の画像データは、その静止画部分に上記のフィルタ処理
が施される。フィルタ処理は、図2のフローチャートに
示したように、特定のタスクにより表示処理中でない期
間に小領域ずつ行われるので、MPU1に負荷を集中さ
せないで高画質の画像を得ることができる。さらに、M
PU1は画像メモリ20の画像データに対してフィルタ
処理をかけているので、テレビ22への表示を全く遅延
させない。
【0020】また本実施例の情報処理装置では、キーボ
ード8、マウス9によるユーザ入力とディスプレイ17
による表示出力という通常のユーザインターフェースに
加えて、リモコン23によるユーザ入力とテレビ22の
表示出力というユーザインターフェースを実現してい
る。具体的には、リモコン23は微弱電波にユーザ操作
情報を載せて送信する。電波受信部24は、この微弱電
波を受信しI/Oコントローラ6を介してMPU1に操
作内容が解釈される。また、テレビ22は、D/Aコン
バータ21からの映像信号による表示に加えて、入出力
コネクタ25からのテレビ22内部の制御情報に基づい
て、各種データを表示ことができる。このユーザインタ
ーフェースによりテレビ22の対話処理と、ディスプレ
イ17を用いて従来のユーザインターフェースを用いた
対話処理とを独立に或は共同して利用することができ
る。
【0021】なお、図2のステップ21での更新の有無
の判定は、バッファメモリの画像データと画像メモリ2
0の画像データとを読みとって比較して変化を検出して
もよい。また、更新の有無の判定をバッファメモリでは
なく、画像メモリ20への書き込みがなされたかどうか
をチェックすることにより行ってもよい。さらに、図2
のフローチャートにおいて、上述した特定のタスクを一
定周期毎に起動しているが、一定周期でなくても、例え
ばバッファメモリの更新が検出される毎に起動するよう
にしてもよい。また各タスクに優先度を設定しておき、
タスクの優先度に応じて起動する周期を動的に変更して
もよい。
【0022】<第2実施例>図3は、本発明の第2の実
施形態における情報処理装置の構成を示すブロック図で
ある。同図は、図1の構成に加えて、変換部11から画
像メモリ20に直接データを転送するようにしている。
これ以外は同じなので、説明を省略し、以下異なる点を
説明する。図3においてテレビチューナー10の受信信
号はディジタル化後、YC分離されて画像メモリ20に
直接送られる。これにより、TVチューナ10からの動
画データは、バッファメモリを経由しないで画像メモリ
20に転送されるので、バッファメモリの更新の判定処
理を軽減することができる。一般的に、放送信号の動画
データ以外のほとんどの画像データは、コンピュータ描
画のデータであるので、バッファメモリでの更新箇所の
判定処理の対象となる。これに対して、動画データは、
更新箇所の判定処理ひいてはフィルタ処理をする必要が
ない。そこで本実施形態の情報処理装置は放送による動
画データの更新処理をしないように構成されている。
【0023】
【発明の効果】本発明の情報処理装置は、表示データを
記憶する画像記憶手段と、画像記憶手段の表示データを
インターレース走査に適合するよう読み出し、インター
レース方式の映像信号を出力する映像出力手段と、画像
記憶手段の表示データが更新されたことを検出する検出
手段と、更新された場合に、その更新箇所が文字又は線
画を含む静止画かどうかを判断する判断手段と、静止画
と判断された場合、当該更新箇所に対してライン間の相
関を増加させるフィルタ処理を行うフィルタ処理手段と
を備えている。この構成によれば、フィルタ手段は、静
止画であると判断された更新箇所のみに対してフィルタ
処理を施すので、フィルタ処理による負荷が小さく、イ
ンターレース方式の高画質の画像データを少ない処理量
で得ることができる。
【0024】また、本発明の情報処理装置は、インター
レース方式のディスプレイに映像信号を出力する情報処
理装置であって、第1の画像メモリに表示データを供給
する画像データ供給手段と、前記画像データ供給手段に
より前記第1の画像メモリの表示データが更新されたと
きに、その更新箇所を検出する検出手段と、検出手段に
更新箇所が検出されたとき、当該更新箇所の表示データ
を第1の画像メモリから第2の画像メモリに転送するデ
ータ転送手段と、第2の画像メモリの表示データをイン
ターレース走査に適合するよう読み出し、インターレー
ス方式の映像信号を出力する映像出力手段と、検出手段
に検出された更新箇所が文字又は線画を含む静止画かど
うかを判定する判定手段と、静止画と判断された場合、
第2の画像メモリの当該更新箇所の表示データに対して
ライン間の相関を増加させるフィルタ処理を行うフィル
タ処理手段とを備えている。この構成によれば、フィル
タ手段は、静止画であると判断された更新箇所のみに対
してフィルタ処理を施すので、フィルタ処理による負荷
が小さく、インターレース方式の高画質の画像データを
少ない処理量で得ることができる。しかも、更新箇所の
検出用に1の画像メモリを備え、フィルタ処理および映
像信号出力用に第2画像メモリを備えるので、ディスプ
レイに表示されるのと、フィルタ処理とが同時に開始
し、フィルタ処理による表示遅延が全く発生しないとい
う効果がある。
【0025】さらに、前記フィルタ処理手段は、判断手
段により静止画と判定された更新箇所を複数の部分領域
に分割する分割手段と、映像出力手段により第2の画像
記憶手段が読み出されていない期間を検出する期間検出
手段と、検出された期間毎に、分割手段により分割され
た部分領域に対して順次フィルタ処理を行うフィルタ手
段とを有する構成である。この構成によれば、静止画で
あると判断された更新箇所のみに対してフィルタ処理を
施すのでフィルタ処理による負荷が小さく、さらに、期
間検出された期間毎に分割された部分領域に対して順次
フィルタ処理が行われるので、例えば情報処理装置内の
CPUの空時間を活用して、フィルタ処理の負荷を分散
させることができるという効果がある。
【図面の簡単な説明】
【図1】本発明の第1の実施形態における主として情報
処理装置のハードウェア構成を示すブロック図である。
【図2】画像メモリ15内のバッファメモリから画像メ
モリ20に画像データを転送する上記の特定のタスクの
処理内容を示すフローチャートである。
【図3】本発明の第2の実施形態における情報処理装置
の構成を示すブロック図である。
【符号の説明】
1 MPU 2 主記憶 3 キャッシュメモリ 4 TBG 5 ブリッジ 6 I/Oコントローラ 7 I/Oコントローラ 8 キーボード 9 マウス 10 TVチューナ 11 変換部 12 ハードディスクコントローラ 13 ハードディスク 14 画像メモリコントローラ 15 一旦画像メモリ 15 画像メモリ 16 D/Aコンバータ 17 ディスプレイ 18 PCI I/F 19 画像メモリコントローラ 20 画像メモリ 21 D/Aコンバータ 22 テレビディスプレイ

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 インターレース方式のディスプレイに映
    像信号を出力する情報処理装置であって、 表示データを記憶する画像記憶手段と、 画像記憶手段の表示データをインターレース走査に適合
    するよう読み出し、インターレース方式の映像信号を出
    力する映像出力手段と、 画像記憶手段の表示データが更新されたことを検出する
    検出手段と、 更新された場合に、その更新箇所が文字又は線画を含む
    静止画かどうかを判断する判断手段と、 静止画と判断された場合、当該更新箇所に対してライン
    間の相関を増加させるフィルタ処理を行うフィルタ処理
    手段と、 を備えることを特徴とする情報処理装置。
  2. 【請求項2】 インターレース方式のディスプレイに映
    像信号を出力する情報処理装置であって、 第1の画像メモリに表示データを供給する画像データ供
    給手段と、 前記画像データ供給手段により前記第1の画像メモリの
    表示データが更新されたときに、その更新箇所を検出す
    る検出手段と、 検出手段に更新箇所が検出されたとき、当該更新箇所の
    表示データを第1の画像メモリから第2の画像メモリに
    転送するデータ転送手段と、 第2の画像メモリの表示データをインターレース走査に
    適合するよう読み出し、インターレース方式の映像信号
    を出力する映像出力手段と、 検出手段に検出された更新箇所が文字又は線画を含む静
    止画かどうかを判定する判定手段と、 静止画と判断された場合、第2の画像メモリの当該更新
    箇所の表示データに対してライン間の相関を増加させる
    フィルタ処理を行うフィルタ処理手段とを備えることを
    特徴とする情報処理装置。
  3. 【請求項3】 前記フィルタ処理手段は、 判断手段により静止画と判定された更新箇所を複数の部
    分領域に分割する分割手段と、 映像出力手段により第2の画像記憶手段が読み出されて
    いない期間を検出する期間検出手段と、 検出された期間毎に、分割手段により分割された部分領
    域に対して順次フィルタ処理を行うフィルタ手段とを有
    することを特徴とする請求項1又は2記載の情報処理装
    置。
JP10141346A 1998-05-22 1998-05-22 情報処理装置 Pending JPH11338447A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10141346A JPH11338447A (ja) 1998-05-22 1998-05-22 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10141346A JPH11338447A (ja) 1998-05-22 1998-05-22 情報処理装置

Publications (1)

Publication Number Publication Date
JPH11338447A true JPH11338447A (ja) 1999-12-10

Family

ID=15289835

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10141346A Pending JPH11338447A (ja) 1998-05-22 1998-05-22 情報処理装置

Country Status (1)

Country Link
JP (1) JPH11338447A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001290693A (ja) * 2000-04-07 2001-10-19 Sony Corp 情報蓄積装置、小型記憶装置、情報提供装置、およびネットワークシステム
JP2015176191A (ja) * 2014-03-13 2015-10-05 オムロン株式会社 コントローラ

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001290693A (ja) * 2000-04-07 2001-10-19 Sony Corp 情報蓄積装置、小型記憶装置、情報提供装置、およびネットワークシステム
JP2015176191A (ja) * 2014-03-13 2015-10-05 オムロン株式会社 コントローラ
US10139799B2 (en) 2014-03-13 2018-11-27 Omron Corporation Controller to modify an execution condition during program execution

Similar Documents

Publication Publication Date Title
US7375769B2 (en) Image processing apparatus
US5633687A (en) Method and system for providing an interlaced image on an display
US6493008B1 (en) Multi-screen display system and method
JP2903044B2 (ja) ビデオ信号変換器及び方法
JP3490472B2 (ja) ピクセル・ストリームを転送するアーキテクチャ
JPH08202318A (ja) 記憶性を有する表示装置の表示制御方法及びその表示システム
US8330874B2 (en) Video signal conversion device, video signal conversion method and video display device
JP2001175239A (ja) マルチ画面表示装置、マルチ画面表示システム、マルチ画面表示方法、及び記憶媒体
JPH11338447A (ja) 情報処理装置
US20060125783A1 (en) Display device with detachable housing
US5894329A (en) Display control unit for converting a non-interlaced image into an interlaced image and displaying the converted image data
KR100360133B1 (ko) 텔레비젼신호수신기
US6842195B2 (en) Device for transforming computer graphics signals to television video signals
JP2001257959A (ja) 映像表示装置
JP2002271751A (ja) 表示制御方法及び装置
JPH0686188A (ja) 表示装置
JPH10133636A (ja) 情報処理装置
JP2004357028A (ja) 映像信号処理装置、映像信号生成装置、映像表示装置、および映像信号処理方法
JPH0690416A (ja) 表示装置
Greenberg et al. High‐performance system‐on‐silicon pixelated‐display‐controller IC
JP2003280888A (ja) 画像処理装置および方法、記録媒体、並びにプログラム
JPH0799592A (ja) 映像信号処理装置及び処理方法
JPH0870436A (ja) 画像処理装置
JPH09265280A (ja) 画像表示制御装置
JP2000148112A (ja) 映像信号判別切替回路及び液晶表示装置