JPH10222134A - 液晶表示装置および情報処理装置 - Google Patents

液晶表示装置および情報処理装置

Info

Publication number
JPH10222134A
JPH10222134A JP2800297A JP2800297A JPH10222134A JP H10222134 A JPH10222134 A JP H10222134A JP 2800297 A JP2800297 A JP 2800297A JP 2800297 A JP2800297 A JP 2800297A JP H10222134 A JPH10222134 A JP H10222134A
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
internal
signal
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2800297A
Other languages
English (en)
Inventor
Masahiko Suzuki
雅彦 鈴木
Tatsuo Kamei
達生 亀井
Shuichi Nakano
修一 中野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2800297A priority Critical patent/JPH10222134A/ja
Publication of JPH10222134A publication Critical patent/JPH10222134A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【課題】 電源がオフとされた時から、暫くの間、液晶
表示パネルに残像が表示されるのを防止した液晶表示装
置を提供する。 【解決手段】 外部から入力される表示データ(R・G
・B)および複数の制御信号(CL,Hsync,Vs
ync,DTMG)に基づき、液晶層に印加する電圧を
制御して液晶表示パネル(TFT−LCD)に画像を表
示する液晶表示装置において、前記液晶表示装置の電源
がオフとなる前に、少なくとも1フレーム期間、前記液
晶表示パネルに特定の表示色を表示する電源オフ時表示
手段(150)を具備する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、液晶表示装置に係
わり、特に、本体コンピュータから表示データおよび制
御信号(クロック信号、水平同期信号、垂直同期信号、
ディスプレイタイミング信号)が入力される液晶表示装
置に適用して有効な技術に関する。
【0002】
【従来の技術】従来、液晶表示装置の1つとして、ノー
トパソコン等のディスプレイ部に使用されるTFT(T
hin Film Transistor)方式の液晶
表示モジュールが知られている。
【0003】この液晶表示モジュール(LCM)は、コ
ンピュータ本体側から送出されるクロック信号、ディス
プレイタイミング信号、水平同期信号、垂直同期信号の
各制御信号に基づいて、ゲートドライバからゲート信号
線に順次選択電圧を印加する。またそれに合わせて、ド
レインドライバからドレイン信号線に表示データに基づ
く映像電圧を印加することにより、液晶表示パネルに画
像を表示する。
【0004】なお、これらの技術については、特願平7
−58983号に記載されている。
【0005】
【発明が解決しようとする課題】この液晶表示モジュー
ルをディスプレイ部として使用する情報処理装置におい
て、その電源をオフとした場合に、電源オフ時に液晶表
示パネルに表示されていた表示画像が、暫くの間液晶表
示パネルに表示され、これが、残像として視認され、ユ
ーザーに不快感を与えていた。
【0006】これは、液晶表示モジュール(LCM)の
電源がオフとなった時点で、液晶表示パネルの液晶層に
蓄積されていた電荷が、薄膜トランジスタに駆動電圧が
供給されない電源オフ時のリーク電流により放電され、
白色表示となるまでの数秒間、最後の表示画像が残像と
して視認されるためである。
【0007】本発明は、前記従来技術の問題点を解決す
るためになされたものであり、本発明の目的は、液晶表
示装置において、その電源がオフとされた時点から、暫
くの間、液晶表示パネルに残像が表示されるのを防止す
ることが可能となる技術を提供することにある。
【0008】本発明の他の目的は、情報処理装置におい
て、その電源がオフとされた時点から、暫くの間、液晶
表示パネルに残像が表示されるのを防止することが可能
となる技術を提供することにある。
【0009】本発明の前記目的並びにその他の目的及び
新規な特徴は、本明細書の記載及び添付図面によって明
らかにする。
【0010】
【課題を解決するための手段】本願において開示される
発明のうち、代表的なものの概要を簡単に説明すれば、
下記の通りである。
【0011】外部から入力される表示データおよび複数
の制御信号に基づき、液晶層に印加する電圧を制御して
液晶表示パネルに画像を表示する液晶表示装置におい
て、前記液晶表示装置の電源がオフとなる前に、少なく
とも1フレーム期間、前記液晶表示パネルに特定の表示
色を表示する電源オフ時表示手段を具備する。
【0012】前記電源オフ時表示手段は、前記外部から
入力される少なくとも1つの制御信号の停止を検出する
検出手段と、常時は、前記外部から入力される表示デー
タと制御信号とを出力し、前記検出手段で前記外部から
入力される少なくとも1つの制御信号の停止を検出した
ときに、特定の表示色の表示データと、内部制御信号と
を生成して出力する信号生成選択手段とを具備する。
【0013】前記信号生成選択手段は、特定の表示色の
表示データを格納する格納手段と、複数の内部制御信号
を発生する内部制御信号生成手段と、常時は、前記外部
から入力される表示データを出力し、前記検出手段で前
記外部から入力される少なくとも1つの制御信号の停止
を検出したときに、前記表示データ格納手段から出力さ
れる特定の表示色の表示データを選択して出力する表示
データ選択手段と、常時は、前記外部から入力される制
御信号を出力し、前記検出手段で前記外部から入力され
る少なくとも1つの制御信号の停止を検出したときに、
前記内部制御信号生成手段から出力される内部制御信号
を選択して出力する制御信号選択手段とを具備する。
【0014】前記外部から入力される複数の制御信号は
クロック信号と水平同期信号とを含み、前記内部制御信
号生成手段は、内部クロック信号発生手段と、前記内部
クロック信号発生手段から出力される内部クロック信号
数に基づき、内部水平同期信号を生成する内部水平同期
信号生成手段とを具備する。
【0015】前記外部から入力される複数の制御信号
は、さらに垂直同期信号を含み、前記内部制御信号生成
手段は、前記内部クロック信号発生手段から出力される
内部クロック信号数あるいは前記内部水平同期信号生成
手段から出力される内部水平同期信号数に基づき、内部
垂直同期信号を生成する内部垂直同期信号生成手段を、
さらに具備する。
【0016】前記外部から入力される複数の制御信号
は、さらにディスプレイタイミング信号を含み、前記内
部制御信号生成手段は、前記内部クロック信号発生手段
から出力される内部クロック信号数に基づき、内部ディ
スプレイタイミング信号を生成する内部ディスプレイタ
イミング信号生成手段を、さらに具備する。
【0017】前記検出手段は、前記外部から入力される
クロック信号の停止を検出する。
【0018】前記検出手段は、前記外部から入力される
クロック信号および水平同期信号の停止を検出する。
【0019】内部電源を備え、外部から入力される電源
電圧がオフとなった時から所定時間、前記内部電源から
前記液晶表示装置に電源電圧を供給する電源供給手段
を、さらに具備する。
【0020】中央処理装置を有する本体部と、前記本体
部から送出される表示データおよび制御信号に基づいて
画像を表示する液晶表示装置とを、少なくとも具備する
情報処理装置において、前記本体部は、前液晶表示装置
の電源をオフとする前に、特定の表示色の表示データと
制御信号とを、少なくとも1フレーム期間、前記液晶表
示装置に対して送出する制御手段を具備する。
【0021】
【発明の実施の形態】以下、本発明をTFT方式の液晶
表示モジュールに適用した場合の発明の実施の形態を図
面を参照して詳細に説明する。
【0022】なお、発明の実施の形態を説明するための
全図において、同一機能を有するものは同一符号を付
け、その繰り返しの説明は省略する。
【0023】(発明の実施の形態1)図1は、本発明の
一発明の実施の形態である液晶表示モジュール(LC
M)の概略構成を示すブロック図である。
【0024】同図に示すTFT方式の液晶表示モジュー
ルは、液晶表示パネル(TFT−LCD)、複数のドレ
インドライバ130、複数のゲートドライバ140およ
びインタフェース部100から構成される。このインタ
フェース部100は、表示制御装置110と電源部12
0とを具備する。また、インタフェース部100の前段
に、電源オフ時表示部150が備えられ、さらに、場合
によっては、インタフェース部100の前段に、電源供
給部160が備えられる。
【0025】各ドレインドライバ130の各出力端子
は、液晶表示パネル(TFT−LCD)内の対応するド
レイン信号線に接続され、各ドレイン信号線には、列方
向の薄膜トランジスタ(TFT)のドレイン電極がそれ
ぞれ接続される。各ゲートドライバ140の出力端子
は、液晶表示パネル(TFT−LCD)内の対応するゲ
ート信号線に接続され、各ゲート信号線には、行方向の
薄膜トランジスタのゲート電極がそれぞれ接続される。
【0026】薄膜トランジスタのソース電極は画素電極
に接続され、画素電極とコモン電極(対向電極)との間
に液晶層が設けられるので、薄膜トランジスタのソース
電極とコモン電極との間には、液晶容量(CLC)が等価
的に接続される。
【0027】表示制御装置110は、1個の半導体集積
回路(LSI)から構成される。この表示制御装置11
0は、通常の動作では、コンピュータ本体側から送出さ
れるクロック信号(CL)、ディスプレイタイミング信
号(DTMG)、水平同期信号(Hsync)、垂直同
期信号(Vsync)の各制御信号、表示用データ(R
・G・B)を基に、ドレインドライバ130、および、
ゲートドライバ140を制御・駆動する。
【0028】表示制御装置110は、ディスプレイタイ
ミング信号が入力されると、これを表示開始位置と判断
し、受け取った単純1列の表示データを、データバス1
33を介してドレインドライバ130に出力する。その
際に、信号線131を介して、ドレインドライバ130
に表示データラッチ用クロック信号(D2)を合わせて
出力する。
【0029】また、表示制御装置110は、ディスプレ
イタイミング信号の入力が終了するか、または、ディス
プレイタイミング信号が入力されてから所定の一定時間
が過ぎると、1水平分の表示データが終了したものとし
て、ドレインドライバ130から表示データに基づく映
像電圧をドレイン信号線に出力するための出力タイミン
グ制御用クロック信号(D1)を信号線132を介して
ドレインドライバ130に出力する。
【0030】また、表示制御装置110は、水平同期信
号に基づいて、1水平走査時間毎に、順次TFT液晶表
示パネル(TFT−LCD)の各ゲート信号線(G)に
正のバイアス電圧を印加するように、信号線141を介
してゲートドライバ140へ1水平走査時間周期のシフ
トクロック信号(G1)を出力する。
【0031】さらに、表示制御装置110は、垂直同期
信号入力後に、第1番目のディスプレイタイミング信号
が入力されると、これを第1番目の表示ラインと判断し
て信号線142を介してゲートドライバ140にフレー
ム開始指示信号を出力する。
【0032】これにより、ゲートドライバ140からゲ
ート信号線に順次選択電圧を印加し、同時にドレインド
ライバ130からドレイン信号線に表示データに基づく
映像電圧を印加することにより、液晶表示パネルに画像
が表示される。
【0033】電源部120は、コンピュータ本体側から
供給される電源電圧(VDD)を昇圧するDC−DC変換
回路(図示せず)と、ドレインドライバ130に供給す
る正電圧および負電圧の階調基準電圧、薄膜トランジス
タのゲート電極に供給するゲート電圧、および、コモン
電極(対抗電極)に供給するコモン電圧を生成して出力
する。
【0034】本実施の形態において、コンピュータ本体
側で電源をオフとする場合に、コンピュータ本体側は、
液晶表示モジュール(LCM)に対して、クロック信
号、ディスプレイタイミング信号、水平同期信号、垂直
同期信号の各制御信号、および、表示用データの送出を
中止し、その後、液晶表示モジュール(LCM)に対し
て電源(VDD)の供給を中止する。
【0035】電源オフ時表示部150は、常時は、コン
ピュータ本体側から送出される表示データおよび表示制
御信号をインタフェース部100に送出する。また、コ
ンピュータ本体側から送出されるクロック信号が長時間
停止したことを検出することにより、液晶表示モジュー
ル(LCM)の電源がこの後暫くしてオフになることを
検知し、それにより、電源オフ時表示部150は、内部
で生成された特定の表示色の表示データおよび制御信号
を、1フレーム以上の期間、インタフェース部100に
送出する。
【0036】表示制御装置110は、この内部で生成さ
れた特定の表示色の表示データおよび制御信号に基づ
き、ドレインドライバ130およびゲートドライバ14
0を制御・駆動し、これにより、液晶表示モジュール
(LCM)の電源がオフとなる前に、1フレーム以上の
期間、例えば、16.7ns以上の期間、液晶表示パネ
ルに特定の表示色を表示する。
【0037】ここで、特定の表示色の表示データとして
は、ノーマリホワイトタイプの液晶表示パネルであれ
ば、白色の表示データ、ノーマリブラックタイプの液晶
表示パネルであれば、黒色の表示データとする。
【0038】図2は、図1に示す電源オフ時表示部15
0の概略構成を示すブロック図である。
【0039】図2に示すように、電源オフ時表示部15
0は、特定の表示色の表示データ(DP)を格納するレ
ジスタ151を具備し、このレジスタ151からの表示
データは、アンドゲート152を介してオアゲート15
3に入力される。また、このオアゲート153には、コ
ンピュータ本体側からの表示データも入力される。
【0040】さらに、電源オフ時表示部150は、制御
信号停止検出・生成部154を具備し、この制御信号停
止検出・生成部154には、コンピュータ本体側からの
クロック信号が入力され、内部クロック信号(C
L’)、内部ディスプレイタイミング信号(DTM
G’)、内部水平同期信号(Hsync’)、内部垂直
同期信号(Vsync’)の各制御信号を生成する。
【0041】コンピュータ本体側から液晶表示モジュー
ル(LCM)の電源をオフとする場合に、コンピュータ
本体側は、液晶表示モジュール(LCM)に対して、制
御信号の送出を中止する。そこで、制御信号停止検出・
生成部154は、コンピュータ本体側からのクロック信
号が所定時間停止された場合に、液晶表示モジュール
(LCM)の電源が暫くしてオフとなることを検知し、
電源オフ検出信号(POFF)を出力する。
【0042】また、制御信号停止検出・生成部154で
生成された各内部制御信号は、それぞれ、オア回路(1
55〜158)に入力される。このオア回路(155〜
158)には、コンピュータ本体側からの制御信号も入
力される。
【0043】通常の動作、即ち、電源オフ検出信号がL
owレベルの場合では、コンピュータ本体側からの制御
信号が各オア回路(155〜158)を介して、インタ
フェース部100に送出される。また、液晶表示モジュ
ール(LCM)の電源が暫くしてオフとなる場合、即
ち、電源オフ検出信号がHighレベルの場合には、制
御信号停止検出・生成部154で生成された内部制御信
号が、各オア回路(155〜158)を介して、インタ
フェース部100に送出される。
【0044】また、通常の場合には、コンピュータ本体
側からの表示データがオアゲート153を介して、イン
タフェース部100に送出される。液晶表示モジュール
(LCM)の電源が暫くしてオフとなる場合には、電源
オフ検出信号がHighレベルとなり、レジスタ151
に格納された表示データがアンドゲート152を介して
オアゲート153に入力され、インタフェース部100
に送出される。
【0045】なお、コンピュータ本体側からの水平同期
信号が所定時間停止したことを検出して、液晶表示モジ
ュール(LCM)の電源が暫くしてオフとなることを検
出するようにしてもよい。
【0046】また、アンドゲート152およびオアゲー
ト153に代えて、マルチプレクサを用いることも可能
であり、同様に、オア回路(155〜158)に代え
て、マルチプレクサを用いることも可能である。
【0047】図3は、図2に示す制御信号停止検出・生
成部154の回路構成の一例を示す図である。
【0048】同図に示すように、コンピュータ本体側か
らのクロック信号が所定時間停止すると、コンピュータ
本体側からのクロック信号を積分する積分回路A(20
1)の出力、および、インバータ211で反転されたコ
ンピュータ本体側からのクロック信号を積分する積分回
路B(202)の出力が、HighレベルあるいはLo
wレベルに固定される。
【0049】ここで、積分回路A(201)あるいは積
分回路B(202)の出力がHighレベルに固定され
ると、インバータ212あるいはインバータ213の出
力がLowレベルとなり、ナンド回路221がHigh
レベルに固定される。
【0050】ここで、クロック信号の停止状態を検出す
る検出時定数は、積分回路A(201)および積分回路
B(202)の抵抗の値をR、コンデンサの値をCとす
るとき、ほぼτ=CRとなる。
【0051】このナンド回路221の出力は、アンド回
路222の一方の入力端子に入力されるので、ナンド回
路221がHighレベルに固定されると、発振器(内
部クロック信号発生回路)231からのクロック信号
が、アンド回路222を通って、オア回路155に入力
される。なお、ナンド回路221がLowレベルの場合
には、内部クロック信号生成回路231からのクロック
信号は、アンド回路222で阻止される。
【0052】このアンド回路222からのクロック信号
は、それぞれカウンタ回路(241,242)にも入力
される。ここで、各カウンタ回路(241,242)
は、所定数のカウント数に到達すると、カウント値が0
にクリアされる。
【0053】カウンタ回路241は、アンド回路222
からのクロック信号をカウントし、そのカウント値をデ
コード回路251に出力する。デコード回路251は、
カウンタ回路241からのカウント値が所定のカウント
値以上の値になったときに、Highレベルの信号、即
ち、内部水平同期信号を出力する。
【0054】カウンタ回路242は、アンド回路222
からのクロック信号をカウントし、そのカウント値をデ
コード回路252に出力する。デコード回路252は、
カウンタ回路242からのカウント値が所定のカウント
値以上の値になったときに、Highレベルの信号、即
ち、内部ディスプレイタイミング信号を出力する。
【0055】また、デコード回路251からの内部水平
同期信号は、カウンタ回路243にも入力される。この
カウンタ回路243は、内部水平同期信号をカウント
し、そのカウント値をデコード回路253に出力する。
デコード回路253は、カウンタ回路243からのカウ
ント値が所定のカウント値以上の値になったときに、H
ighレベルの信号を出力する。このカウンタ回路24
3は、所定数のカウント数に到達すると、カウント値が
0にクリアされる。
【0056】また、ナンド回路221の出力は、単安定
マルチバイブレータ232にも入力される。この単安定
マルチバイブレータ232は、ナンド回路221がHi
ghレベルになると、単一のHighレベルの信号を出
力する。
【0057】この単安定マルチバイブレータ232から
の出力およびデコード回路253からの出力は、オア回
路223に入力され、このオア回路223の出力が、内
部垂直同期信号となる。
【0058】この場合に、コンピュータ本体側は、1フ
レーム期間以上、白色を液晶表示パネルに表示している
期間内は、液晶表示モジュール(LCM)に対して、電
源電圧を供給する必要がある。
【0059】なお、コンピュータ本体側が、液晶表示モ
ジュール(LCM)に対して、表示データ及び制御信号
の送出を中止した後、直ちに、液晶表示モジュール(L
CM)に対する電源電圧の供給を中止する構成となって
いる場合には、インタフェース部100の前段に、電源
供給部160を備えるようにすればよい。
【0060】図4は、図1に示す電源供給部160の回
路構成の一例を示す図である。
【0061】同図に示す電源供給部160は、コンピュ
ータ本体側から電源電圧(VDD)が供給される電源線
に、リレー接点(S2)を介して接続される内部電源1
70(例えば、充電可能な電池)を具備する。この内部
電源170は、リレー接点(S1)を介して、液晶表示
モジュール(LCM)内の各部に電源電圧を供給する電
源線に接続される。また、コンピュータ本体側から電源
電圧が供給される電源線には、抵抗(R1)とコンデン
サ(C1)との直列回路が並列に接続される。
【0062】コンピュータ本体側から電源電圧の供給が
中止されると、トランジスタ(TR2)は直ちにオフと
なり、リレー(RL2)に電流が流れなくなるので、リ
レー接点(S2)はオフとなる。
【0063】しかしながら、抵抗(R1)とコンデンサ
(C1)との接続点に、そのベースが接続されるトラン
ジスタ(TR1)は、コンデンサ(C1)からベース電
流が供給されるので、トランジスタ(TR1)は、所定
の遅延時間(T1)後にオフとなり、リレー(RL1)
に電流が流れなくなるので、リレー接点(S1)がオフ
となる。
【0064】この遅延時間(T1)を、1フレーム期間
(例えば、16.7ns)以上、白色あるいは黒色が、
液晶表示パネルに表示される時間よりも長くすることに
より、コンピュータ本体側が、液晶表示モジュール(L
CM)に対して、表示データ及び制御信号の送出を中止
した後、直ちに、液晶表示モジュール(LCM)に対す
る電源電圧の供給を中止する構成となっている場合で
も、液晶表示パネルに、1フレーム期間以上、白色ある
いは黒色を表示することが可能となる。
【0065】なお、コンピュータ本体側が、液晶表示モ
ジュール(LCM)に対して、表示データ及び制御信号
の送出を中止した後、直ちに、液晶表示モジュール(L
CM)に対する電源電圧の供給を中止する構成となって
いる場合には、コンピュータ本体側から電源電圧の供給
が中止されたことを検出して、図3に示す制御信号停止
検出・生成部154で、内部クロック信号(CL’)、
内部ディスプレイタイミング信号(DTMG’)、内部
水平同期信号(Hsync’)、内部垂直同期信号(V
sync’)の各制御信号を生成し、インタフェース部
100に送出するようにしてもよい。
【0066】このように、本実施の形態によれば、液晶
表示モジュール(LCM)の電源がオフとされる前に、
特定の表示色(白色あるいは黒色)を、少なくとも1フ
レーム期間、液晶表示パネルに表示するようにしたの
で、電源オフ時に液晶表示パネルに表示されていた表示
画像が、暫くの間液晶表示パネルに表示されて、残像と
して視認されることがなくなる。
【0067】なお、本実施の形態において、電源オフ時
表示部150あるいは電源供給部160の少なくとも一
方を、インタフェース部100内に備えるようにしても
よい。
【0068】(発明の実施の形態2)本実施の形態は、
液晶表示モジュール(LCM)の電源をオフとする前
に、特定の表示色(白色あるいは黒色)を、少なくとも
1フレーム期間、液晶表示パネルに表示するように、コ
ンピュータ本体側から表示データおよび制御信号を送出
するようにしたものである。
【0069】図5は、本発明の他の発明の実施の形態で
ある情報処理装置におけるコンピュータ本体側の概略構
成を示すブロック図である。
【0070】同図に示すように、コンピュータ本体側
は、中央処理装置(CPU)300と、VGAコントロ
ーラ310と、ビデオRAM320と、内部バス330
と、レジスタ340とを具備する。なお、図5では、従
来の情報処理装置に備えられるキーボード、マウス、プ
リンタ等の入出力装置、および、コンピュータ本体側に
備えられる主記憶装置等は省略している。
【0071】このVGAコントローラ310は、制御回
路311、カラーパレット312、階調制御回路313
を具備し、液晶表示モジュール(LCM)に対して、表
示データと制御信号を送出する。
【0072】本実施の形態において、通常の動作時に
は、制御回路311は、制御信号(水平同期信号、垂直
同期信号、ディスプレイタイミング信号)を出力すると
ともに、そのタイミングに合わせて、ビデオRAM32
0から画像データを読み出し、カラーパレット312に
より、液晶表示モジュール(LCM)に対する表示デー
タを作成する。当該表示データに対して、階調制御回路
313で階調を制御した後、液晶表示モジュール(LC
M)に送出する。
【0073】ここで、制御回路311は、中央処理装置
(CPU)300により、R・G・Bの表示データの出
力タイミングが制御されている。
【0074】本実施の形態において、液晶表示モジュー
ル(LCM)の電源をオフとする場合には、制御回路3
11は、制御信号(水平同期信号、垂直同期信号、ディ
スプレイタイミング信号)を出力するとともに、それに
合わせて、レジスタ340に格納されている特定の表示
色の画像データを読み出し、液晶表示モジュール(LC
M)に対する特定の表示色の表示データを作成し、1フ
レーム以上の期間、液晶表示モジュール(LCM)に送
出する。
【0075】これにより、液晶表示モジュール(LC
M)の電源をオフとする前に、特定の表示色(白色ある
いは黒色)を、少なくとも1フレーム期間、液晶表示パ
ネルに表示することができるので、電源オフ時に液晶表
示パネルに表示されていた表示画像が、暫くの間液晶表
示パネルに表示されて、残像として視認されることがな
くなる。
【0076】以上、本発明を発明の実施の形態に基づき
具体的に説明したが、本発明は、前記発明の実施の形態
に限定されるものではなく、その要旨を逸脱しない範囲
で種々変更し得ることは言うまでもない。
【0077】
【発明の効果】本願において開示される発明のうち代表
的なものによって得られる効果を簡単に説明すれば、下
記の通りである。
【0078】(1)本発明によれば、液晶表示装置の電
源がオフとなる前に、液晶表示パネルに、少なくとも1
フレーム期間、特定の表示色を表示するようにしたの
で、液晶表示装置の電源がオフとなった時に、液晶表示
パネルに表示されていた表示画像が、暫くの間液晶表示
パネルに表示されて、残像として視認されることがなく
なる。
【0079】これにより、液晶表示装置を使用するユー
ザーに不快感を与えることがなくなる。
【図面の簡単な説明】
【図1】本発明の一発明の実施の形態である液晶表示モ
ジュール(LCM)の概略構成を示すブロック図であ
る。
【図2】図1に示す電源オフ時表示部150の概略構成
を示すブロック図である。
【図3】図2に示す制御信号停止検出・生成部154の
回路構成の一例を示す図である。
【図4】図1に示す電源供給部160の回路構成の一例
を示す図である。
【図5】本発明の他の発明の実施の形態である情報処理
装置におけるコンピュータ本体側の概略構成を示すブロ
ック図である。
【符号の説明】
100…インタフェース部、110…表示制御装置、1
20…電源部、130…ドレインドライバ、131,1
32,141,142…信号線、133…データバス、
140…ゲートドライバ、150…電源オフ時表示部、
151,340…レジスタ、152…アンドゲート、1
53…オアゲート、154…制御信号停止検出・生成
部、155〜158,223…オア回路、160…電源
供給部、170…内部電源、201,202…積分回
路、211,212,213…インバータ、221…ナ
ンド回路、222…アンド回路、231…発振器、23
2…単安定マルチバイブレータ、241,242,24
3…カウンタ回路、251,252,253…デコード
回路、300…中央処理装置(CPU)、310…VG
Aコントローラ、311…制御回路、312…カラーパ
レット、313…階調制御回路、320…ビデオRA
M、330…内部バス、LCM…液晶表示モジュール、
TFT−LCD…TFT液晶表示パネル、R1,R2,
R3…抵抗、C1…コンデンサ、RL1,RL2…リレ
ー、S1,S2…リレー接点。

Claims (10)

    【特許請求の範囲】
  1. 【請求項1】 外部から入力される表示データおよび複
    数の制御信号に基づき、液晶層に印加する電圧を制御し
    て液晶表示パネルに画像を表示する液晶表示装置におい
    て、 前記液晶表示装置の電源がオフとなる前に、少なくとも
    1フレーム期間、前記液晶表示パネルに特定の表示色を
    表示する電源オフ時表示手段を具備することを特徴とす
    る液晶表示装置。
  2. 【請求項2】 前記電源オフ時表示手段は、前記外部か
    ら入力される少なくとも1つの制御信号の停止を検出す
    る検出手段と、常時は、前記外部から入力される表示デ
    ータと制御信号とを出力し、前記検出手段で前記外部か
    ら入力される少なくとも1つの制御信号の停止を検出し
    たときに、特定の表示色の表示データと、内部制御信号
    とを生成して出力する信号生成選択手段とを具備するこ
    とを特徴とする請求項1に記載された液晶表示装置。
  3. 【請求項3】 前記信号生成選択手段は、特定の表示色
    の表示データを格納する格納手段と、複数の内部制御信
    号を発生する内部制御信号生成手段と、常時は、前記外
    部から入力される表示データを出力し、前記検出手段で
    前記外部から入力される少なくとも1つの制御信号の停
    止を検出したときに、前記表示データ格納手段から出力
    される特定の表示色の表示データを選択して出力する表
    示データ選択手段と、常時は、前記外部から入力される
    制御信号を出力し、前記検出手段で前記外部から入力さ
    れる少なくとも1つの制御信号の停止を検出したとき
    に、前記内部制御信号生成手段から出力される内部制御
    信号を選択して出力する制御信号選択手段とを具備する
    ことを特徴とする請求項2に記載された液晶表示装置。
  4. 【請求項4】 前記外部から入力される複数の制御信号
    はクロック信号と水平同期信号とを含み、前記内部制御
    信号生成手段は、内部クロック信号発生手段と、前記内
    部クロック信号発生手段から出力される内部クロック信
    号数に基づき、内部水平同期信号を生成する内部水平同
    期信号生成手段とを具備することを特徴とする請求項3
    に記載された液晶表示装置。
  5. 【請求項5】 前記外部から入力される複数の制御信号
    は、さらに垂直同期信号を含み、前記内部制御信号生成
    手段は、前記内部クロック信号発生手段から出力される
    内部クロック信号数あるいは前記内部水平同期信号生成
    手段から出力される内部水平同期信号数に基づき、内部
    垂直同期信号を生成する内部垂直同期信号生成手段を、
    さらに具備することを特徴とする請求項4に記載された
    液晶表示装置。
  6. 【請求項6】 前記外部から入力される複数の制御信号
    は、さらにディスプレイタイミング信号を含み、前記内
    部制御信号生成手段は、前記内部クロック信号発生手段
    から出力される内部クロック信号数に基づき、内部ディ
    スプレイタイミング信号を生成する内部ディスプレイタ
    イミング信号生成手段を、さらに具備することを特徴と
    する請求項5に記載された液晶表示装置。
  7. 【請求項7】 前記検出手段は、前記外部から入力され
    るクロック信号の停止を検出することを特徴とする請求
    項2ないし請求項6のいずれか1項に記載された液晶表
    示装置。
  8. 【請求項8】 前記検出手段は、前記外部から入力され
    るクロック信号および水平同期信号の停止を検出するこ
    とを特徴とする請求項2ないし請求項6のいずれか1項
    に記載された液晶表示装置。
  9. 【請求項9】 内部電源を備え、外部から入力される電
    源電圧がオフとなった時から所定時間、前記内部電源か
    ら前記液晶表示装置に電源電圧を供給する電源供給手段
    を、さらに具備することを特徴とする請求項1ないし請
    求項8のいずれか1項に記載された液晶表示装置。
  10. 【請求項10】 中央処理装置を有する本体部と、前記
    本体部から送出される表示データおよび制御信号に基づ
    いて画像を表示する液晶表示装置とを、少なくとも具備
    する情報処理装置において、 前記本体部は、前液晶表示装置の電源をオフとする前
    に、特定の表示色の表示データと制御信号とを、少なく
    とも1フレーム期間、前記液晶表示装置に対して送出す
    る制御手段を具備することを特徴とする情報処理装置。
JP2800297A 1997-02-12 1997-02-12 液晶表示装置および情報処理装置 Pending JPH10222134A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2800297A JPH10222134A (ja) 1997-02-12 1997-02-12 液晶表示装置および情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2800297A JPH10222134A (ja) 1997-02-12 1997-02-12 液晶表示装置および情報処理装置

Publications (1)

Publication Number Publication Date
JPH10222134A true JPH10222134A (ja) 1998-08-21

Family

ID=12236602

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2800297A Pending JPH10222134A (ja) 1997-02-12 1997-02-12 液晶表示装置および情報処理装置

Country Status (1)

Country Link
JP (1) JPH10222134A (ja)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002156946A (ja) * 2000-11-16 2002-05-31 Matsushita Electric Ind Co Ltd 液晶表示パネルの駆動装置
JP2003050565A (ja) * 2000-06-29 2003-02-21 Matsushita Electric Ind Co Ltd 液晶表示システム、表示信号供給装置、及び液晶表示装置
KR20030058167A (ko) * 2001-12-29 2003-07-07 엘지.필립스 엘시디 주식회사 액정표시장치의 구동 회로
JP2003295829A (ja) * 2002-03-28 2003-10-15 Seiko Epson Corp 電気光学装置及びその駆動方法並びに電子機器及び投射型表示装置
KR100429735B1 (ko) * 2001-03-07 2004-05-03 유니팍 옵토에렉트로닉스 코포레이션 액정 표시장치의 잔상 개선 시스템
US6747641B2 (en) 2000-08-04 2004-06-08 Sharp Kabushiki Kaisha Liquid crystal display device
KR100430095B1 (ko) * 1998-09-15 2004-07-27 엘지.필립스 엘시디 주식회사 액정표시장치의잔상제거장치및그방법
KR100486999B1 (ko) * 2002-04-08 2005-05-03 엘지.필립스 엘시디 주식회사 액정표시장치의 잔상 방지 방법 및 장치
JP2006259240A (ja) * 2005-03-17 2006-09-28 Sanyo Epson Imaging Devices Corp 液晶表示装置、駆動回路、駆動方法および電子機器
JP2006337788A (ja) * 2005-06-03 2006-12-14 Sanyo Epson Imaging Devices Corp 液晶表示装置
KR100692676B1 (ko) * 2000-06-30 2007-03-14 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 전압강하 오동작 방지회로
JP2007102232A (ja) * 2005-10-04 2007-04-19 Samsung Electronics Co Ltd 電源電圧除去感知回路、電源電圧除去時の残像を除去するディスプレイ装置及び方法
JP2008146086A (ja) * 2007-12-28 2008-06-26 Seiko Epson Corp 電気光学装置の駆動方法
KR100848961B1 (ko) * 2001-12-26 2008-07-29 엘지디스플레이 주식회사 액정표시모듈의 구동 방법 및 장치
KR20110094967A (ko) * 2010-02-18 2011-08-24 삼성전자주식회사 액정 패널 구동 방법, 이를 구현하는 소스 드라이버 및 액정 표시 장치
USRE43202E1 (en) * 2000-09-29 2012-02-21 Samsung Electronics Co., Ltd. Power-saving circuit and method for a digital video display device

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100430095B1 (ko) * 1998-09-15 2004-07-27 엘지.필립스 엘시디 주식회사 액정표시장치의잔상제거장치및그방법
JP2003050565A (ja) * 2000-06-29 2003-02-21 Matsushita Electric Ind Co Ltd 液晶表示システム、表示信号供給装置、及び液晶表示装置
KR100692676B1 (ko) * 2000-06-30 2007-03-14 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 전압강하 오동작 방지회로
US6747641B2 (en) 2000-08-04 2004-06-08 Sharp Kabushiki Kaisha Liquid crystal display device
DE10138089B4 (de) * 2000-08-04 2011-05-12 Sharp K.K. Flüssigkeitskristall-Anzeigeeinrichtung
USRE45979E1 (en) 2000-09-29 2016-04-19 Samsung Electronics Co., Ltd. Power-saving circuit and method for a digital video display device
USRE43202E1 (en) * 2000-09-29 2012-02-21 Samsung Electronics Co., Ltd. Power-saving circuit and method for a digital video display device
JP2002156946A (ja) * 2000-11-16 2002-05-31 Matsushita Electric Ind Co Ltd 液晶表示パネルの駆動装置
KR100429735B1 (ko) * 2001-03-07 2004-05-03 유니팍 옵토에렉트로닉스 코포레이션 액정 표시장치의 잔상 개선 시스템
KR100848961B1 (ko) * 2001-12-26 2008-07-29 엘지디스플레이 주식회사 액정표시모듈의 구동 방법 및 장치
KR20030058167A (ko) * 2001-12-29 2003-07-07 엘지.필립스 엘시디 주식회사 액정표시장치의 구동 회로
JP2003295829A (ja) * 2002-03-28 2003-10-15 Seiko Epson Corp 電気光学装置及びその駆動方法並びに電子機器及び投射型表示装置
KR100486999B1 (ko) * 2002-04-08 2005-05-03 엘지.필립스 엘시디 주식회사 액정표시장치의 잔상 방지 방법 및 장치
US7158130B2 (en) 2002-04-08 2007-01-02 Lg.Philips Lcd Co., Ltd. Method and apparatus for preventing residual image in liquid crystal display
JP2006259240A (ja) * 2005-03-17 2006-09-28 Sanyo Epson Imaging Devices Corp 液晶表示装置、駆動回路、駆動方法および電子機器
JP2006337788A (ja) * 2005-06-03 2006-12-14 Sanyo Epson Imaging Devices Corp 液晶表示装置
JP4626408B2 (ja) * 2005-06-03 2011-02-09 エプソンイメージングデバイス株式会社 液晶表示装置
KR100734275B1 (ko) * 2005-10-04 2007-07-02 삼성전자주식회사 전원 전압 제거 감지 회로, 전원 전압 제거 시 잔상을제거하는 디스플레이 장치 및 방법
US8139057B2 (en) 2005-10-04 2012-03-20 Samsung Electronics Co., Ltd. Supply voltage removal detecting circuit, display device and method for removing latent image
JP2007102232A (ja) * 2005-10-04 2007-04-19 Samsung Electronics Co Ltd 電源電圧除去感知回路、電源電圧除去時の残像を除去するディスプレイ装置及び方法
JP2008146086A (ja) * 2007-12-28 2008-06-26 Seiko Epson Corp 電気光学装置の駆動方法
KR20110094967A (ko) * 2010-02-18 2011-08-24 삼성전자주식회사 액정 패널 구동 방법, 이를 구현하는 소스 드라이버 및 액정 표시 장치
JP2011170349A (ja) * 2010-02-18 2011-09-01 Samsung Electronics Co Ltd 液晶パネル駆動方法、これを具現するソース・ドライバ及び液晶表示装置

Similar Documents

Publication Publication Date Title
US8004509B2 (en) Liquid crystal display and driving method thereof
JPH10222134A (ja) 液晶表示装置および情報処理装置
JP4269582B2 (ja) 液晶表示装置およびその制御方法、ならびに携帯端末
KR100666599B1 (ko) 타이밍 컨트롤러와 이를 구비하는 표시 장치 및 초기 동작제어 방법
US7310094B2 (en) Liquid crystal display and driving method thereof
US7158130B2 (en) Method and apparatus for preventing residual image in liquid crystal display
JP4181228B2 (ja) 節電機能を具備する液晶表示装置駆動回路
US8654112B2 (en) Liquid crystal display device with dynamically switching driving method to reduce power consumption
US20070273682A1 (en) Panel module and the power saving method used thereon
US20090201274A1 (en) Timing Signal Generating Circuit, Electronic Apparatus, Display Apparatus, Image-Reception Apparatus, and Driving Method
JPH07271323A (ja) 液晶表示装置
JPH10319916A (ja) 液晶表示装置
KR101409645B1 (ko) 액정표시장치
US6885359B2 (en) Display device with selective rewriting function
JP3660838B2 (ja) 液晶表示装置
JPH11282422A (ja) 液晶表示装置
JPH10240195A (ja) 液晶表示装置
JP2002175058A (ja) 液晶表示装置
KR20080022801A (ko) 액정 표시 장치
KR100835921B1 (ko) 액정표시모듈의 구동 방법 및 장치
JPH11352937A (ja) 液晶表示装置
JP2002244610A (ja) 表示装置
JP2001042834A (ja) 液晶表示装置
JPH11142809A (ja) 液晶表示装置
JP2001159876A (ja) 残像消去方法および該残像消去方法を用いた表示装置