JPH10190371A - 電力増幅装置及び電力増幅方法 - Google Patents

電力増幅装置及び電力増幅方法

Info

Publication number
JPH10190371A
JPH10190371A JP8341535A JP34153596A JPH10190371A JP H10190371 A JPH10190371 A JP H10190371A JP 8341535 A JP8341535 A JP 8341535A JP 34153596 A JP34153596 A JP 34153596A JP H10190371 A JPH10190371 A JP H10190371A
Authority
JP
Japan
Prior art keywords
power
power amplifier
power supply
output
ended push
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8341535A
Other languages
English (en)
Other versions
JP2917949B2 (ja
Inventor
Nobuyuki Mori
信之 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP8341535A priority Critical patent/JP2917949B2/ja
Publication of JPH10190371A publication Critical patent/JPH10190371A/ja
Application granted granted Critical
Publication of JP2917949B2 publication Critical patent/JP2917949B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】 【課題】 必要としない電力増幅器での電力損失が生じ
ないというメリットがあるものの使用するトランジスタ
数が多いために、回路が大型化した。 【解決手段】 電力増幅装置20は、出力を多段に直列
接続された複数のダブルエンディッドプッシュプル電力
増幅器と、各ダブルエンディッドプッシュプル電力増幅
器に対する電力供給を個別にオン・オフ制御するコント
ローラ25とから構成されているため、各ダブルエンデ
ィッドプッシュプル電力増幅器における増幅信号の出力
を電力損失なくオン・オフ制御できる。さらに、各ダブ
ルエンディッドプッシュプル電力増幅器はわずか二個の
MOS形FETで構成されるため、電力増幅装置20の
小型化が可能となる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は電力増幅装置及び電
力増幅方法に関し、特に、電力増幅器の出力を多段に直
列接続した電力増幅装置及び電力増幅方法に関するもの
である。
【0002】
【従来の技術】従来、電力増幅器の出力を多段に直列接
続した電力増幅装置としてブリッジ形電力増幅器を用い
た電力増幅装置が知られている。図5(a)は各電力増
幅器を示しており、ソース・ドレイン側をブリッジ接続
された四個のMOS形FET1と、同MOS形FET1
により形成されるブリッジ回路に接続されて電力を供給
する電力供給点2と、同ブリッジ回路に接続されて増幅
信号を出力する出力用合成トランス3とから構成されて
いる。そして、この出力用合成トランス3を多段に直列
接続させて電力増幅装置を構成している。
【0003】ところで、このようなブリッジ形電力増幅
器を利用するメリットは次のような点である。図5
(b)では電力供給点2への電力供給を停止した場合の
等価回路を示しており、図示するように出力用合成トラ
ンス3から見ると高周波的には短絡状態といえるので電
力損失を生じさせないことになる。したがって、必要な
だけの電力増幅器を利用すれば良くなる。
【0004】
【発明が解決しようとする課題】上述した従来のブリッ
ジ形電力増幅器を用いた電力増幅装置においては、必要
としない電力増幅器での電力損失が生じないというメリ
ットがあるものの使用するトランジスタ数が多いため
に、回路が大型化するという課題があった。
【0005】本発明は、上記課題にかんがみてなされた
もので、使用するトランジスタ数を減らすことにより回
路の小型化が可能な電力増幅装置の提供を目的とする。
【0006】
【課題を解決するための手段】上記目的を達成するた
め、請求項1にかかる発明は、出力を多段に直列接続さ
れた複数のダブルエンディッドプッシュプル電力増幅器
と、各ダブルエンディッドプッシュプル電力増幅器に対
する電力供給を個別にオン・オフ制御する制御手段とか
ら構成されている。
【0007】かかる構成からなる本発明によれば、ダブ
ルエンディッドプッシュプル電力増幅器に対して電力供
給をオンにすると増幅信号を出力し、電力供給をオフに
するとオン時に供給されていた電力を同電力増幅器内に
保持する。同操作を上記複数のダブルエンディッドプッ
シュプル電力増幅器に対して個別に行って、各ダブルエ
ンディッドプッシュプル電力増幅器の出力をオン・オフ
制御することにより直列的に増幅信号を合成する。
【0008】ここにおいて、電力供給をオフにした場合
の出力側から見たダブルエンディッドプッシュプル電力
増幅器は高周波的に見てインピーダンスの高い素子から
なる短絡回路といえるため、増幅に不要なダブルエンデ
ィッドプッシュプル電力増幅器への供給電力をオフとす
ることにより電力損失なく必要な増幅が行われることに
なる。このとき、各電力増幅器において一電力増幅回路
内に使用する上記トランジスタの数は、ダブルエンディ
ッドプッシュプル電力増幅回路を構成するために少なく
とも必要な数、すなわち二個であればよい。
【0009】上記ダブルエンディッドプッシュプル電力
増幅器を構成するトランジスタの一例として、請求項2
にかかる発明は、上記請求項1に記載の電力増幅器にお
いて、上記ダブルエンディッドプッシュプル電力増幅器
は、FETで構成されている。かかる構成からなる本発
明によれば、FETを利用する個々の電力増幅器につい
ては、電力供給のオン時に比べてオフ時におけるドレイ
ンとソースの間の容量が極端に大きくなる。したがっ
て、電力供給オフ時における電力損失は極めて低減す
る。
【0010】このとき、内部に電荷を保持可能な容量を
有するとともにダブルエンディッドプッシュプル電力増
幅回路を構成可能なトランジスタであれば、電力増幅器
を構成するトランジスタとしては、例えば、MOS形F
ETやバイポーラ形のものであっても良いし、JFET
あるいはMESFET等の他種類のFETであっても良
い。発明の思想の具体化例における他の一例として、請
求項3にかかる発明は、ダブルエンディッドプッシュプ
ル電力増幅器の出力を多段接続し、各ダブルエンディッ
ドプッシュプル電力増幅器に対する電力供給を個別にオ
ン・オフ制御可能な構成としてある。
【0011】すなわち、必ずしも実体のある装置に限ら
ず、その方法としても有効であることに相違はない。上
記電力増幅装置は単独で存在する場合もあるし、ある機
器に組み込まれた状態で利用されることもあり、発明の
思想としてはこれに限らず、各種の態様を含むものであ
る。
【0012】
【発明の実施の形態】以下、図面にもとづいて本発明の
実施形態を説明する。図1は、本発明の一実施形態にか
かる電力増幅装置の概略をブロック図により示してい
る。
【0013】音声再生装置10は、図示しないCDプレ
ーヤやテープレコーダ等により構成され、それぞれで再
生した音声信号を個別に電力増幅装置20へ出力してい
る。電力増幅装置20は、音声再生装置10と音声出力
装置30との間に介在させることにより、音声再生装置
10からの入力信号を増幅して音声出力装置30に出力
している。また、音声出力装置30は、図示しないスピ
ーカー等により構成され、電力増幅装置20から出力さ
れた増幅信号を音声として出力している。
【0014】図2は、電力増幅装置20に用いられてい
るダブルエンディッドプッシュプル電力増幅器の構成を
示しており、(a)は電力供給をオンにしたときを、
(b)は電力供給をオフにしたときを示している。各ダ
ブルエンディッドプッシュプル電力増幅器は、入力用ト
ランス21と、二個のMOS形FET22と、出力用ト
ランス23と、電源供給用スイッチ24と、電源供給を
オン・オフ制御する制御手段としてのコントローラ25
とを備えて構成され、複数の出力用トランス23を多段
に直列接続して電力増幅装置20を構成している。
【0015】ここにおいて、入力用トランス21は、M
OS形FET22のゲートに接続され、音声再生装置1
0からの入力信号を同MOS形FET22に供給してい
る。二個のMOS形FET22は、ダブルエンディッド
プッシュプル電力増幅回路を構成することにより、ゲー
トからの入力信号をドレインへの供給電力を用いて増幅
させる。出力用トランス23は、MOS形FET22と
電源供給用スイッチ24に接続され、増幅信号を音声出
力装置30に出力している。
【0016】電源供給用スイッチ24は、一端を電源供
給点に接続するとともに他端をMOS形FET22のド
レインに接続して、オン・オフすることによりMOS形
FET22のドレインへの電力供給を制御している。コ
ントローラ25は、各電源供給用スイッチ24に接続さ
れるとともに従来のものと同様にして電源供給用スイッ
チ24のオン・オフ制御を行っている。
【0017】コントローラ25により電源供給用スイッ
チ24をオンにすると、図1(a)に示されるように入
力用トランス21から入力された信号を増幅して増幅信
号を出力用トランス23から出力する。一方、オフにす
ると、図3に示されたMOS形FETへの電力供給量と
同MOS形FET内の容量との関係から、図2(b)に
示されるようにMOS形FET22は大容量のコンデン
サと見なすことができ、出力側から見たインピーダンス
が高周波的に短絡状態となるため、電力損失が生ずるこ
となく増幅信号の出力を停止することができる。
【0018】また、上記電力増幅器の出力を多段に直列
接続した電力増幅装置を図4に示しており、(a)はす
べての電力増幅器の電力供給をオンにしたときを、
(b)は電力増幅器20aの電力供給をオフにしたとき
を示している。同図に示されるように、電力増幅器20
aだけについて電力供給をオフにしても他の電力増幅器
の増幅信号の出力状況には影響を及ぼすことなく、しか
も電力増幅器20a内の電力を損失することがない。し
たがって、増幅を行う電力増幅器に電力を供給して増幅
信号を出力させるとき、他の使用しない電力増幅器によ
る電力の損失を生じることがない。
【0019】本実施形態では、電力増幅器を構成するト
ランジスタとしてMOS形FETを用いているが、内部
に電荷を保持可能な容量を有するとともにダブルエンデ
ィッドプッシュプル電力増幅回路を構成可能なトランジ
スタであれば、形態は適宜変更可能である。例えば、バ
イポーラ形のものであっても良いし、JFETあるいは
MESFET等の他種類のFETであっても良い。た
だ、FETには上述のように電力供給をオフにするとソ
ース・ドレイン間の容量が極端に増大するという特性が
あることから、オフ時に大電力を保持するためには極め
て有効となる。
【0020】次に、本実施形態における上記構成からな
る電力増幅装置の動作を説明する。音声再生装置10か
らの入力信号を電力増幅装置20内の各電力増幅器に取
り込み、増幅信号を出力させたい電力増幅器内の電力供
給用スイッチ24をオンにするようにコントローラ25
で制御すると、同増幅信号の出力が開始される。一方、
増幅を必要としない電力増幅器では、コントローラ25
により電力供給用スイッチ24をオフにして電力損失な
く増幅信号の出力を停止することができる。
【0021】このとき、別の電力増幅器に関して増幅信
号の出力が必要となった場合、コントローラ25により
同電力増幅器内の電力供給用スイッチ24をオンに制御
すれば、同増幅信号の出力が可能となる。また、増幅信
号の出力が不要となった場合、コントローラ25により
出力していた電力増幅器内の電力供給用スイッチ24を
オフに制御すると電力損失なく出力を停止することがで
きる。
【0022】以上の説明では、音声信号の増幅に電力増
幅装置を用いているが、必ずしも上記構成例に限定され
る必要はない。例えば、画像信号等の他種信号の増幅に
用いても良い。また、上記電力増幅装置は、入力信号を
増幅して出力することが可能な構成となっていれば、必
ずしも上述のように単独で構成される必要はなく、別の
機器に組み込まれた状態で利用されるものであっても良
い。
【0023】このように、電力増幅装置20は、出力を
多段に直列接続された複数のダブルエンディッドプッシ
ュプル電力増幅器と、各ダブルエンディッドプッシュプ
ル電力増幅器に対する電力供給を個別にオン・オフ制御
するコントローラ25とから構成されているため、各ダ
ブルエンディッドプッシュプル電力増幅器における増幅
信号の出力を電力損失なくオン・オフ制御できる。さら
に、各ダブルエンディッドプッシュプル電力増幅器はわ
ずか二個のMOS形FETで構成されるため、電力増幅
装置20の小型化が可能となる。
【0024】
【発明の効果】以上説明したように本発明は、各電力増
幅器内の増幅回路で使用するトランジスタ数を半分にし
て同回路を小型化することにより、装置全体を小型化す
ることが可能な電力増幅装置を提供することができる。
また、請求項2にかかる発明によれば、各電力増幅器に
おいて電力供給をオフにしたときに電力損失を生じない
ようにすることができる。さらに、請求項3にかかる発
明によれば、使用する装置を小型化することが可能な電
力増幅方法を提供することができる。
【図面の簡単な説明】
【図1】本発明の一実施形態にかかる電力増幅装置の概
略を示すブロック図である。
【図2】電力増幅装置に用いられるダブルエンディッド
プッシュプル電力増幅器の構成を示す図であり、(a)
は電源供給時、(b)は電源非供給時の状態である。
【図3】MOS形FETへの電力供給量と同MOS形F
ET内の容量との関係を示す図である。
【図4】電力増幅器の出力を多段に直列接続した電力増
幅装置の構成を示す図であり、(a)はすべての電力増
幅器の電力供給をオンにしたときの、(b)は電力増幅
器20aの電力供給をオフにしたときの状態である。
【図5】従来の電力増幅装置に用いられているブリッジ
形電力増幅器の構成を示す図であり、(a)は電源供給
時、(b)は電源非供給時の状態である。
【符号の説明】
1 MOS形FET 2 電力供給点 3 出力用合成トランス 10 音声再生装置 20 電力増幅装置 20a 電力増幅器 21 入力用トランス 22 MOS形FET 23 出力用トランス 24 電源供給用スイッチ 25 コントローラ 30 音声出力装置

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 出力を多段に直列接続された複数のダブ
    ルエンディッドプッシュプル電力増幅器と、 各ダブルエンディッドプッシュプル電力増幅器に対する
    電力供給を個別にオン・オフ制御する制御手段とを具備
    する電力増幅装置。
  2. 【請求項2】 上記請求項1に記載の電力増幅器におい
    て、 上記ダブルエンディッドプッシュプル電力増幅器は、F
    ETで構成されていることを特徴とする電力増幅装置。
  3. 【請求項3】 ダブルエンディッドプッシュプル電力増
    幅器の出力を多段接続し、各ダブルエンディッドプッシ
    ュプル電力増幅器に対する電力供給を個別にオン・オフ
    制御可能なことを特徴とする電力増幅方法。
JP8341535A 1996-12-20 1996-12-20 電力増幅装置及び電力増幅方法 Expired - Lifetime JP2917949B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8341535A JP2917949B2 (ja) 1996-12-20 1996-12-20 電力増幅装置及び電力増幅方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8341535A JP2917949B2 (ja) 1996-12-20 1996-12-20 電力増幅装置及び電力増幅方法

Publications (2)

Publication Number Publication Date
JPH10190371A true JPH10190371A (ja) 1998-07-21
JP2917949B2 JP2917949B2 (ja) 1999-07-12

Family

ID=18346826

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8341535A Expired - Lifetime JP2917949B2 (ja) 1996-12-20 1996-12-20 電力増幅装置及び電力増幅方法

Country Status (1)

Country Link
JP (1) JP2917949B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010233026A (ja) * 2009-03-27 2010-10-14 Fujitsu Ltd 増幅回路及び送受信機

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002031967A2 (en) 2000-10-10 2002-04-18 California Institute Of Technology Distributed circular geometry power amplifier architecture
US6856199B2 (en) 2000-10-10 2005-02-15 California Institute Of Technology Reconfigurable distributed active transformers
TWI326967B (en) 2002-03-11 2010-07-01 California Inst Of Techn Differential amplifier
US7710197B2 (en) 2007-07-11 2010-05-04 Axiom Microdevices, Inc. Low offset envelope detector and method of use

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010233026A (ja) * 2009-03-27 2010-10-14 Fujitsu Ltd 増幅回路及び送受信機
US8305143B2 (en) 2009-03-27 2012-11-06 Fujitsu Limited Amplifier circuit and transceiver

Also Published As

Publication number Publication date
JP2917949B2 (ja) 1999-07-12

Similar Documents

Publication Publication Date Title
US6937092B2 (en) Audio amplifier
JP2002141759A (ja) 利得可変増幅器
JP2917949B2 (ja) 電力増幅装置及び電力増幅方法
US8184831B2 (en) Audio playing systems
KR20040094180A (ko) 신호 발생장치 및 신호 발생방법
EP0762633A1 (en) Analog signal amplifiers and audio signal amplifiers
US5610555A (en) Low-voltage driven, audio signal amplifying apparatus and a portable acoustic system using said apparatus
KR960020602A (ko) 이퀄라이저 및 그것을 사용하는 오디오장치
JPH04250710A (ja) オーディオ回路
US4631490A (en) Audio output amplifying device
JP2002158544A (ja) デジタルパワーアンプ
JPS6398872A (ja) アナログ・デイジタルic
JPH02312370A (ja) テレビジョン受像機
JPS6211086Y2 (ja)
JP2790049B2 (ja) 記録装置
US5377012A (en) Color signal processing circuit for a video cassette recorder
JPH0336100Y2 (ja)
JPH06224672A (ja) 電力増幅器
JP2923830B2 (ja) 録音再生装置
KR860002768Y1 (ko) 스테레오 음향기기의 모노시그널 구동 회로
JPH0539021U (ja) デジタル制御発振器
JPH03150787A (ja) 音響再生装置
JP2554561Y2 (ja) ギターアンプ
JPH07106918A (ja) 入出力装置
KR920008714A (ko) 비디오 카세트 레코더의 화상제어시스템