JPH10126349A - バースト光受信回路 - Google Patents

バースト光受信回路

Info

Publication number
JPH10126349A
JPH10126349A JP8270514A JP27051496A JPH10126349A JP H10126349 A JPH10126349 A JP H10126349A JP 8270514 A JP8270514 A JP 8270514A JP 27051496 A JP27051496 A JP 27051496A JP H10126349 A JPH10126349 A JP H10126349A
Authority
JP
Japan
Prior art keywords
circuit
level
output
threshold voltage
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP8270514A
Other languages
English (en)
Inventor
Hideaki Yamanaka
秀晃 山中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP8270514A priority Critical patent/JPH10126349A/ja
Publication of JPH10126349A publication Critical patent/JPH10126349A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Optical Communication System (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】 【課題】 デューティ劣化を抑え、テールの影響を抑圧
できるようにすること。 【解決手段】 ATC回路3に接続されて次段のインタ
フェースレベルにレベルを調整するレベル調整回路12
と、前記ATC回路の正相出力をDCレベルに変換する
AC/DC変換回路9と、該AC/DC変換回路の出力
を正極入力とし、基準バイアス源10を負極入力とする
比較器11と、前記比較器と前記ATC回路内のしきい
値電圧調整回路6との間に設けられた切替えスイッチ8
とを有する。この切替えスイッチを用いて前記しきい値
電圧調整回路のしきい値を初期設定する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はPDS光バースト信
号伝送装置に関し、特にバースト光受信回路に関する。
【0002】
【従来の技術】この種のバースト光受信回路は、PDS
光加入者システムにおいて局舎側に適用される。複数の
加入者から伝送される上り信号は光スターカプラを用い
て時分割多重(TDMA:Time Division
Multiple Access)されるため、通常
伝送される連続的な信号とは異なるバースト信号とな
る。バースト信号とは、光信号と光信号との間に無信号
レベルの時間を持つ信号であり、局舎と各加入者との距
離の違いにより局舎で受信される信号レベルは各加入者
から伝送される信号ごとに異なる。
【0003】このようなバースト光受信回路において、
テール(信号の立ち下がり波形が時定数を持ち、徐々に
Lowレベルに落ち着く状態)が発生している場合、デ
ューティが劣化し、バースト光受信回路の次段に接続さ
れるタイミング抽出回路で誤動作を起こす原因となる。
【0004】以下に、このことを図2、図4を参照して
説明する。図2は従来のバースト光受信回路の構成図を
示す。フォトダイオード(以下、PDと呼ぶ)1で受信
され、光/電気変換された信号は、プリアンプ2、AT
C回路3及びLIM(リミット)アンプ15の各ブロッ
クを経て出力される。
【0005】次に、図2、図4を参照して動作を説明す
る。PD1で受信され、光/電気変換された信号は、ま
ずプリアンプ2で電流一電圧変換されて次段のATC回
路3に出力される。ATC回路3において、差動アンプ
4の逆相出力は抵抗素子5を介して正相入力に帰還され
る。また、差動アンプ4の正相出力にはピーク値検出回
路7を接続して正相出力のピーク値21を検出し、しき
い値電圧調整回路6を介して差動アンプ4の逆相入力に
帰還する。これにより、単極性符号/双極性符号変換を
行うと共に、しきい値電圧調整回路6で設定された一定
のしきい値電圧24で識別する。ATC回路3の出力は
LIMアンプ15で増幅し、次段のインタフェースレベ
ルにスライスした後、出力する。
【0006】
【発明が解決しようとする課題】図4において、プリア
ンプ2の出力が、18(a),18(b)で示すように
テール19を有する信号で、かつATC回路3のしきい
値電圧24がテール19の発生しているレベルにある
時、ATC回路3は20(a),20(b)で示すよう
な信号を出力する。この出力を受けると、LIMアンプ
15の出力は25(a),25(b)に示すようにデュ
ーティが50%以上となり、バースト光受信回路の次段
に接続されるタイミング抽出回路で誤動作を起こす原因
となる。
【0007】そこで、本発明の課題は、ATC回路の出
力にデューティを監視する回路を設け、ATC回路のし
きい値電圧調整回路に帰還することでデューティ劣化を
抑え、テールの影響を抑圧できるようにすることにあ
る。
【0008】
【課題を解決するための手段】本発明は、光信号を電気
信号に変換するフォトダイオード(以下、PDと呼ぶ)
と、前記PDのアノ一ド側を入力とするプリアンプと、
しきい値電圧調整回路を含んで単極性符号/双極符号変
換及び識別レベルを設定するATC回路とを備えたバー
スト光受信回路において、前記ATC回路に接続されて
次段のインタフェースレベルにレベルを調整するレベル
調整回路と、前記ATC回路の正相出力をDCレベルに
変換するAC/DC変換回路と、該AC/DC変換回路
の出力を正極入力とし、基準バイアスを負極入力とする
比較器と、前記比較器と前記しきい値電圧調整回路との
間に設けられた切替えスイッチとを有し、この切替えス
イッチを用いて前記しきい値電圧調整回路のしきい値を
初期設定する機能を備えることでテールの影響による出
力信号のデューティ変動を抑えることを特徴とする。
【0009】なお、前記ATC回路は、前記プリアンプ
の2つの出力を入力とし、前記正相出力を一方の出力と
する差動アンプと、該差動アンプの前記正相出力を受
け、あらかじめ定められたピーク値を検出するピーク値
検出回路と、該ピーク値検出回路に接続された前記しき
い値電圧調整回路とを含み、該しきい値電圧調整回路の
出力が前記差動アンプの逆相入力に接続されて成る。
【0010】また、前記初期設定においては、前記切替
えスイッチをONとした状態でマーク率1/2の信号を
入力し、一方、前記基準バイアスのレベルはマーク率1
/2時の信号振幅の平均レベルとする。
【0011】
【作用】AC/DC変換回路、比較器はデューティ監視
回路として作用し、その出力をしきい値電圧調整回路に
帰還することにより、ATC回路のしきい値電圧をテー
ルの影響が最も少ないレベルに設定する。これにより次
段のタイミング抽出回路における誤動作を抑圧する。
【0012】
【発明の実施の形態】図1に本発明の構成図を示し、図
3には図1の各部の波形を示す。PD1に入力されたバ
ースト光信号はプリアンプ2で電流一電圧変換され、A
TC回路3に出力される。ATC回路3において、差動
アンプ4の逆相出力は抵抗素子5を介して正相入力に帰
還される。また、差動アンプ4の正相出力にはピーク値
出回路7を接続して正相出力のピーク値21を検出し、
しきい値電圧調整回路6でしきい値レベルを調整した後
差動アンプ4の逆相入力に帰還する。これにより、信号
は単極性符号/双極性符号変換され、しきい値電圧調整
回路6で設定されたある一定のしきい値電圧22で識別
される。その後、レベル調整回路12で次段のインタフ
ェースレベルに変換された後、出力される。
【0013】本発明は、ATC回路3の正相出力をDC
レベルに変換するAC/DC変換回路9と、AC/DC
変換回路9の出力を正極入力とし、基準バイアス源10
を負極入力とする比較器11と、比較器11としきい値
電圧調整回路6との間に設けられた切替えスイッチ8と
を有し、この切替えスイッチ8を用いてしきい値電圧調
整回路6のしきい値を初期設定する機能を備えた点に特
徴を有する。
【0014】初期設定として、切替えスイッチ8をON
とした状態でマーク率1/2の信号を入力し、ATC回
路3の正相出力をAC/DC変換回路9で直流信号に変
換して比較器11の正極に入力する。一方、基準バイア
ス源10のレベルはマーク率1/2時の信号振幅の平均
レベルとし、比較器11の負極に入力して比較した後、
しきい値電圧調整回路6に帰還する。これにより、テー
ル19の影響の最も小ないしきい値電圧22に決定す
る。次に、初期設定が終了した後切替えスイッチ8をO
FFとする。
【0015】上記の初期設定を行うことにより、デュー
ティ変動が最も少ない状態で受信可能となり、この結
果、次段のタイミング抽出回路における誤動作を抑える
ことができる。
【0016】ここで、ピーク値検出回路7のピーク値保
持時間は時定数によって決定され、ピーク値保持時間を
経過すると信号は徐々に無信号時のレベルに回復する。
ここでは説明の簡略化のため、バースト信号間の間隔は
ピーク値保持時間よりも充分に長く、信号レベルが無信
号時のレベルに回復しているものとする。
【0017】
【発明の効果】以上説明したように、本発明ではATC
回路の出力にデューティを監視する回路を設け、ATC
回路のしきい値電圧調整回路に帰還することでデューテ
ィ劣化を抑え、テールの影響を抑圧することができる。
その結果、次段のタイミング抽出回路における誤動作を
抑圧することができる。
【図面の簡単な説明】
【図1】本発明の構成を示した回路図である。
【図2】従来のバースト光受信回路の構成を示した図で
ある。
【図3】本発明の動作を説明するために図1の各部の信
号波形を示した図である。
【図4】従来例の動作を説明するために図2の各部の信
号波形を示した図である。
【符号の説明】
2 プリアンプ 3 ATC回路 4 差動アンプ 6 しきい値電圧調整回路 7 ピーク値検出回路 8 切替えスイッチ 9 AC/DC変換回路 10 基準バイアス源 11 比較器 12 レベル調整回路
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI H03K 5/08 H04L 25/03

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 光信号を電気信号に変換するフォトダイ
    オード(以下、PDと呼ぶ)と、前記PDのアノ一ド側
    を入力とするプリアンプと、しきい値電圧調整回路を含
    んで単極性符号/双極符号変換及び識別レベルを設定す
    るATC回路とを備えたバースト光受信回路において、 前記ATC回路に接続されて次段のインタフェースレベ
    ルにレベルを調整するレベル調整回路と、 前記ATC回路の正相出力をDCレベルに変換するAC
    /DC変換回路と、 該AC/DC変換回路の出力を正極入力とし、基準バイ
    アスを負極入力とする比較器と、 前記比較器と前記しきい値電圧調整回路との間に設けら
    れた切替えスイッチとを有し、 この切替えスイッチを用いて前記しきい値電圧調整回路
    のしきい値を初期設定する機能を備えることでテールの
    影響による出力信号のデューティ変動を抑えることを特
    徴とするバースト光受信回路。
  2. 【請求項2】 請求項1に記載のバースト光受信回路に
    おいて、前記ATC回路は、前記プリアンプの2つの出
    力を入力とし、前記正相出力を一方の出力とする差動ア
    ンプと、該差動アンプの前記正相出力を受け、あらかじ
    め定められたピーク値を検出するピーク値検出回路と、
    該ピーク値検出回路に接続された前記しきい値電圧調整
    回路とを含み、該しきい値電圧調整回路の出力が前記差
    動アンプの逆相入力に接続されて成ることを特徴とする
    バースト光受信回路。
  3. 【請求項3】 請求項1あるいは2に記載のバースト光
    受信回路において、前記初期設定においては、前記切替
    えスイッチをONとした状態でマーク率1/2の信号を
    入力し、一方、前記基準バイアスのレベルはマーク率1
    /2時の信号振幅の平均レベルとすることを特徴とする
    バースト光受信回路。
JP8270514A 1996-10-14 1996-10-14 バースト光受信回路 Withdrawn JPH10126349A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8270514A JPH10126349A (ja) 1996-10-14 1996-10-14 バースト光受信回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8270514A JPH10126349A (ja) 1996-10-14 1996-10-14 バースト光受信回路

Publications (1)

Publication Number Publication Date
JPH10126349A true JPH10126349A (ja) 1998-05-15

Family

ID=17487302

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8270514A Withdrawn JPH10126349A (ja) 1996-10-14 1996-10-14 バースト光受信回路

Country Status (1)

Country Link
JP (1) JPH10126349A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6188264B1 (en) 1998-11-19 2001-02-13 Nec Corporation Automatic threshold level control circuit
US7092435B2 (en) 2001-03-01 2006-08-15 Kabushiki Kaisha Toshiba Line quality monitoring apparatus and method
US7177039B2 (en) 2000-03-06 2007-02-13 Minolta Co., Ltd. Data receiving apparatus and image forming apparatus using the same
JP2007110231A (ja) * 2005-10-11 2007-04-26 Fujitsu Ltd 光受信回路
JP2020072321A (ja) * 2018-10-30 2020-05-07 日本電信電話株式会社 線形増幅器

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6188264B1 (en) 1998-11-19 2001-02-13 Nec Corporation Automatic threshold level control circuit
US7177039B2 (en) 2000-03-06 2007-02-13 Minolta Co., Ltd. Data receiving apparatus and image forming apparatus using the same
US7092435B2 (en) 2001-03-01 2006-08-15 Kabushiki Kaisha Toshiba Line quality monitoring apparatus and method
JP2007110231A (ja) * 2005-10-11 2007-04-26 Fujitsu Ltd 光受信回路
US7809286B2 (en) 2005-10-11 2010-10-05 Fujitsu Limited Optical receiver for regeneration of optical signal
JP4654105B2 (ja) * 2005-10-11 2011-03-16 富士通株式会社 光受信回路
JP2020072321A (ja) * 2018-10-30 2020-05-07 日本電信電話株式会社 線形増幅器
WO2020090466A1 (ja) * 2018-10-30 2020-05-07 日本電信電話株式会社 線形増幅器

Similar Documents

Publication Publication Date Title
US10003410B2 (en) Optical receiver, optical termination device, and optical communication system
EP2096754A1 (en) Optical receiver
JPH06232916A (ja) デジタルデータ受信機
EP1355464B1 (en) DC removal in an optical receiver
WO2012144038A1 (ja) 検出装置、光受信装置、検出方法および光受信方法
JP3749718B2 (ja) バーストモード光受信機
US7330670B2 (en) Bottom level detection device for burst mode optical receiver
KR101519443B1 (ko) 광 수신기
US20200322063A1 (en) Signal detection circuit, optical receiver, master station device, and signal detection method
US20070036541A1 (en) Optical receiver with monitoring unit and a method for detecting consecutive identical state of optical signal
JP3719119B2 (ja) 光受信装置
JPH10126349A (ja) バースト光受信回路
JP2962218B2 (ja) ディジタル光受信回路
US20030202803A1 (en) Signal level detecting device for a burst-mode optical receiver
JP2001045077A (ja) 振幅シフトキーイングデータ信号を復調する方法および装置
US6785344B1 (en) Fast threshold determination for packet-multiplexed digital communication
JPH09181687A (ja) バーストディジタル光受信器
JP2012085229A (ja) Ponシステムとその局側装置及び光受信器並びに光受信方法
JP3294558B2 (ja) バースト光伝送システムの加入者装置
JPH11239188A (ja) バースト受信回路およびバースト受信回路の制御方法
JP2616480B2 (ja) バースト光受信回路
JP2004180176A (ja) バースト光受信器及びバースト光信号の受信方法
JPH11331096A (ja) 光信号受信器及び光信号受信方法
US7136597B2 (en) Decision system for modulated electrical signals
JP3388339B2 (ja) 自動利得制御方式

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20040106