JPH0974401A - クロック、フレーム乗せ替え回路 - Google Patents

クロック、フレーム乗せ替え回路

Info

Publication number
JPH0974401A
JPH0974401A JP7254723A JP25472395A JPH0974401A JP H0974401 A JPH0974401 A JP H0974401A JP 7254723 A JP7254723 A JP 7254723A JP 25472395 A JP25472395 A JP 25472395A JP H0974401 A JPH0974401 A JP H0974401A
Authority
JP
Japan
Prior art keywords
pulse
frame
read
phase
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7254723A
Other languages
English (en)
Inventor
Satoru Hatano
覚 秦野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7254723A priority Critical patent/JPH0974401A/ja
Publication of JPH0974401A publication Critical patent/JPH0974401A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】 【課題】伝送装置等で使用するエラスティックストアに
おいて、メモリ容量を必要以上に大きくすることなく、
書き込みフレーム位相に合わせて安定した読み出し位相
で読み出しを行えるようにする。 【解決手段】書込みクロック及び書込みフレームパルス
を入力しメモリ部101の読出しフレーム位相許容範囲を
示す窓パルスを生成するパルス生成回路102と、該窓パ
ルスより狭いパルス幅のパルスを生成するパルス生成回
路103と、を有し、装置電源投入時や書込みクロック、
フレームパルス入力時に選択部104はパルス生成回路103
の出力を選択し、位相比較回路106は選択部104からのパ
ルスと読出しパルス生成回路105からの読出しフレーム
パルスの位相を比較し、読出しフレームパルスが位相許
容範囲に入った時に選択部104はパルス生成回路102の出
力を選択する。

Description

【発明の詳細な説明】
【0001】
【発明が属する技術分野】本発明は、同期系の多重分離
装置等において使用されるクロック及びフレーム乗せ替
えを行なう回路に関し、特に読み出し用フレーム位相の
制御技術に関する。
【0002】
【従来の技術】この種の従来の回路の構成の一例を図3
に示す。図3を参照して、メモリ部301に入力される書
き込みクロック305及び書き込みフレームパルス311を入
力とするパルス生成回路(PG)302は、メモリ部301の読
み出しフレーム許容位相範囲を示すパルス(「窓パル
ス」ともいう)309を生成する。なお、メモリ部301は書
き込みと読出しが独立に行なえ、例えば速度変換等にも
用いられるエラスティックストアメモリを構成し、書き
込みデータは所定のフレーム構造で伝送入力され、書き
込みフレームの位相を制御する書き込みフレームパルス
311及び書き込みクロック305に基づきメモリ部301に書
き込まれ、メモリ部301からはフレームの先頭データが
出力フレームの先頭に出力される。
【0003】また、乗せ替えクロック307と乗せ替えフ
レームパルス306とを入力とする読み出しパルス生成回
路303は、メモリ部301に対して読み出し用フレームパル
ス308を生成出力する。なお、乗せ替えクロック307と乗
せ替えフレームパルス306は同期系装置の基準クロック
源(不図示)に基づき生成されたクロック及びフレーム
パルスである。
【0004】位相比較回路304は、パルス生成回路302か
らの出力パルス(窓パルス)309と読み出しパルス生成
回路303からの出力パルス(読み出し用フレームパル
ス)308とを入力し、これら二つの出力パルス308、309
の位相を比較し、読み出し用フレームパルス308が、窓
パルス309のパルス幅(ウインドウ)の範囲から外れて
いる場合には、読み出しパルス生成回路303に対して位
相外れ情報310を送出する。これは、メモリ部301に対す
る読み出し用フレームパルス308が、窓パルス309のパル
ス幅の範囲から外れている状態にある時にメモリ部301
から出力データを読み出すと、出力データの先頭ビット
と出力フレームパルスの先頭とが一致せず、データの正
しい読み出しが行なえないことになるためである。
【0005】読み出しパルス生成回路303では、入力し
た位相外れ情報310に基づき、読み出し用フレームパル
ス308が、パルス生成回路302から出力される窓パルス30
9の範囲内に入るように該フレームパルスの位相を変化
させ、出力データの正しい読み出しを行なえるように制
御している。なお、図3に示す回路においては、書き込
み速度と読み出し速度は同一とされる(書き込みクロッ
クと読み出しクロックとが周波数同期がとれている)。
そして、乗せ換えクロック307と出力クロック119の速度
が異なる場合には、所定の速度変換が為される。
【0006】
【発明が解決しようとする課題】上記従来の回路では、
例えば図4に示すように、読み出しパルス生成回路303
から出力される読み出し用フレームパルス308の位相
が、パルス生成回路302から出力される出力パルス(PG
出力)309の許容位相範囲の縁部(エッヂ)近傍の、余
裕の無い状態で動作を続ける可能性がある。
【0007】この場合、位相の経時変動等により、従来
装置の運用中において、読み出し用フレームパルス308
の位相が読み出しフレーム許容位相範囲から外れ、位相
比較回路304から位相外れ情報310が読み出しパルス生成
回路303に出力され、読み出し用フレームパルス308の位
相が変わり、これに伴い、信号の瞬断が発生してしまう
可能性がある。
【0008】従って、本発明は、上記従来技術の問題点
を解消し、伝送装置等で使用するエラスティックストア
において、メモリ容量を必要以上に大きくすることな
く、書き込みフレーム位相に合わせて安定した読み出し
位相で読み出しを行うことを可能とするクロック及びフ
レーム乗せ替え回路を提供することを目的とする。
【0009】
【課題を解決するための手段】前記目的を達成するた
め、本発明は、書き込みクロックと読み出しクロックと
が周波数同期がとれ、書き込みフレーム位相と読み出し
用フレーム位相とが非同期の状態で使用するクロック及
びフレーム乗せ替え回路において、データの書き込み及
び読み出しを行うメモリ回路と、前記書き込みクロック
と書き込みフレームパルスとを入力し前記メモリ回路の
読み出し用フレーム位相の許容範囲を示すパルスを生成
する第1のパルス生成回路と、前記書き込みクロックと
前記書き込みフレームパルスとを入力し前記第1のパル
ス生成回路で生成されるパルスより狭いパルス幅のパル
スを生成する第2のパルス生成回路と、前記第1のパル
ス生成回路の出力と前記第2のパルス生成回路の出力の
いずれか一方を選択する選択回路と、乗せ替え用クロッ
クと乗せ替え用フレームパルスとを入力し、前記メモリ
回路の読み出し用フレームパルスを生成すると共に、入
力した読み出し位相変更制御信号に基づき前記読み出し
用フレームパルスの位相を変化させる読み出しパルス生
成回路と、前記選択回路から出力されるパルスと、前記
読み出しパルス生成回路から出力される読み出し用フレ
ームパルスと、の位相を比較し、前記読み出し用フレー
ムパルスが前記選択回路から出力される前記パルスのパ
ルス幅の範囲から外れている場合には、前記読み出しパ
ルス生成回路に対して前記読み出し位相変更制御信号を
送出するとともに、前記読み出し用フレームパルスが前
記選択回路から出力される前記パルスのパルス幅の範囲
にある場合には、前記第1のパルス生成回路の出力パル
スへの切替を指示する切替指示信号を出力する位相比較
回路と、前記位相比較回路からの前記切替指示信号と、
外部からの切替制御信号と、に基づき前記選択回路に対
して選択制御信号を出力する切替制御回路と、を備えた
ことを特徴とするクロック及びフレーム乗せ替え回路を
提供する。
【0010】本発明においては、読み出し用フレームの
初期位相が実際の窓パルスに対して予め定めた所定の位
相余裕を有するように、所定の制御信号に基づき、窓パ
ルスよりも狭いパルス幅のパルスを窓パルス(「第2の
窓パルス」という)として位相比較手段に供給し、読み
出し用フレームがこの第2の窓パルスの範囲内に入った
時点で、位相比較手段が、読み出し用フレームと実際の
窓パルスとの位相を比較するように切替制御するように
構成したことにより、電源投入時等において、実際の読
み出し位相許容範囲より狭いパルス幅の窓パルスを参照
して、読み出し用フレームの初期位相を決定した後に、
実際の読み出し位相許容範囲に切替制御し、読み出し位
相の許容範囲に対して余裕を持った最適位相に自動的に
設定された状態でメモリ部から出力データを読み出すこ
とが可能とされ、安定動作を実現している。
【0011】
【発明の実施の形態】本発明の実施の形態を図面を参照
して以下に説明する。図1は、本発明の一実施形態の構
成を示すブロック図である。図2は、本発明の一実施形
態の動作を説明するためのタイミング図である。
【0012】図1を参照して、本実施形態は、メモリ部
101への書き込みクロック118及び書き込みフレームパル
ス111を入力とし、メモリ部101の読み出し用フレーム位
相の許容範囲を示すパルス112を生成する第1のパルス
生成回路(PG1)102と、メモリ部101への書き込みクロ
ック118及び書き込みフレームパルス111を入力とし、第
1のパルス生成回路102の出力パルス112のパルス幅より
も狭いパルス幅のパルス113を生成する第2のパルス生
成回路(PG2)103と、第1及び第2のパルス生成回路10
2、103の出力パルス112、113のいずれか一方を選択出力
する選択部(SEL)104と、選択部104に選択制御信号を
出力する選択制御部107と、を備えている。
【0013】また、本実施形態は、乗せ換え用クロック
117及び乗せ換え用フレームパルス116を入力してメモリ
部101の読み出し用フレームパルス114を生成する読み出
しパルス生成回路105と、選択部104で選択された出力パ
ルス115と読み出しパルス生成回路105からの読み出し用
フレームパルス114を入力して、これらの出力パルスの
位相を比較する位相比較回路106と、を備え、選択制御
部107には制御信号108と位相比較回路106からの出力110
が入力されている。
【0014】図1及び図2を参照して、本実施形態の動
作を以下に説明する。
【0015】装置の電源投入時や、書き込みデータ、書
き込みクロック、及び書き込みフレームパルスの入力時
には、制御信号108を入力とする選択制御部107は所定の
選択制御信号を出力して選択部104が第2のパルス生成
回路103の出力113を選択するよう制御する。
【0016】位相比較回路106は、選択部104で選択され
た出力パルス115と、読み出しパルス生成回路105からの
出力パルス(読み出し用フレームパルス)114と、を入
力して、これらの出力パルスの位相を比較し、読み出し
パルス生成回路105からの出力パルスの立ち上がりが、
選択部104からのパルス幅の範囲内にあるか否かを監視
し、この範囲から外れている場合には読み出しパルス生
成回路105に対して位相外れ情報109を送出する。
【0017】読み出しパルス生成回路105では位相外れ
情報109により、読み出し用フレームパルス114が選択部
104から出力されるパルス幅の範囲内に入るまで、読み
出し用フレームパルスの位相を変化させる。
【0018】また、位相比較部106では、読み出し用フ
レームパルス114が選択部104からのパルス幅の範囲内に
入った時、選択制御部107に制御信号110を送出し、選択
制御部107は、この制御信号110を入力し、選択部104が
第1のパルス生成回路102の出力112を選択するように切
替制御する。
【0019】このように、読み出し用フレームパルス11
4が狭いパルス幅の出力パルスに入った時点でメモリ部1
01の読み出し用フレーム位相の許容範囲を示すパルス11
2に切替えることにより、図2のタイミング図に示すよ
うに、メモリ部101の読み出し用フレームパルス(読み
出しパルス114)の初期位相を、読み出し用フレームの
許容位相範囲に対して余裕をもった位相に設定すること
ができるため(読み出し用フレームパルス114は、まず
出力パルス113の範囲内に入るように設定さるため、窓
パルス112のエッヂに対する位相余裕が確保される)、
安定動作が期待できる。
【0020】以上、本発明を上記実施形態に基づいて説
明したが、本発明は上記形態にのみ限定されるものでな
く、本発明の原理に準ずる各種形態を含むことは勿論で
ある。
【0021】
【発明の効果】以上説明したように、本発明によれば、
読み出し用フレーム位相決定のため、実際の読み出し位
相許容範囲より狭いパルス幅のパルスを生成する第2の
パルス生成回路を設け、これにより読み出し用フレーム
の初期位相を決定することにより、許容位相範囲に対し
て余裕を持った位相でメモリの読み出しを行うことが可
能とされ、安定した動作を実現可能とするという効果を
有する。
【図面の簡単な説明】
【図1】本発明の一実施形態の構成を示すブロック図で
ある。
【図2】本発明の一実施形態において読み出し用フレー
ム位相が決定した状態の一例を説明するためのタイミン
グ図である。
【図3】従来の回路の構成例を示すブロック図である。
【図4】従来の回路における動作状態の一例を示すタイ
ミング図である。
【符号の説明】
101、301 メモリ部 102 第1のパルス生成回路 103 第2のパルス生成回路 104 選択部 105、303 読み出しパルス生成回路 106、304 位相比較部 107 選択制御部 108 制御信号 109 位相外れ情報 111、311 書き込みフレームパルス 114、308 読み出し用フレームパルス 116、306 乗せ替え用フレームパルス 117、307 乗せ替え用クロック 118、305 書き込みクロック 302 パルス生成回路

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】フレーム形態で伝送されるデータの書き込
    み及び読み出しを行うメモリ回路と、 前記メモリに対する読み出し用フレーム位相の許容範囲
    を示す窓パルス(「第1の窓パルス」という)を生成す
    る手段と、 前記メモリ部の読み出し用フレームパルスを生成すると
    共に、入力した読み出し位相変更制御信号に基づき前記
    読み出し用フレームパルスの位相を可変させる読み出し
    パルス生成手段と、 前記窓パルスと前記読み出し用フレームパルスとの位相
    を比較し、前記読み出し用フレームパルスが前記窓パル
    スの範囲外にある時に前記位相変更制御信号を出力する
    位相比較手段と、 を備えたクロック及びフレーム乗せ替え回路において、 前記読み出し用フレームの初期位相が前記窓パルスに対
    して予め定めた所定の位相余裕を有するように、所定の
    制御信号に基づき、前記第1の窓パルスよりも狭いパル
    ス幅のパルスを窓パルス(「第2の窓パルス」という)
    として前記位相比較手段に供給し、 前記読み出し用フレームが前記第2の窓パルスの範囲内
    に入った時点で、前記位相比較手段が、前記読み出し用
    フレームと前記第1の窓パルスとの位相を比較するよう
    に切替制御することを特徴とするクロック及びフレーム
    乗せ替え回路。
  2. 【請求項2】書き込みクロック及び書き込みフレームパ
    ルスを入力して前記第1の窓パルスを生成する第1のパ
    ルス発生手段に加えて、前記書き込みクロック及び前記
    書き込みフレームパルスを入力して前記第1の窓パルス
    よりも狭いパルス幅の前記第2の窓パルスを生成する第
    2のパルス発生手段を更に備えたことを特徴とする請求
    項1記載のクロック及びフレーム乗せ替え回路。
  3. 【請求項3】書き込みクロックと読み出しクロックとが
    周波数同期がとれ、書き込みフレーム位相と読み出し用
    フレーム位相とが非同期の状態で用いられるクロック及
    びフレーム乗せ替え回路において、 データの書き込み及び読み出しを行うメモリ回路と、 前記書き込みクロックと書き込みフレームパルスとを入
    力し前記メモリ回路の読み出し用フレーム位相の許容範
    囲を示すパルスを生成する第1のパルス生成回路と、 前記書き込みクロックと前記書き込みフレームパルスと
    を入力し前記第1のパルス生成回路で生成されるパルス
    よりも狭いパルス幅のパルスを生成する第2のパルス生
    成回路と、 前記第1のパルス生成回路の出力と前記第2のパルス生
    成回路の出力のいずれか一方を選択制御信号に基づき選
    択する選択回路と、 乗せ替え用クロックと乗せ替え用フレームパルスとを入
    力し、前記メモリ回路の読み出し用フレームパルスを生
    成すると共に、入力した読み出し位相変更制御信号に基
    づき前記読み出し用フレームパルスの位相を可変制御す
    る読み出しパルス生成回路と、 前記選択回路から出力されるパルスと、前記読み出しパ
    ルス生成回路から出力される前記読み出し用フレームパ
    ルスと、の位相を比較し、前記読み出し用フレームパル
    スが前記選択回路から出力される前記パルスのパルス幅
    の範囲から外れている場合には、前記読み出しパルス生
    成回路に対して前記読み出し位相変更制御信号を送出す
    ると共に、前記読み出し用フレームパルスが前記選択回
    路から出力される前記パルスのパルス幅の範囲にある場
    合には、前記第1のパルス生成回路の出力パルスへの切
    替を指示する切替指示信号を出力する位相比較回路と、 前記位相比較回路からの前記切替指示信号と、外部から
    の所定の切替制御信号と、に基づき前記選択回路に対し
    て前記選択制御信号を出力する切替制御回路と、 を備えたことを特徴とするクロック及びフレーム乗せ替
    え回路。
JP7254723A 1995-09-06 1995-09-06 クロック、フレーム乗せ替え回路 Pending JPH0974401A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7254723A JPH0974401A (ja) 1995-09-06 1995-09-06 クロック、フレーム乗せ替え回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7254723A JPH0974401A (ja) 1995-09-06 1995-09-06 クロック、フレーム乗せ替え回路

Publications (1)

Publication Number Publication Date
JPH0974401A true JPH0974401A (ja) 1997-03-18

Family

ID=17268959

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7254723A Pending JPH0974401A (ja) 1995-09-06 1995-09-06 クロック、フレーム乗せ替え回路

Country Status (1)

Country Link
JP (1) JPH0974401A (ja)

Similar Documents

Publication Publication Date Title
JP3715716B2 (ja) 半導体メモリ装置のクロック発生回路
JP2600496B2 (ja) セル位相乗換回路
TWI251837B (en) Method and related apparatus for adjusting timing of memory signals
JPH10283779A (ja) 同期型半導体記憶装置
JP3593104B2 (ja) クロック切替回路
KR100253565B1 (ko) 동기식 기억소자의 양방향 데이타 입출력 회로 및 그 제어방법
JPH0974401A (ja) クロック、フレーム乗せ替え回路
JPH09185894A (ja) 高速同期型マスクロム
KR100465430B1 (ko) 타임 스위치의 제어 메모리 초기화 장치
KR19980050372A (ko) 데이타 전송 동기용 클럭 발생장치
KR20000043105A (ko) 전류소모가 최소화된 메모리장치 및 이에 사용되는 클럭 발생회로
JPH08329000A (ja) 情報処理装置
JP2643523B2 (ja) ビット多重装置
JPH06188866A (ja) データ乗換回路
JPH05268201A (ja) クロック乗換え回路
KR100228422B1 (ko) 고효율 고속동기형 마스크 롬
JP3348616B2 (ja) 磁気記録再生装置
JPH0522263A (ja) 遅延挿脱装置
JPH10145344A (ja) ビット位相同期回路
JPH0758950B2 (ja) フレームアライナ回路
JPH10302394A (ja) 同期制御装置及び記録再生装置
JPH04251312A (ja) クロツク供給方式
JPH0528658A (ja) 1−7コード信号デコード装置
JPH0282317A (ja) バッファメモリのバイアス設定装置
JPH05143283A (ja) データ速度変換装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19990706