JPH09307791A - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JPH09307791A
JPH09307791A JP8124249A JP12424996A JPH09307791A JP H09307791 A JPH09307791 A JP H09307791A JP 8124249 A JP8124249 A JP 8124249A JP 12424996 A JP12424996 A JP 12424996A JP H09307791 A JPH09307791 A JP H09307791A
Authority
JP
Japan
Prior art keywords
display device
image display
signal
data
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8124249A
Other languages
English (en)
Inventor
Akira Shimizu
彰 清水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP8124249A priority Critical patent/JPH09307791A/ja
Publication of JPH09307791A publication Critical patent/JPH09307791A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

(57)【要約】 【課題】 ノイズを含むデータをマスクして黒画面を表
示する。 【解決手段】 映像信号をデジタル信号に変換するA/
D変換部1と、前記デジタル信号を書き込み読み出すフ
レームメモリ2と、読み出したフレームデータをマスク
するためのゲート部3と、読み出されたフレームデータ
に対し高画質化のための映像信号処理を行う信号処理部
4と、同期信号を生成するとともにクロックを生成する
同期・クロック生成部5と、入力信号の「有り」、「無
し」を同期信号に基づき検出するようにした同期検出部
6と、前記フレームメモリ2にアドレスを供給するアド
レス発生部7と、表示画面のマスク範囲を指示するため
のタイミング信号を生成するマスクタイミング生成部8
と、ライン数を計数するライン計数部9と、前記ライン
計から均等のマスク幅を計算する演算部10と、各部を
制御する制御部11とでなる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はフレームメモリを用
いた、例えば、プラズマディスプレイ装置等の、画像表
示装置に関する。
【0002】
【従来の技術】図5は従来のフレームメモリを用いたプ
ラズマディスプレイ装置の要部ブロック図である。以
下、プラズマディスプレイ装置を実施例に、従来の画像
表示装置について説明する。1は前段の信号入力部(図
示せず)が供給した、自然画像、CG(Computer Graph
ics )画像等の映像信号をデジタル信号に変換するA/
D変換部である。2は、前記デジタル信号を書き込み用
の第一クロックにより1フレーム分づつ書き込み、読み
出し用の第二クロックにより記憶している前記デジタル
信号を1フレーム分づつ読み出すフレームメモリであ
る。4は読み出されたフレームデータに対し、例えば、
逆ガンマ補正等の高画質化のための映像信号処理を行う
信号処理部である。5は、前記映像信号の同期信号に同
期した第一同期信号及び非同期の第二同期信号を生成す
るとともに、前記第一クロック及び前記第二クロックを
生成する同期・クロック生成部である。7は、前記フレ
ームメモリ2の書き込み、読み出し用のアドレスを発生
するアドレス発生部である。11は各部を制御する制御
部である。
【0003】上記図5を参照して、従来のフレームメモ
リを用いたプラズマディスプレイ装置の表示動作につい
て説明する。A/D変換部1で供給された映像信号をデ
ジタル信号に変換し、同期・クロック生成部5が生成し
た第一同期信号及び第一クロックを用いて、アドレス発
生部7が制御部9を経由して供給した所要アドレスに基
づき1フレーム分づつフレームメモリ2に書き込む。一
方、前記フレームメモリ2に記憶しているフレームデー
タは同期・クロック生成部5が生成した第二同期信号及
び第二クロックを用いて、アドレス発生部7が制御部9
を経由して供給した所要アドレスに基づき1フレーム分
づつ読み出す。信号処理部4は、前記読み出されたフレ
ームデータに対し、逆ガンマ補正等の高画質化のための
映像信号処理を行い、次段の、表示部(図示せず)に供
給する。
【0004】ところで、上記表示動作中に入力を切替え
て映像信号が無信号となる場合、上記書き込み動作は停
止状態に移行するが、信号が切り替わる過渡期間及び表
示動作から書き込み停止に到る過渡期間において、上記
フレームメモリ2には信号レベルが減衰したノイズデー
タが書き込まれることが多い。一方、上記第二クロック
による読み出し動作は継続する。
【0005】図6は従来のフレームメモリを用いたプラ
ズマディスプレイ装置の入力が無信号となった場合の表
示画像を示す図であり、(イ)は全画面表示、(ロ)は
パソコンのVGA(Video Graphics Array)画像を40
0ライン等に走査線数変換を行ったレターボックス表示
を示す図である。プラズマディスプレイ装置が記憶デー
タをクリアする機能が無いメモリを使用している場合、
図6(イ)に示すように、入力が無信号となるとフレー
ムメモリ2に書き込まれたノイズ画像42を含む見苦し
い静止画像41が表示される。また、図6(ロ)に示す
ように、入力を切り替えてレターボックス表示とする場
合、ノイズ画像42を含むレターボックス枠部43に囲
まれるように変換画像44が見苦しい状態で表示される
ことになる。従って、何れの場合も、見苦しい画面とな
る問題があった。
【0006】
【発明が解決しようとする課題】本発明は上記問題点に
鑑みなされたもので、映像信号が入力されない場合、ノ
イズを含むデータをマスクすることにより黒画面を表示
するようにしたプラズマディスプレイ装置を提供するこ
とを目的とする。
【0007】
【課題を解決するための手段】上記目的を達成するため
に、入力した映像信号を1フレーム分づつフレームメモ
リに書き込むとともに書き込まれているフレームデータ
を1フレーム分づつ読み出して表示するようにした画像
表示装置において、読み出したフレームデータをマスク
するためのゲート部と、入力映像信号の「有り」、「無
し」を検出する信号検出部とを設け、映像信号が「無
し」の場合、読み出したフレームデータをマスクする。
【0008】
【発明の実施の形態】以上のように構成したので、信号
検出部が入力信号の「無し」を検出した場合、ゲート部
がフレームメモリから読み出したデータをマスクし、信
号検出部が入力信号の「有り」を検出した場合、ゲート
部がフレームメモリから読み出したデータをそのまま通
過させる。
【0009】
【実施例】以下、本発明による画像表示装置について、
図を用いて詳細に説明する。図1は本発明による画像表
示装置の一実施例であるプラズマディスプレイ装置の要
部ブロック図である。尚、従来例(図5)と同一箇所は
同じ番号を付し重複説明を省略する。3は読み出したフ
レームデータを、例えば、0データ等で置き換えること
により、所謂、データをマスクするためのゲート部であ
る。6は入力信号の「有り」、「無し」を同期信号に基
づき検出するようにした同期検出部である。8は表示画
面のマスク範囲を指示するためのタイミング信号を生成
するマスクタイミング生成部である。9はライン数を計
数する、例えば、水平同期信号を数える、ライン計数部
である。10は計数したライン数に基づき均等のライン
数を計算する演算部である。
【0010】本発明による画像表示装置の読み出したフ
レームデータをマスクする基本的な動作を図1、図2に
従い説明する。尚、図2は本発明による画像表示装置の
マスク範囲とタイミング信号との関係を示すイメージ図
である。同期検出部6が入力映像信号の同期信号を検出
することにより入力映像信号の「有り」、「無し」状態
を検知する。「有り」を検知した場合は、ゲート部3が
フレームメモリ2から読み出したデータをそのまま通過
させ、次段の信号処理部4に供給する。「無し」を検知
した場合は、ゲート部3がフレームメモリ2から読み出
したデータを、例えば、図2(イ)に示したように0
(黒)データでマスクした全黒画面21を得る。
【0011】尚、上記説明ではA/D変換部、フレーム
メモリ及びゲート部を1系統としているがこれに限定す
るもので無く、例えば、R、G、B信号を入力する3系
統であっても同様の効果が得られる。
【0012】ゲート部3の構成について具体的に述べ
る。図3は本発明による画像表示装置のゲート部であ
り、スイッチ回路による構成(イ)、AND回路による
構成(ロ)を示す図である。図3(イ)に示したよう
に、例えば、フレームメモリ2の出力である8ビット
(本)等のデータ線31に接続したスイッチ回路で構成
し、制御データ34を0又は1の値とすることにより、
信号処理部4に接続した各信号線32を、前記データ線
31又はアース33に一斉に接続するようにしてデータ
を通過させるか、0データ(アース)でマスクするかを
選択する。また、他の実施例では図3(ロ)に示したよ
うに、例えば、8ビット(本)等のデータ線31に接続
したAND(論理積)回路で構成し、制御データ34を
0又は1の値とすることにより、各信号線32の出力デ
ータを、前記データ線31のデータとするか又は0デー
タ(マスク)とするかを選択する。
【0013】また、パソコンのVGA(Video Graphics
Array)画面を400ライン等に走査線数を変換したレ
ターボックス表示の場合、図2(ロ)に示したように、
マスクタイミング生成部8から垂直方向の走査タイミン
グ信号22をレターボックス表示期間中継続して供給す
ることにより、レターボックス枠部23だけをマスクす
るように制御することもできる。
【0014】また、図4は本発明による画像表示装置の
マスク範囲を上下均等にして中央に画像を表示するイメ
ージを示す図である。ライン数変換後の画面を表示する
場合、図4(イ)に示したように、一般にマスク幅が異
なる表示となる。例えば、画面の上部に広いマスク幅3
6を、また、下部に狭いマスク幅37を具えた表示画面
となる。図4(イ)の画面を図4(ロ)に示した均等の
マスク幅38を具えた画面を得るようにする。そのた
め、ライン計数部9が、例えば、走査期間の水平同期信
号(ライン数)を数え、演算部が同ライン計数部と全走
査線数とから画面上下に生成するマスク幅を均等にする
ようにライン数を計算して、前記マスクタイミング生成
部8に同ライン数を供給する。例えば、全走査線数を4
80本とし、表示するライン数を400本とする場合、
均等のマスク幅38のライン数は(480-400)/2の計算結
果から40本となる。従って、上部、下部ともにライン
数を40本分マスクしたレターボックス形式の画面を得
る。
【0015】
【発明の効果】以上説明したように、本発明は映像信号
が入力されない場合、ノイズを含むデータをマスクする
ことにより、黒画面を表示するようにしたプラズマディ
スプレイ装置を提供する。従って、入力が無信号となっ
た場合、従来のプラズマディスプレイ装置はフレームメ
モリに書き込まれたノイズに起因した見苦しい静止画像
を表示するが、本発明による画像表示装置はこの問題を
解決できるメリットがある。また、上述したように、ゲ
ート部はスイッチ素子又はAND素子を用いて簡易に作
成できる。
【0016】更に、ライン数を変換してレターボックス
形式で上下を均等にノイズが無いようにマスクして表示
できる。
【図面の簡単な説明】
【図1】本発明による画像表示装置の一実施例であるプ
ラズマディスプレイ装置の要部ブロック図である。
【図2】本発明による画像表示装置のマスク範囲とタイ
ミング信号との関係を示すイメージ図である。
【図3】本発明による画像表示装置のゲート部であり、
スイッチ回路による構成(イ)、AND回路による構成
(ロ)を示す図である。
【図4】本発明による画像表示装置のマスク範囲を上下
均等にして中央に画像を表示するイメージを示す図であ
る。
【図5】従来のフレームメモリを用いたプラズマディス
プレイ装置の要部ブロック図である。
【図6】従来のフレームメモリを用いたプラズマディス
プレイ装置の入力が無信号となった場合の表示画像を示
す図であり、(イ)は全画面表示、(ロ)はパソコンの
VGA(Video Graphics Array)画像を400ライン等
に走査線数変換を行ったレターボックス表示を示す図で
ある。
【符号の説明】
1 A/D変換部 2 フレームメモリ 3 ゲート部 4 信号処理部 5 同期・クロック生成部 6 同期検出部 7 アドレス発生部 8 マスクタイミング生成部 9 ライン計数部 10 演算部 11 制御部 21 全黒画面 22 垂直方向の走査タイミング信号 23 レターボックス枠部 31 データ線 32 各信号線 33 アース 34 制御データ 36 広いマスク幅 37 狭いマスク幅 38 均等のマスク幅 41 見苦しい静止画像 42 ノイズ画像 43 レターボックス枠部 44 変換画像

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 入力した映像信号を1フレーム分づつフ
    レームメモリに書き込むとともに書き込まれているフレ
    ームデータを1フレーム分づつ読み出して表示するよう
    にした画像表示装置において、 読み出したフレームデータをマスクするためのゲート部
    と、入力映像信号の「有り」、「無し」を検出する信号
    検出部とを設け、映像信号が「無し」の場合、読み出し
    たフレームデータをマスクすることを特徴とした画像表
    示装置。
  2. 【請求項2】 表示画面のマスク範囲を指示するための
    タイミング信号を生成するマスクタイミング生成部を設
    けた請求項1記載の画像表示装置。
  3. 【請求項3】 上記信号検出部を同期信号を検出するこ
    とにより信号検出を行うようにした請求項1記載の画像
    表示装置。
  4. 【請求項4】 上記ゲート部をスイッチ回路で構成した
    請求項1記載の画像表示装置。
  5. 【請求項5】 上記ゲート部をAND(論理積)回路で
    構成した請求項1記載の画像表示装置。
  6. 【請求項6】 上記マスクを制御するためのデータを0
    又は1とする請求項1記載の画像表示装置。
  7. 【請求項7】 ライン数を計数するライン計数部と、計
    数したライン数に基づき均等のライン数を計算する演算
    部とを設けてなり、マスク周期を画面の上部と下部とで
    同一とするようにした請求項1記載の画像表示装置。
JP8124249A 1996-05-20 1996-05-20 画像表示装置 Pending JPH09307791A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8124249A JPH09307791A (ja) 1996-05-20 1996-05-20 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8124249A JPH09307791A (ja) 1996-05-20 1996-05-20 画像表示装置

Publications (1)

Publication Number Publication Date
JPH09307791A true JPH09307791A (ja) 1997-11-28

Family

ID=14880669

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8124249A Pending JPH09307791A (ja) 1996-05-20 1996-05-20 画像表示装置

Country Status (1)

Country Link
JP (1) JPH09307791A (ja)

Similar Documents

Publication Publication Date Title
JPH04104684A (ja) 自動視野調整方法及び装置
JPH08248919A (ja) プラズマディスプレイ装置
JPH0638644B2 (ja) 文字図形表示回路
JPH0438081A (ja) ビデオ信号切換装置
JP4017335B2 (ja) 映像信号の有効期間検出回路
JPH09307791A (ja) 画像表示装置
JPH1155569A (ja) 表示制御回路
JPH03192392A (ja) 映像信号出力装置
KR100239466B1 (ko) 에이치디티브이(hdtv)의 다중화면 발생장치
JPH08129356A (ja) 表示装置
KR100244226B1 (ko) 에이치디티브이의 다중화면 발생장치
JP3619642B2 (ja) 画像合成処理回路
JPH05127645A (ja) 表示装置
JPH07219486A (ja) 液晶表示装置
JP2001215937A (ja) 映像信号処理装置
KR100357149B1 (ko) 모니터의 화면조정 장치 및 방법
JP2975469B2 (ja) 画像評価装置およびこれを使用した画像表示装置
JP2781924B2 (ja) スーパーインポーズ装置
KR910001168B1 (ko) 프레임 메모리를 이용한 텔레비젼의 미러 화면회로
JPS61190624A (ja) グラフイツク表示画面のハ−ドコピ−方式
JP2000010550A (ja) 表示制御装置
KR940002154B1 (ko) 영상신호 처리장치의 osd 축소 및 위치 이동 장치
JPH1011029A (ja) 階調制御用lcdコントローラのフレームメモリ制御方 法及びその装置
JP2000047647A (ja) ワイド画面表示方法および表示装置
JPH08289215A (ja) 文字重畳回路