JPH05127645A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPH05127645A
JPH05127645A JP3290260A JP29026091A JPH05127645A JP H05127645 A JPH05127645 A JP H05127645A JP 3290260 A JP3290260 A JP 3290260A JP 29026091 A JP29026091 A JP 29026091A JP H05127645 A JPH05127645 A JP H05127645A
Authority
JP
Japan
Prior art keywords
display
signal
video signal
timing
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3290260A
Other languages
English (en)
Inventor
Hirohisa Takusagawa
大久 田草川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP3290260A priority Critical patent/JPH05127645A/ja
Publication of JPH05127645A publication Critical patent/JPH05127645A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【目的】解像度の異なる各種ビデオ信号を1台で選択的
に表示することの可能な表示装置を提供すること。 【構成】解像度の異なる各種ビデオ信号11〜14の中
から指示スイッチ24により指示されたビデオ信号がア
ナログマルチプレクサ15に選択されて画像メモリ18
に転送されるとともに同期信号分離回路17により同期
信号を抽出してこの同期信号に基づいてタイミング信号
発生回路23からビデオ信号の解像度の種類に対応させ
た表示用タイミング信号を発生する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、解像度の異なる複数種
のビデオ信号を選択的に表示する表示装置に関する。
【0002】
【従来の技術】従来、グラフィック, 写真などの画像処
理を行う画像処理装置と数値演算や文字処理を行う演算
処理装置を組み合わせた情報処理システムが知られてい
る。このような情報処理システムでは図6に示すよう
に、演算処理装置31には、表示画像の解像度に応じて
高解像度ディスプレイ33および中解像度ディスプレイ
35が接続される。また、画像処理装置32にはNTS
C用ディスプレイ37が接続される。
【0003】
【発明が解決しようとする課題】しかしながら、従来こ
の種情報処理システムでは、解像度の異なる複数台のデ
ィスプレイ (表示装置) を、各情報処理装置毎に接続し
なければならずシステムの設置スペースが広くなり、シ
ステム自体も高価となるという不具合があった。
【0004】そこで、本発明の目的は、このような不具
合を解消し、解像度の異なるビデオ信号を1台で選択的
に表示することの可能な表示装置を提供することにあ
る。
【0005】
【課題を解決するための手段】このような目的を達成す
るために、本発明は、解像度の異なる複数種のビデオ信
号を受信可能な受信手段と、表示対象のビデオ信号を指
示する指示手段と、該指示手段の指示するビデオ信号に
対応させて表示用タイミング信号のタイミングを可変設
定するタイミング信号発生手段と、前記受信手段におい
て受信したビデオ信号の中の前記指示手段の指示するビ
デオ信号を選択する信号選択手段と、当該選択されたビ
デオ信号を前記タイミング信号発生手段により発生され
た表示用タイミング信号に同期して表示画面に表示する
表示手段とを具えたことを特徴とする。
【0006】
【作用】本発明では、表示対象のビデオ信号に対応させ
て表示用タイミング信号、たとえば水平, 垂直同期信号
や各種同期信号を可変設定する。解像度の異なるビデオ
信号は画素数および各画素の画像信号の発生周期 (フィ
ールド周期等) が異なるが表示装置は上記表示用タイミ
ング信号に同期して表示走査を行うので、各種ビデオ信
号に対応させた表示用タイミング信号を発生させるのみ
で1台の表示手段(表示器) において解像度の異なるビ
デオ信号の表示が可能となる。また、表示画面上のビデ
オ信号の表示領域は解像度に応じて大きさの異なったも
のとなる。
【0007】
【実施例】以下、図面を参照して本発明実施例を詳細に
説明する。図1は本発明実施例における表示装置の回路
構成の一例を示す。図1において、コネクタ25 (受信
手段) に解像度の異なる各種ビデオ信号の信号線が接続
される。コネクタ25において受信のビデオ信号の中か
ら、指示スイッチ24 (指示手段) の指示する表示対象
のビデオ信号がアナログマルチプレクサ15 (受信選択
手段) により選択される。アナログマルチプレクサ15
において選択されたビデオ信号はアナログ/デジタル変
換器16によりデジタル変換された後、画像メモリ18
に転送される。画像メモリ18はデュアルポートメモリ
を使用し、ビデオ信号の書き込み処理, 読出し処理を並
行して行う。画像メモリ18に対する書き込みアドレ
ス, 読出しアドレスはメモリ制御回路19から供給され
る。メモリ制御回路19は画像メモリ18に対してビデ
オ信号の読み書きに必要な各種信号を発生し、タイミン
グ信号発生回路23により発生される垂直同期信号によ
りリセット (初期化) される。なお、本実施例におい
て、ビデオ信号の書き込みタイミングはビデオ信号の解
像度に応じた水平周波数やフィールド (垂直) 周波数に
対応して可変となる。また、ビデオ信号の読出しタイミ
ングはディスプレイの表示走査速度に対応させて固定で
あり、ビデオ信号の最高解像度に対応させる。
【0008】画像メモリ18から読出されたビデオ信号
はデジタル/アナログ (D/A) 変換器20, アンプ2
1を介してディスプレイ22に転送される。ディスプレ
イ22は水平同期信号および垂直同期信号を入力してビ
デオ信号の表示を行う表示器、たとえば陰極管 (CR
T) 表示器や液晶表示器等各種表示器を用いることがで
きる。一方、アナログマルチプレクサ15により選択さ
れたビデオ信号は同期信号分離回路17において同期信
号が抽出され、この同期信号がタイミング信号発生回路
23に入力される。タイミング信号発生回路23はビデ
オ信号の解像度の種類に対応させた表示用タイミング信
号を発生する複数のクロック発生器101〜104を有
し、これらの回路の中で指示スイッチ24により指示さ
れたビデオ信号と対応の回路が選択される。タイミング
信号発生回路23をリードオンリメモリ (ROM) 10
1〜104で構成した一例を図2に示す。本例では各R
OMのアドレス順に、発生すべきタイミング信号のビッ
ト情報 ( "1" / "0" ) を予め書き込んでおき、カウ
ンタ105の発生する読出しアドレスに従って、順次に
タイミング信号を読み出すことにより表示用タイミング
信号、たとえば水平同期信号, 垂直信号を発生する。こ
のような回路構成において、たとえば、中解像度のビデ
オ信号が指示スイッチ24により指示された場合、ビデ
オ信号の同期信号発生時において、画像メモリ18の書
き込みアドレスは先頭アドレス "0" に設定され、A/
D変換器16によりデジタル値に変換された画素毎のビ
デオ信号が先頭アドレス "0" から順に画像メモリ18
に書き込まれる。タイミング信号発生回路23ではビデ
オ信号から抽出の同期信号により初期化され、上述の画
像メモリ18に対する書き込み用の第1クロックおよび
読出し用の第2クロックならびに、ディスプレイ22用
の垂直, 水平同期信号、その他各種信号を発生する (図
5参照) 。このため、ディスプレイ22はビデオ信号を
入力する毎に対応画素への表示が行われ、中解像のビデ
オ信号は図4の斜線部で示す領域に表示が行われる。
【0009】本実施例の他に次の例が挙げられる。 1)本実施例では、各種ビデオ信号をコネクタ25を介し
てマルチプレクサ15に並列的に接続しているので、例
えばコネクタ25に接続されたビデオ信号線を電気スイ
ッチ等により自動検知し、ビデオ信号の種類を示す選択
信号を電気スイッチにより発生させてもよい。
【0010】2)本実施例ではディスプレイ22へ供給す
るビデオ信号の同期調整回路 (16, 18, 19, 2
0, 21) および表示用タイミング信号発生のための回
路 (17, 23) を表示装置側に設けているが、これら
の回路を表示装置を用いる情報処理機器側に設置しても
よい。
【0011】3)本実施例ではディスプレイ22は表示走
査速度が固定の表示器を用いているために、受信のビデ
オ信号と同期を取るために画像メモリ18を設けている
が表示走査速度を可変設定できる場合はアナログマルチ
プレクサ15とアンプ21を直接接続することができ
る。
【0012】
【発明の効果】以上、説明したように、本発明によれ
ば、1台の表示器により複数種の解像度のビデオ信号を
可視表示することができるので、従来のように情報処理
機器側の種類に合わせて複数台の表示装置を設置する必
要はなく、表示装置を用いる情報処理機器の設置スペー
スを縮小させることができる。また、情報処理機器の製
造コストを低減化できるという効果も得られる。
【図面の簡単な説明】
【図1】本発明実施例における表示装置の回路構成を示
すブロック図
【図2】図1のタイミング信号発生回路23の一構成例
を示すブロック図
【図3】図2のROM101の記憶内容を示す説明図
【図4】本発明実施例におけるビデオ信号の表示領域を
示す説明図
【図5】本発明実施例のビデオ信号の発生タイミングを
示すタイミングチャート
【図6】従来例の表示装置を接続した情報処理機器のシ
ステム構成を示すブロック図
【符号の説明】
18 画像メモリ 22 ディスプレイ 23 タイミング信号発生回路 101 クロック発生器(ROM) 102 クロック発生器(ROM) 103 クロック発生器(ROM) 104 クロック発生器(ROM)

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】解像度の異なる複数種のビデオ信号を受信
    可能な受信手段と、表示対象のビデオ信号を指示する指
    示手段と、該指示手段の指示するビデオ信号に対応させ
    て表示用タイミング信号のタイミングを可変設定するタ
    イミング信号発生手段と、前記受信手段において受信し
    たビデオ信号の中の前記指示手段の指示するビデオ信号
    を選択する信号選択手段と、当該選択されたビデオ信号
    を前記タイミング信号発生手段により発生された表示用
    タイミング信号に同期して表示画面に表示する表示手段
    とを具えたことを特徴とする表示装置。
JP3290260A 1991-11-07 1991-11-07 表示装置 Pending JPH05127645A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3290260A JPH05127645A (ja) 1991-11-07 1991-11-07 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3290260A JPH05127645A (ja) 1991-11-07 1991-11-07 表示装置

Publications (1)

Publication Number Publication Date
JPH05127645A true JPH05127645A (ja) 1993-05-25

Family

ID=17753835

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3290260A Pending JPH05127645A (ja) 1991-11-07 1991-11-07 表示装置

Country Status (1)

Country Link
JP (1) JPH05127645A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100363976C (zh) * 2005-11-04 2008-01-23 友达光电股份有限公司 时序控制方法和装置及其应用的液晶显示器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100363976C (zh) * 2005-11-04 2008-01-23 友达光电股份有限公司 时序控制方法和装置及其应用的液晶显示器

Similar Documents

Publication Publication Date Title
KR970073058A (ko) 비디오신호 변환장치 및 그 장치를 구비한 표시장치(a video signal conversion device and a display device having the same)
JPH087567B2 (ja) 画像表示装置
KR920001931A (ko) 인터레이스 영상으로 표시되는 영상신호를 비인터레이스 영상 디스플레이 수단에 결합시키는 장치 및 이 수단으로 상기 영상신호를 디스플레이하는 방법
JP2570344B2 (ja) 画像表示装置
JP2000330536A (ja) 液晶マルチディスプレイ表示装置
JP3154190B2 (ja) 汎用走査周期変換装置
CA2017600C (en) Apparatus for superimposing character patterns in accordance with dot-matrix on video signals
JPH05127645A (ja) 表示装置
KR100227425B1 (ko) 1픽셀 오차를 제거한 이중화면 표시장치
JPH05127646A (ja) 表示装置
JPH08129356A (ja) 表示装置
JP2781924B2 (ja) スーパーインポーズ装置
JPS63141462A (ja) スキヤンコンバ−タ
JP2908870B2 (ja) 画像記憶装置
JP2606565B2 (ja) 表示装置
JPS59214085A (ja) 信号変換装置
KR960043855A (ko) 티브이(tv) 엔코더
KR940010238B1 (ko) Tv의 다중 온 스크린 디스플레이장치
JP2000047647A (ja) ワイド画面表示方法および表示装置
JPS63680A (ja) マルチウインドウ表示装置
JPH09307791A (ja) 画像表示装置
JP2000250502A (ja) ディスプレイモニタ装置
JPH0628428B2 (ja) 映像処理回路
JPH09130692A (ja) 画像処理装置
JPS61252784A (ja) 画像伝送装置