JPH09186670A - スロット受信同期回路 - Google Patents

スロット受信同期回路

Info

Publication number
JPH09186670A
JPH09186670A JP34257295A JP34257295A JPH09186670A JP H09186670 A JPH09186670 A JP H09186670A JP 34257295 A JP34257295 A JP 34257295A JP 34257295 A JP34257295 A JP 34257295A JP H09186670 A JPH09186670 A JP H09186670A
Authority
JP
Japan
Prior art keywords
bit
slot
unique word
reception
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP34257295A
Other languages
English (en)
Other versions
JP2940454B2 (ja
Inventor
Akira Nakajima
朗 中島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7342572A priority Critical patent/JP2940454B2/ja
Priority to US08/768,132 priority patent/US6317441B1/en
Priority to EP96120808A priority patent/EP0782276B1/en
Priority to DE69604273T priority patent/DE69604273T2/de
Publication of JPH09186670A publication Critical patent/JPH09186670A/ja
Application granted granted Critical
Publication of JP2940454B2 publication Critical patent/JP2940454B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0605Special codes used as synchronising signal
    • H04J3/0608Detectors therefor, e.g. correlators, state machines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】 【課題】 正規化のためのビット位置補正や、再度の受
信データの取り込みが必要で、またデータ受信完了まで
少なくとも1スロット以上時間がかかる。 【解決手段】 ユニークワード検出回路13は受信デー
タシフトレジスタ12のmビット並列出力端子のうち
(n−k+1)ビットからnビットまでのkビットの並
列出力端子から出力されるkビット受信データと、kビ
ットのユニークワードパターンとを常時比較し、入力さ
れたkビット受信データがユニークワードであると検出
したときに一致信号を発生する。このときの受信データ
シフトレジスタ12のmビットは正しいビット構成の受
信データである。一致信号は、スロット同期をとるため
のビットクロックをカウントするビットカウンタ回路1
4と、スロットをカウントするスロットカウンタ回路1
5をそれぞれ同時にリセットする。また、一致信号は受
信入力完了信号としても出力される。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はスロット受信同期回
路に係り、特にディジタルセルラー電話、ディジタルコ
ードレス電話、衛星通信システムのように通信方式とし
て時分割多元接続(TDMA:Time Divisi
on Multiple Access)を採用した通
信装置に設けられるディジタル移動体通信システムなど
に用いられるスロット受信同期回路に関する。
【0002】
【従来の技術】ディジタル方式の移動体通信は、信号の
送受信の基本周期となるタイムフレームを定め、このタ
イムフレーム内で割り当てられた一定の時間幅(タイム
スロット)を用いてディジタルデータ信号を送受して通
信を行っている。従って、このタイムスロットにより同
一キャリアに複数のチャネルを多重化できるため、通信
を行うシステム間では、各チャネルの送信信号が重なり
合い相互に干渉を与えないよう各通信システムのタイミ
ングを調整する必要がある。
【0003】このために、送受信を行う通信システムが
共通の時間基準を持つ。これは受信信号の中から特定の
ビットパターンを有する信号(ユニークワード:同期
語)を検出したタイミングで相手と同期をとるスロット
カウンタに、ユニークワードを検出した時点でのタイム
スロットがとるべき時間情報を示すカウント値を同期用
初期値としてセットすることにより相手方と同期が合わ
せられ同期が確立する。
【0004】図3は従来のスロット同期回路の一例のブ
ロック図を示す。この従来のスロット同期回路は、受信
データの入力の制御を行う入力制御回路31と、受信デ
ータを取り込むため通信スロットデータ長と同じ長さの
mビットの受信データシフトレジスタ32と、これと独
立して入力制御回路31より出力された受信データが入
力され、その中から特定のビットパターン(ユニークワ
ード:同期語)を検出するkビットのユニークワード検
出回路33と、このユニークワード検出回路33の出力
検出信号でスロット同期を確立するためのスロットカウ
ンタ回路34と、受信全体のタイミングをとるためのタ
イミング制御回路35と、このタイミング制御回路35
の制御でビット同期を確立するためのビットカウンタ回
路36とから構成されている。
【0005】次に、このスロット受信同期回路の動作に
ついて説明するに、受信データは入力制御回路31を通
して受信データシフトレジスタ32へ直列に入力される
一方、これと並行して受信データシフトレジスタ32と
は独立したユニークワード検出回路33に直列に入力さ
れ、ここでユニークワード検出回路33内部のレジスタ
の既知のkビットのユニークワードパターンと比較され
る。
【0006】ユニークワード検出回路33は図4に示す
如き回路構成とされており、k段縦続接続されたD型フ
リップフロップ411〜41kのうち初段のD型フリップ
フロップ411のD入力端子に受信データがシリアル入
力され、クロックが入力される毎に順次受信データのビ
ット値が次段のD型フリップフロップへシフトされてい
く。
【0007】D型フリップフロップ411〜41kの各出
力は、また対応する加算器421〜42kにそれぞれ入力
され、ここでユニークワードパターンレジスタ43から
のkビットの既知のユニークワードパターンの各ビット
値と排他的論理和演算される。従って、加算器421
42kからは両入力値が一致するとき論理「0」、不一
致のとき論理「1」の加算結果が得られる。
【0008】加算器421〜42kの各加算結果は、それ
ぞれ論理回路44に供給され、ここで論理和演算され
る。これにより、D型フリップフロップ411〜41k
各出力値が、ユニークワードパターンレジスタ43から
のkビットのユニークワードパターンと全ビット一致す
るときにのみ論理「0」のユニークワード検出信号(以
下、一致信号ともいう)が出力され、kビットのうちど
れか1ビットでも不一致のときには論理「1」が出力さ
れる。
【0009】再び図3に戻って説明するに、スロットカ
ウンタ回路34は上記のユニークワード検出信号が入力
された時点でリセットされ、この時点でのタイムスロッ
トがとるべき時間情報を示すスロットカウント値を同期
用初期値としてセットすることにより、弱同期の確立を
行う。このスロットカウンタ回路34から弱同期の確立
がタイミング制御回路35に通知され、その時のタイミ
ング制御回路35の出力でビットカウンタ回路36がリ
セットされる。
【0010】このときのビットカウンタ回路36は数ビ
ットの誤差が含まれての大まかなmビット進でビットク
ロックをカウントアップしているため、何度か受信を繰
り返すことで、タイミング制御回路35により数度の正
常受信により補正のビットが確定された後、初めて同期
の確立したデータ受信が可能となる。
【0011】
【発明が解決しようとする課題】上記の従来のスロット
受信同期回路では、受信データシフトレジスタ32とは
独立したユニークワード検出回路33でユニークワード
を検出しているために、まず初めにスロットの同期をと
ることが必要となる。
【0012】ここで、ユニークワードの検出タイミング
でラッチした受信データは、受信データシフトレジスタ
32に一時記憶されてはいるが、ユニークワード検出位
置と受信データシフトレジスタ32内の受信データとの
位置関係の同期はとっていないので、受信データは正規
の位置からずれ、必ず正規化のためのビット位置補正を
必要としたり、また、再度スロットの頭から受信データ
を取り込むために、ユニークワード検出時点での受信デ
ータを破棄しなければならないという問題がある。
【0013】また、正しくデータを受信するために同期
がとれたスロットタイミングが示すスロットの始まりか
ら再び受信データを受信データシフトレジスタ32へ入
力するので、データ受信完了まで少なくとも1スロット
以上時間がかかるという問題がある。
【0014】更に、タイミング制御回路35により数度
の正常受信によりビットカウンタ回路36での補正のビ
ットを確定させる制御が必要とされ、回路素子が増えて
複雑な制御になる問題がある。
【0015】本発明は以上の点に鑑みなされたもので、
正規化のためのビット位置補正や再度の受信データの取
り込みを不要とし得るスロット受信同期回路を提供する
ことを目的とする。
【0016】また、本発明の他の目的は、高速かつ容易
にユニークワードを検出して、ビット同期からスロット
同期までもとれるスロット受信同期回路を提供すること
にある。
【0017】更に、本発明の他の目的は、簡単な制御に
よりビット同期からスロット同期までもとれ、かつ、同
時にデータ受信入力ができるスロット受信同期回路を提
供することにある。
【0018】
【課題を解決するための手段】本発明は上記の目的を達
成するため、mビット固定長の受信スロットデータを一
時記憶する一時記憶手段と、一時記憶手段に記憶されて
いるmビットの受信スロットデータにユニークワードが
本来多重されているべき所定ビット範囲にあるか否かを
検出する検出手段と、検出手段によりユニークワード検
出信号が出力されたときに検出信号により初期設定され
て受信スロットデータの同期をとるスロットカウンタ回
路を有するスロット受信同期回路において、受信スロッ
トデータの各ビット入力に同期して入力されるビットク
ロックをカウントし、そのカウント値が所定値になった
時にスロットカウンタ回路へ信号を供給してカウントさ
せるビットカウンタ回路と、ユニークワード検出信号が
入力された時に受信スロットデータの一時記憶手段への
入力を制御して一時記憶手段の記憶データをそのときの
値に保持させる入力制御回路と、ユニークワード検出信
号によりスロットカウンタ回路とビットカウンタ回路と
をそれぞれ初期値に設定する設定手段とを有する構成と
したものである。
【0019】本発明では、mビットの受信スロットデー
タの所定位置に割り付けられているユニークワードを検
出した時に得られるユニークワード検出信号により、ス
ロットカウンタ回路とビットカウンタ回路とをそれぞれ
初期値に設定するようにしているため、ビット位置補正
や再度の受信スロットデータの取り込みの処理を行うこ
となく、一時記憶手段に正しいmビットの受信スロット
データが記憶された時点でビット同期からスロット同期
まで一度にとることができる。
【0020】
【発明の実施の形態】次に、本発明の実施の形態につい
て説明する。図1は本発明になるスロット受信同期回路
の一実施の形態のブロック図を示す。この実施の形態
は、受信データの入力の制御を行う入力制御回路11
と、通信されるスロットデータのビット長と等しい長さ
のmビットの受信データシフトレジスタ12と、通信ス
ロット上で所定のkビットに割り付けられているユニー
クワードと等しいビット位置がリアルタイムに並列に取
り出されるkビット受信データを入力信号として受け、
スロットデータ信号内に含まれている特定の同期信号
(ユニークワード)を検出した時に一致信号を発生する
ユニークワード検出回路13と、ユニークワード検出回
路13の出力一致信号によりリセットされるビットカウ
ンタ回路14及びスロットカウンタ回路15とから構成
されている。
【0021】図2は受信データの一例の構成を示す。受
信データ、すなわち通信されるスロットデータ21は、
mビットから構成されており、kビットのユニークワー
ド22がこのスロットデータ21の(n−k+1)ビッ
トからnビットまでのkビットの位置に割り付けられて
多重されている。
【0022】次に、図1の実施の形態の動作について説
明する。通信されるスロットデータは入力制御回路11
を介してシリアルに受信データシフトレジスタ12に供
給され、図示しないシフトクロックに基づいて順次右方
向へシフトされていく。このとき、受信データシフトレ
ジスタ12のmビット並列出力端子のうち(n−k+
1)ビットからnビットまでのkビットの並列出力端子
から出力される、受信データシフトレジスタ12に格納
されているmビット中の(n−k+1)ビットからnビ
ットまでのkビットのデータがユニークワード検出回路
13にリアルタイムに供給される。
【0023】ユニークワード検出回路13は図4に示し
た回路構成と同様の回路構成である。ただし、この場合
は図4中のD型フリップフロップ411〜41kは、受信
データレジスタ12の(n−k+1)ビットからnビッ
トまでの回路部分となる。このような構成により、ユニ
ークワード検出回路13は予め既知のkビットのユニー
クワードパターンと受信データシフトレジスタ12から
入力される上記のkビットとを常時比較し、受信データ
シフトレジスタ12に図2に示したmビットのデータが
丁度記憶された時点で(n−k+1)ビットからnビッ
トまでのkビットのデータがユニークワードとなるた
め、この時ユニークワード検出回路13はユニークワー
ドを検出して一致信号を発生する。
【0024】一方、ビットカウンタ回路14は受信デー
タのビット入力と同期したビットクロックをカウントし
ており、そのカウント値が所定値(mビットカウント
値)になった時にスロットカウント回路15に出力信号
を供給してカウントさせる。スロットカウンタ回路15
は上記の入力をカウントして受信データのスロットを示
すカウント値を上位のカウンタへ出力する。
【0025】ここで、上記のユニークワード検出回路1
3によりユニークワードを検出して一致信号が出力され
た時、この一致信号はスロット同期をとるためのビット
クロックをカウントするビットカウンタ回路14のリセ
ット入力端子と、スロットをカウントするスロットカウ
ンタ回路15のリセット入力端子のそれぞれに印加さ
れ、これらをリセットする(初期値に設定する)。
【0026】従って、ユニークワードがユニークワード
検出回路13で検出された時点でビットカウンタ回路1
4とスロットカウンタ回路15の両方が同時にリセット
されるため、このタイムスロットがとるべき時間情報を
示すカウント値(この場合はそれぞれ”0”)を同期用
初期値としてプリセット及びカウントすることにより、
スロット同期がとれることになる。
【0027】これと同時に、ユニークワード検出回路1
3から出力された一致信号は、入力制御回路11に供給
される。すると、入力制御回路11は受信データシフト
レジスタ12に入力されるデータをロックし、これによ
り受信データシフトレジスタ12に蓄積されたデータは
ユニークワード検出回路13でユニークワードが検出さ
れた時点の蓄積データが保持される。
【0028】従って、このときに、受信データシフトレ
ジスタ12に蓄積されているデータは、正しく入力され
た通信スロット受信データである。従って、上記の一致
信号は、受信データの受信処理が可能となることを示す
受信入力完了信号としてCPU等へ通知することができ
る。このように、この実施の形態では、ビット位置補正
や再度の受信データの取り込みをしなくとも、簡単な回
路構成で正しく同期受信ができる。
【0029】
【発明の効果】以上説明したように、本発明によれば、
mビットの受信スロットデータの所定位置に割り付けら
れているユニークワードを検出した時に得られるユニー
クワード検出信号により、スロットカウンタ回路とビッ
トカウンタ回路とをそれぞれ初期値に設定することによ
り、一時記憶手段に正しいmビットの受信スロットデー
タが記憶された時点でビット同期からスロット同期まで
一度にとることができるため、ビット位置補正や再度の
受信スロットデータの取り込みの処理を行うことなく、
簡単な回路構成により正しく同期受信入力ができ、また
データ受信完了までの時間を短縮することができる。ま
た、本発明によれば、ユニークワード検出信号を受信入
力完了信号としても用いることができる。
【図面の簡単な説明】
【図1】本発明の一実施の形態のブロック図である。
【図2】図1の回路で受信する通信スロットデータのビ
ット構成の一例を示す図である。
【図3】従来の一例のブロック図である。
【図4】ユニークワード検出回路の一例の回路図であ
る。
【符号の説明】
11 入力制御回路 12 受信データシフトレジスタ 13 ユニークワード検出回路 14 ビットカウンタ回路 15 スロットカウンタ回路 21 通信スロットデータ 22 ユニークワード多重位置

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 mビット固定長の受信スロットデータを
    一時記憶する一時記憶手段と、前記一時記憶手段に記憶
    されているmビットの受信スロットデータにユニークワ
    ードが本来多重されているべき所定ビット範囲にあるか
    否かを検出する検出手段と、前記検出手段によりユニー
    クワード検出信号が出力されたときに該検出信号により
    初期設定されて前記受信スロットデータの同期をとるス
    ロットカウンタ回路を有するスロット受信同期回路にお
    いて、 前記受信スロットデータの各ビット入力に同期して入力
    されるビットクロックをカウントし、そのカウント値が
    所定値になった時に前記スロットカウンタ回路へ信号を
    供給してカウントさせるビットカウンタ回路と、 前記ユニークワード検出信号が入力された時に前記受信
    スロットデータの前記一時記憶手段への入力を制御して
    該一時記憶手段の記憶データをそのときの値に保持させ
    る入力制御回路と、 前記ユニークワード検出信号により前記スロットカウン
    タ回路とビットカウンタ回路とをそれぞれ初期値に設定
    する設定手段とを有することを特徴とするスロット受信
    同期回路。
  2. 【請求項2】 前記設定手段は、前記検出手段の出力ユ
    ニークワード検出信号を前記スロットカウンタ回路とビ
    ットカウンタ回路のそれぞれのリセット端子に入力する
    手段であることを特徴とする請求項1記載のスロット受
    信同期回路。
  3. 【請求項3】 前記一時記憶手段は、既知のパターンの
    kビットのユニークワードが所定ビット範囲に割り付け
    られて多重されたmビット(ただし、m>k)固定長の
    受信スロットデータがシリアルに入力され、これを順次
    所定方向にシフトするmビットシフトレジスタであり、
    前記検出手段は、前記mビットシフトレジスタのmビッ
    ト並列出力端子のうち、前記ユニークワードが本来多重
    されているべき前記所定ビット範囲のkビットの並列出
    力端子からリアルタイムに出力されるkビットの記憶デ
    ータを入力信号として受け、この入力信号と前記ユニー
    クワードのパターンとを比較し、該入力信号が前記ユニ
    ークワードであるか否かを検出する構成であることを特
    徴とする請求項1又は2記載のスロット受信同期回路。
  4. 【請求項4】 前記検出手段の出力ユニークワード検出
    信号は、前記スロットカウンタ回路とビットカウンタ回
    路の初期値設定のための信号と同時に、受信データの受
    信入力完了を示す受信入力完了信号としても出力される
    ことを特徴とする請求項1記載のスロット受信同期回
    路。
JP7342572A 1995-12-28 1995-12-28 スロット受信同期回路 Expired - Fee Related JP2940454B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP7342572A JP2940454B2 (ja) 1995-12-28 1995-12-28 スロット受信同期回路
US08/768,132 US6317441B1 (en) 1995-12-28 1996-12-17 Method and apparatus for synchronizing slot receiving data
EP96120808A EP0782276B1 (en) 1995-12-28 1996-12-23 Method and apparatus synchronizing slot receiving data
DE69604273T DE69604273T2 (de) 1995-12-28 1996-12-23 Verfahren und Apparat zur Synchronisierung von Empfangsdaten in Zeitschlitzen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7342572A JP2940454B2 (ja) 1995-12-28 1995-12-28 スロット受信同期回路

Publications (2)

Publication Number Publication Date
JPH09186670A true JPH09186670A (ja) 1997-07-15
JP2940454B2 JP2940454B2 (ja) 1999-08-25

Family

ID=18354809

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7342572A Expired - Fee Related JP2940454B2 (ja) 1995-12-28 1995-12-28 スロット受信同期回路

Country Status (4)

Country Link
US (1) US6317441B1 (ja)
EP (1) EP0782276B1 (ja)
JP (1) JP2940454B2 (ja)
DE (1) DE69604273T2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007165971A (ja) * 2005-12-09 2007-06-28 Sony Corp シリアル受信回路、シリアルデータ送受信回路並びに半導体記憶装置
JP2007259422A (ja) * 2006-02-08 2007-10-04 Directv Group Inc AMC(AdvancedModulationandCoding)モードのブラインド識別

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3099811B2 (ja) * 1998-07-15 2000-10-16 日本電気株式会社 ユニークワード検出回路
US7707600B1 (en) * 1998-08-21 2010-04-27 Intel Corporation Confirming video transmissions
US6452962B1 (en) * 1999-06-11 2002-09-17 Trw Inc. Mitigation of co-channel interference in synchronization bursts in a multi-beam communication system
WO2002073820A1 (de) 2001-03-08 2002-09-19 Infineon Technologies Ag Anordnung zur zeitsteuerung für mobile kommunikationssysteme
DE10112481A1 (de) * 2001-03-15 2002-09-26 Infineon Technologies Ag Anordnung zur Zeitsteuerung für mobile Kommunikationssysteme
JP3793724B2 (ja) * 2001-10-29 2006-07-05 沖電気工業株式会社 受信回路及び受信方法
JP2005303385A (ja) * 2004-04-06 2005-10-27 Matsushita Electric Ind Co Ltd Dsrc通信回路及び通信方法
JP4347746B2 (ja) * 2004-05-26 2009-10-21 Okiセミコンダクタ株式会社 同期補正回路
JP2008035233A (ja) * 2006-07-28 2008-02-14 Oki Electric Ind Co Ltd 狭帯域通信システムのフレーム同期回路
US20080205568A1 (en) * 2007-02-28 2008-08-28 Matsushita Electric Industrial Co., Ltd. Dsrc communication circuit and dsrc communication method

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5324761B1 (ja) 1968-10-11 1978-07-22
NL7903284A (nl) * 1979-04-26 1980-10-28 Philips Nv Werkwijze voor framesynchronisatie van een digitaal tdm communicatiestelsel en inrichting voor het uitvoeren van de werkwijze.
DE3333714A1 (de) 1983-09-17 1985-04-04 Standard Elektrik Lorenz Ag, 7000 Stuttgart Schaltungsanordnung zur rahmen- und phasensynchronisation eines empfangsseitigen abtasttaktes
CA1298005C (en) * 1987-03-31 1992-03-24 Kazuo Iguchi Frame synchronizing apparatus
JPH05304519A (ja) * 1992-04-02 1993-11-16 Nec Corp フレーム同期回路
JP2967649B2 (ja) 1992-06-09 1999-10-25 日本電気株式会社 受信同期回路
JP2666679B2 (ja) 1993-04-27 1997-10-22 日本電気株式会社 スロット受信同期回路
JPH07193561A (ja) 1993-12-27 1995-07-28 Nec Corp フォーマット同期処理方式及び装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007165971A (ja) * 2005-12-09 2007-06-28 Sony Corp シリアル受信回路、シリアルデータ送受信回路並びに半導体記憶装置
JP4736770B2 (ja) * 2005-12-09 2011-07-27 ソニー株式会社 シリアル受信回路、シリアルデータ送受信回路並びに半導体記憶装置
JP2007259422A (ja) * 2006-02-08 2007-10-04 Directv Group Inc AMC(AdvancedModulationandCoding)モードのブラインド識別
JP4537414B2 (ja) * 2006-02-08 2010-09-01 ザ・ディレクティービー・グループ・インコーポレイテッド AMC(AdvancedModulationandCoding)モードのブラインド識別

Also Published As

Publication number Publication date
DE69604273D1 (de) 1999-10-21
US6317441B1 (en) 2001-11-13
EP0782276A2 (en) 1997-07-02
EP0782276B1 (en) 1999-09-15
DE69604273T2 (de) 2000-05-31
EP0782276A3 (en) 1997-10-08
JP2940454B2 (ja) 1999-08-25

Similar Documents

Publication Publication Date Title
EP0405761B1 (en) System for synchronizing data frames in a serial bit stream
JP2940454B2 (ja) スロット受信同期回路
US5854794A (en) Digital transmission framing system
US6288656B1 (en) Receive deserializer for regenerating parallel data serially transmitted over multiple channels
JP2666679B2 (ja) スロット受信同期回路
US5202904A (en) Pulse stuffing apparatus and method
US5237318A (en) Dynamic switching arrangement for error masking in a system for doubling the digital channel
JP3768430B2 (ja) マルチフレームレート同期検出方法及びその装置
JP2967748B2 (ja) Atmセル同期回路
JP2967649B2 (ja) 受信同期回路
US5280484A (en) Time-division multiplex communication system with a synchronizing circuit at the receiving end which responds to the coding of words inserted in the transmitted information
US4191849A (en) Data synchronization circuit
EP0983653A1 (en) Method and apparatus for facilitating an interface to a digital signal processor
JPH05344113A (ja) フレーム同期回路
JPS585543B2 (ja) フレ−ム同期装置
US6625167B1 (en) Method and apparatus for DS3 pentad-based processing
EP1047221B1 (en) PN code generator, communication unit using the PN code generator, communication system, and PN code generation method
US20030072328A1 (en) Framing data in a control circuit
JP3092314B2 (ja) データ中継装置
JP3228408B2 (ja) 同期化回路及び同期化方法
JP2926670B2 (ja) セル到着順序検出装置
JPH0818549A (ja) マルチフレーム同期保護回路
JP3110387B2 (ja) マルチフレーム同期検出装置
JP2806151B2 (ja) フレーム相関装置
JP2939100B2 (ja) 同期検出回路

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19981104

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990518

LAPS Cancellation because of no payment of annual fees