JPH09182104A - カラーデコーダ回路装置 - Google Patents

カラーデコーダ回路装置

Info

Publication number
JPH09182104A
JPH09182104A JP8285587A JP28558796A JPH09182104A JP H09182104 A JPH09182104 A JP H09182104A JP 8285587 A JP8285587 A JP 8285587A JP 28558796 A JP28558796 A JP 28558796A JP H09182104 A JPH09182104 A JP H09182104A
Authority
JP
Japan
Prior art keywords
sampling frequency
signal
chrominance
image signal
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8285587A
Other languages
English (en)
Inventor
Hans-Joachim Dr Dreier
ドライアー ハンス−ヨアヒム
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Electronics NV filed Critical Philips Electronics NV
Publication of JPH09182104A publication Critical patent/JPH09182104A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/641Multi-purpose receivers, e.g. for auxiliary information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0105Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level using a storage device with different write and read speed
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Color Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【目的】 デコーディング装置構成により生成されたコ
ンポーネント信号が後続回路装置に対して最適に処理さ
れ得るように当該の形式(種類)の回路装置を改善する
こと。 【構成】 前記デコーダに接続されているサンプリング
周波数コンバータ(4)を有し、該サンプリング周波数
コンバータ(4)は、デコーダにより定められた第一デ
ジタルクロミナンスコンポーネント信号を、第二サンプ
リング周波数に変換するものであり、前記第二サンプリ
ング周波数は、信号処理及び/又は画像ディスプレイの
ための後続回路素子(5)の特性条件(要件)にに適合
しているものであること。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、画像信号のデジタ
ルクロミナンス信号をデコーディングするためのデジタ
ルカラーデコーダ(3)を有するカラーデコーダ回路装
置であって、前記画像信号のクロミナンス信号は、画像
信号のクロミナンス信号及び/又は画像信号の特性に対
して最適化された第一サンプリング周波数を有している
当該の回路装置に関する。
【0002】
【従来の技術】それに印加されたデジタル画像信号の画
像信号のクロミナンス信号をデコーディングするため
の、そして、クロミナンス信号及び画像信号からコンポ
ーネント信号を生成するための公知のデジタルカラーデ
コーダは、デジタル画像信号サンプリング周波数で動作
し、該サンプリング周波数は、当該の画像信号及び/又
はそれのクロミナンス信号に特別に適合している。例え
ば、サンプリング周波数は、画像信号の水平周波数、又
は、クロミナンス信号のクロミナンス副搬送波(サブキ
ャリア)に結合される。而して、クロミナンス信号は、
最小の干渉レベルでデコーディングされる。一方、画像
信号の水平周波数への結合によっては、全般的(全体
的)画像信号が、最小の干渉で処理されることになる。
【0003】
【発明が解決しようとする課題】本発明の課題ないし目
的とするところは、当該のデコーディング装置構成によ
り生成されたコンポーネント信号が後続回路装置構成に
対して最適に処理され得るように当該の形式(種類)の
回路装置を改善することにある。
【0004】
【課題を解決するための手段】上記課題の解決のため、
本発明によれば、画像信号のクロミナンス信号をデコー
ディングするためのデジタルカラーデコーダを有するデ
ジタルカラーデコーダ回路装置であって、前記画像信号
のクロミナンス信号は、画像信号のクロミナンス信号及
び/又は画像信号の特性に対して最適化された第一サン
プリング周波数を有している当該の回路装置において、
前記デコーダに接続されているサンプリング周波数コン
バータを有し、該サンプリング周波数コンバータは、デ
コーダにより求められた第一デジタルクロミナンスコン
ポーネント信号を、第二サンプリング周波数に変換する
ものであり、前記第二サンプリング周波数は、信号処理
及び/又は画像ディスプレイのための後続回路素子の特
性条件(要件)に適合しているものである。
【0005】デジタル画像信号は、益々、一層、デジタ
ル的に動作するテレビ受像機においてのみならず、その
ような画像信号を処理するための他の装置機器において
も、処理されるようになっている。そのような装置機器
とは、例えば、デジタルビデオレコーダ(VTR)、又
は、パーソナルコンピュータである。それらの装置機器
は、一般に、当該の装置機器における信号処理動作に適
合した所定のサンプリング周波数で動作する。例えば、
コンピュータでは、それらのサンプリング周波数は、多
かれ少かれ、画像信号処理動作に対して予め定められて
いる。本発明の回路装置によっては、サンプリング周波
数は、デジタルカラーデコーダに結合(供給)され、第
一サンプリング周波数にてデジタルカラーデコーダによ
り供給されたコンポーネント信号を次のように処理する
ことが可能になる、即ち、後続回路素子例えば、前記の
形式の装置機器にて更に最適処理し得るように処理する
ことが可能になる。それらの第二の機器が第二サンプリ
ング周波数で動作する場合には、サンプリング周波数コ
ンバータを用いて、コンポーネント信号を、第一から第
二のサンプリング周波数へ変換し、ここで、前記第二サ
ンプリング周波数は、後続回路素子の特性条件(要件)
に適合しているものであるように変換することができ
る。必要な場合には、当該の適合は、フレキシブル(柔
軟性、融通性)を以て行われてもよく、例えば、種々異
なる(様々の)ディスプレイ(表示)フォーマットに対
するコンピュータにて種々異なる(様々の)サンプリン
グ周波数が選択(選定)される場合に前記の当該の適合
は、実施可能である。
【0006】更に、必要な場合には、当該の回路装置を
用いて、画像信号のアスペクトレシオを変化させること
もできる。種々異なる(様々の)アスペクトレシオを有
する画像信号も、後続回路素子の所要のデータ流、又は
所要のサンプリング周波数に適合可能であり、ここで、
当該の後続回路素子によるディスプレイ(表示)に適合
することができるようにし得る。例えば、4:3のアス
ペクトレシオを有する水平同期信号フレームにて第一サ
ンプリング周波数にて伝送される画像信号は、後続の処
理の目的のための16:9のアスペクトレシオに適合さ
れ得る。
【0007】種々異なる(様々の)条件へのフレキシブ
ル(柔軟性、融通性)を以ての適合のため、本発明の回
路装置を、種々異なる(様々の)設計(デザイン)の機
器に適合することができる。以て、種々異なる(様々
の)設計(デザイン)の機器への簡単な適合を行なうこ
とが可能な1つの構成が、実現される。
【0008】本発明の回路装置は、亦、アナログの画像
信号にも適する。本発明の実施例(態様)により規定の
如く、デジタルカラーデコーダには、A/Dコンバータ
が前置されており,該A/Dコンバータは、それに印加
されたクロミナンス信号又は画像信号を第一サンプリン
グ周波数を有するデジタル信号に変換するものである。
【0009】本発明の実施例(態様)によれば、サンプ
リング周波数コンバータにはバッファメモリが設けられ
ており、該バッファメモリによっては、第二サンプリン
グ周波数にてクロミナンスコンポーネント信号の連続的
データ流がデジタルカラーデコーダから送出されること
が確保され、更に、バッファメモリは、例えば、画像信
号のクロミナンス信号における可能なタイムベース変動
を補正するために使用されるのである。
【0010】そのようにして、何れの場合においても、
第二サンプリング周波数にて回路装置の出力側から供給
されるデータ流が、ギャップ(間隙)無しに即ち(換言
すれば)、干渉無しに送出され、そして、本発明の回路
装置において、データのオーバーフロー(溢れ)の起こ
らないようになる。
【0011】本発明の更なる実施例(態様)によれば、
第二サンプリング周波数は、第一サンプリング周波数か
ら導出されるのである。それにより当該の2つのサンプ
リング周波数の間でドリフトの無いようになる。
【0012】本発明の有利な実施例(形態)は、従属形
式の請求項に記載されている。
【0013】本発明の実施例(態様)に即して図1を用
いて本発明の当該の側面及び他の側面を以降(以下)説
明する。
【0014】
【実施例】図1は、画像信号VBSを受信する入力側を
有する、本発明による回路装置のブロックダイヤグラム
を示す。画像信号のクロミナンス信号Cは、当該の画像
信号VBSに関連づけられ(所属し)ている。画像信号
処理動作において、そして、PAL又はNTSCのよう
な伝送標準方式に対しても、亦、益々一般的になってい
る傾向は、クロミナンス信号を、できるだけ、画像信号
の残部から分離して、デコーダへ印加供給することであ
る。
【0015】画像信号VBSは、第一A/Dコンバータ
1に印加される。クロミナンス信号Cは、第一A/Dコ
ンバータ2に印加される。
【0016】カラーデコーダ3は、例えば、マルチスタ
ンダード(複数標準)に適するものであって、種々異な
る(様々の)伝送スタンダード(複数標準)のクロミナ
ンス信号即ち、PAL、SECAM又はNTSCの画像
信号のそれのようなクロミナンス信号をデコーディング
することができ、A/Dコンバータ1,2に接続されて
いる(結合されている)。
【0017】カラーデコーダ3の出力側からは、図中
Y,U、Vにて示されているデジタルコンポーネント信
号が送出される。
【0018】当該の本発明の実施例(態様)では、画像
信号VBS及び所属の画像信号のクロミナンス信号C
は、PAL信号であると仮定(想定)されている。デジ
タルカラーデコーダ3の出力側から送出されたコンポー
ネント信号Yは、ルミナンス(輝度)コンポーネントを
指示し、そして、信号U及びVは、クロミナンスコンポ
ーネントを指示する。
【0019】引き続いて、前記信号は、サンプリング周
波数コンバータ4(これは、その出力側から相応の信号
を送出する)により受信され、而も、種々異なる(様々
の)周波数でクロック(タイミング)制御される。当該
の信号は、Y’,U’、V’で示されている。
【0020】更に、引き続いて、前記信号は、回路装置
5にて処理され、該回路装置5は、図中略示されてお
り、サンプリング周波数(該サンプリング周波数にて
Y’,U’、V’が現れる、出現する)に対して最適化
された又は、それにて動作する回路素子を有する。
【0021】図示の回路装置は、亦、第一のクロック
(タイミング)発生回路6を有する。当該の回路は、例
えば、画像信号VBSから導出された第一サンプリング
周波数を生成し得る。第一、第二A/Dコンバータ1,
2、デジタルカラーデコーダ3及びサンプリング周波数
コンバータ4は、サンプリング周波数により制御され
る。
【0022】アナログの画像信号VBS及び所属の画像
信号のクロミナンス信号Cは、当該のサンプリング周波
数にてA/Dコンバータ1,2にてデジタル信号に変換
され、そして、それらのデジタル信号は、デジタルカラ
ーデコーダ3に供給される。前記信号は、前記第一サン
プリング周波数で処理される。また、デジタルカラーデ
コーダの出力側から送出されたコンポーネント信号Y,
U、Vも亦、当該のサンプリング周波数を有する。
【0023】サンプリング周波数コンバータは、前記信
号Y,U、VをY’,U’、V’に変換し、該信号
Y’,U’、V’は、第二サンプリング周波数を有す
る。前記の第二サンプリング周波数は、第二クロック
(タイミング)発生回路7により生成される。第二サン
プリング周波数は、回路ブロック5を用いてシンボリッ
クに示されている後続回路素子に対して最適化されてい
る。
【0024】第二クロック(タイミング)発生回路7
は、当該の回路により生成された第二サンプリング周波
数を、サンプリング周波数コンバータ4及び後続回路素
子5に供給する。
【0025】有利な実施例(形態)により、第二サンプ
リング周波数を、クロック(タイミング)発生回路5に
より生成された第一サンプリング周波数から導出するこ
とが可能になる。
【0026】回路ブロック5によりシンボリックに示さ
れている後続回路素子は、例えば、パーソナルコンピュ
ータ又はデジタルビデオレコーダ(VTR)であっても
よい。それらの機器は、一般的に、所定のサンプリング
周波数で動作し、この所定のサンプリング周波数は、図
示の本発明の実施例(態様)では、第二クロック(タイ
ミング)発生回路7により生成された、第二サンプリン
グ周波数に相応する。
【0027】第一クロック(タイミング)発生回路6に
より生成された、第一サンプリング周波数は、画像信号
のクロミナンス信号C及び画像信号VBSの特性値に適
合している。前記第一サンプリング周波数を画像信号V
BSの同期信号フレームから導出することの利点は、画
像信号VBSのタイムベース変動又はそれの同期信号フ
レームに一層より良好に応答すること、又は、それらの
タイムベース変動によっても、カラーデコーディング障
害が最小限に抑えられることである。
【0028】全般的には、本発明の回路装置により達成
されることは、一方では、最適のデジタルカラーデコー
ディングが達成され得ることであり、他方では、、当該
のデコーディングされた画像信号が後続回路素子に最適
に適合することである。亦、種々異なる(様々の)サン
プリング周波数への連続的適合を行わせることもできる
(例えば、フォーマット又はパイクセルレートディスプ
レイに対するパーソナルコンピュータにて有利に行われ
るように)。更に、画像信号のアスペクトレシオを変換
することもできる。
【0029】図中略示したサンプリング周波数コンバー
タ(にはバッファメモリが設けられている。、該バッフ
ァメモリによっては、第二サンプリング周波数にてカラ
ーデコーダから送出されたクロミナンスコンポーネント
信号のデータ流が連続的であることが確保され、即ち
(換言すれば)、当該のデータ流において、ギャップ
(間隙)が無いということが確保される。他方では、デ
ジタルカラーデコーダ装置内でデータのオーバーフロー
(溢れ)の起こらないようになる。ッファメモリによっ
ては、画像信号のタイムベース変動、従って、画像信号
のクロミナンス信号の変動を補正するためにも使用する
ことができる。
【0030】
【発明の効果】本発明によれば、デコーディング装置構
成により生成されたコンポーネント信号が後続回路装置
に対して最適に処理され得るように当該の形式(種類)
の回路装置を改善するという効果が得られる。
【図面の簡単な説明】
【図1】本発明の回路装置の実施例(態様)のブロック
接続図である。
【符号の説明】
1 A/Dコンバータ 2 A/Dコンバータ 3 デジタルカラーデコーダ 4 サンプリング周波数コンバータ 5 処理回路 6 第一クロック(タイミング)発生回路 7 第二クロック(タイミング)発生回路

Claims (11)

    【特許請求の範囲】
  1. 【請求項1】 画像信号のデジタルクロミナンス信号を
    デコーディングするためのデジタルカラーデコーダ
    (3)を有するカラーデコーダ回路装置であって、前記
    クロミナンス信号は、当該のクロミナンス信号及び/又
    は画像信号の特性(属性)に対して最適化された第一サ
    ンプリング周波数を有する当該のカラーデコーダ回路装
    置において、 前記デコーダに接続されているサンプリング周波数コン
    バータ(4)を有し、該サンプリング周波数コンバータ
    (4)は、デコーダにより求められたデジタルクロミナ
    ンスコンポーネント信号を、第二サンプリング周波数に
    変換するものであり、前記第二サンプリング周波数は、
    信号処理及び/又は画像ディスプレイのための後続回路
    素子(5)の特性条件(要件)に適合しているものであ
    ることを特徴とするカラーデコーダ回路装置。
  2. 【請求項2】 デジタルカラーデコーダには、A/Dコ
    ンバータ(1,2)が前置接続されており,該A/Dコ
    ンバータ(1,2)は、それに印加されたクロミナンス
    信号又は画像信号を第一サンプリング周波数を有するデ
    ジタル信号に変換するものであることを特徴とする請求
    項1項記載の回路装置。
  3. 【請求項3】 サンプリング周波数コンバータ(4)に
    はバッファメモリが設けられており、該バッファメモリ
    によっては、第二サンプリング周波数にてクロミナンス
    コンポーネント信号の連続的データ流がデジタルカラー
    デコーダから送出されることが確保され、更に、バッフ
    ァメモリは、例えば、当該のクロミナンス信号における
    可能なタイムベース変動を補正するために使用されるこ
    とを特徴とする請求項1又は2項記載の装置。
  4. 【請求項4】 第二サンプリング周波数は、第一サンプ
    リング周波数から導出されるように構成されていること
    を特徴とする請求の範囲1項から3項までのうち何れか
    1項記載の装置。
  5. 【請求項5】 第一サンプリング周波数は、画像信号の
    ライン(水平走査)周波数から導出されるように構成さ
    れていることを特徴とする請求の範囲1項から4項まで
    のうち何れか1項記載の回路装置。
  6. 【請求項6】 第一サンプリング周波数は、画像信号の
    クロミナンス信号のクロミナンス副搬送波(サブキャリ
    ア)周波数から導出されるように構成されていることを
    特徴とする請求の範囲1項から5項までのうち何れか1
    項記載の装置。
  7. 【請求項7】 第二サンプリング周波数は、次のように
    選定されている、即ち、クロミナンス信号又は画像信号
    のアスペクトレシオの変換が達成されるように選定され
    ていることを特徴とする請求の範囲1項から6項までの
    うち何れか1項記載の装置。
  8. 【請求項8】 第二サンプリング周波数は、パーソナル
    コンピュータの後続の画像ディスプレイ/信号処理ユニ
    ットにおけるサンプリング周波数に依存することを特徴
    とする請求の範囲1項から7項までのうち何れか1項記
    載の装置。
  9. 【請求項9】 第二サンプリング周波数は、ビデオレコ
    ーダ(VTR)の後続信号処理ユニットにおけるサンプ
    リング周波数に依存するように構成されていることを特
    徴とする請求の範囲1項から7項までのうち何れか1項
    記載の回路装置。
  10. 【請求項10】 請求の範囲1項から8項までのうち何
    れか1項記載の回路装置を有することを特徴とする請求
    の範囲1項から8項までのうち何れか1項記載の画像デ
    ィスプレイ装置。
  11. 【請求項11】 請求項9項記載の装置構成を有するこ
    とを特徴とするビデオレコーダ。
JP8285587A 1995-10-28 1996-10-28 カラーデコーダ回路装置 Pending JPH09182104A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19540301.0 1995-10-28
DE1995140301 DE19540301A1 (de) 1995-10-28 1995-10-28 Bildsignal-Decoder und -Umsetzer

Publications (1)

Publication Number Publication Date
JPH09182104A true JPH09182104A (ja) 1997-07-11

Family

ID=7776110

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8285587A Pending JPH09182104A (ja) 1995-10-28 1996-10-28 カラーデコーダ回路装置

Country Status (5)

Country Link
EP (1) EP0771112A3 (ja)
JP (1) JPH09182104A (ja)
DE (1) DE19540301A1 (ja)
SG (1) SG55240A1 (ja)
TW (1) TW369773B (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4192712T (ja) * 1990-10-31 1992-12-10

Also Published As

Publication number Publication date
DE19540301A1 (de) 1997-04-30
TW369773B (en) 1999-09-11
EP0771112A2 (de) 1997-05-02
SG55240A1 (en) 2000-10-24
EP0771112A3 (de) 1998-10-21

Similar Documents

Publication Publication Date Title
US7688384B2 (en) Personal multimedia device video format conversion across multiple video formats
US8854545B2 (en) Television functionality on a chip
JP3729863B2 (ja) 劣化した垂直クロミナンス遷移部を有するテレビジョン信号の垂直解像度を高めるための方法および装置
US6307592B1 (en) Apparatus for converting the format of video signals based on frequency and composition ratio
KR20010024498A (ko) 집적형 텔레비전 프로세서
JPH09182104A (ja) カラーデコーダ回路装置
JP3461530B2 (ja) データ転送方法及び装置
JP2002185980A (ja) マルチフォーマット記録再生装置
KR200246560Y1 (ko) 영상신호의 라인 더블러 장치
JP2525431B2 (ja) Rgbマルチ端子入力対応型順次走査変換テレビジョン受像機
JP2514221B2 (ja) テレビジョン受像機
US7463306B1 (en) Processing interlaced and pseudo interlaced signals
JPH0733500Y2 (ja) テレビジヨン電話装置
JPH07312699A (ja) ディジタル映像再生装置
KR960007155Y1 (ko) 텔레비젼 수상기의 영상신호 처리시스템
DeFrancesco et al. Digital processing of TV signals: system overview of a new IC solution
JP2523010B2 (ja) クランプパルス制御回路
JPS6251887A (ja) 高品位映像信号のレベル制御回路
JPS62165491A (ja) テレビジヨン信号の高精細化信号変換装置
JPH02101889A (ja) Pal方式テレビジョン受像機におけるフリッカーフリー回路
JPH08331519A (ja) 映像表示装置
JPH02108389A (ja) Pal方式テレビジョン受像機におけるフリッカーフリー回路
JP2001054139A (ja) 映像信号規格変換装置
JPH02105689A (ja) テレビジョン受像機
JPH0246071A (ja) テレビジョン受信機