JPH0916291A - 電子機器 - Google Patents

電子機器

Info

Publication number
JPH0916291A
JPH0916291A JP7165834A JP16583495A JPH0916291A JP H0916291 A JPH0916291 A JP H0916291A JP 7165834 A JP7165834 A JP 7165834A JP 16583495 A JP16583495 A JP 16583495A JP H0916291 A JPH0916291 A JP H0916291A
Authority
JP
Japan
Prior art keywords
integration
signal
switch
power
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7165834A
Other languages
English (en)
Inventor
Hirochika Kishimoto
泰親 岸元
Masaaki Takehara
正哲 竹原
Mitsuru Fujiwara
満 藤原
Mikio Hosokawa
幹夫 細川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP7165834A priority Critical patent/JPH0916291A/ja
Publication of JPH0916291A publication Critical patent/JPH0916291A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

(57)【要約】 【目的】 電源のON/OFF処理、リセット処理、及
び割り込み処理を1つのスイッチで行う。 【構成】 スイッチ検知回路は、スイッチ操作に応答
し、電源ON/OFFを判断する。電源OFFである
と、電源入信号を出力し、電源制御回路は、この電源入
信号を受けて、電源をONする。一方、電源がONであ
る場合、演算装置に割り込み信号を出力すると共に、積
算タイマーに積算開始信号を出力する。そして、演算装
置は、割り込み信号を受けてシステムが異常であるか否
かを判断し、異常がなければ割り込み処理を行うと共
に、積算タイマーに積算停止信号を出力する。積算タイ
マーは、スイッチ検知回路からの積算開始信号を受けて
積算を開始し、演算装置からの積算停止信号を受けて積
算を停止し、また、一定時間積算後、電源制御回路に電
源制御信号を出力する。電源制御回路は、積算タイマー
からの電源制御信号を受けて、システムをリセット又は
電源をOFFする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、情報端末装置等の電子
機器に関するものである。
【0002】
【従来の技術】一般的に、電子機器には、図10に示す
ように、システムで動作する機能メニューの表示など機
能に起動をかけるスイッチと、電子機器のリセットや電
源のON/OFFなどの電源制御を行うスイッチとが別
々に設けられている。すなわち、システムで動作する機
能に起動をかけるためのスイッチ11は、スイッチ11
の信号が演算装置12に伝えられ、その信号により演算
装置12では、記憶装置13に格納されている「スイッ
チ装置からの割り込み処理プログラム」や「機能メニュ
ー表示プログラム」を参照して、各機能の処理が実行さ
れる。また、電源制御のスイッチ14の信号は電源制御
回路15に伝わり、電源のON/OFFやリセット処理
が機能する。
【0003】また、別の電子機器には、図11に示すよ
うに、システムで動作する機能に起動をかけるスイッチ
と、リセットや電源のON/OFFなどの電源制御を行
うスイッチとを1つのスイッチで行うものもある。
【0004】
【発明が解決しようとする課題】図10のような従来技
術では、システムで動作する機能に起動をかけるスイッ
チと電子機器の電源制御を行うスイッチとを別々に設け
ていたため、電源装置は演算装置に関係無く動作するた
め、機器の動作状態にかかわらず電源のOFFが可能と
なり誤操作を招いてしまう。また、操作者はリセットや
電源のON/OFFの確認ができなかった。
【0005】また、図11のような従来技術では、演算
装置22で動作する機能として電源制御回路24に対す
るリセットや電源のON/OFF信号の発生を含め、そ
れらの起動を1つのスイッチ21で行っており、電源制
御回路24の制御が演算装置22からの制御信号により
行われるため、演算装置22が異常状態の時は電源回路
制御信号24が発生せず電源制御が行うことができない
といった問題がある。
【0006】
【課題を解決するための手段】本発明は、上記課題の解
決を目的としてなされたもので、請求項1記載の発明で
は、スイッチと、前記スイッチの状態を検知し、所定の
信号を出力するスイッチ検知手段と、前記スイッチ検知
手段からの割り込み信号を受けてシステムが異常である
か否かを判断し、異常がなければ割り込み処理を行うと
共に、積算停止信号を出力する演算手段と、前記スイッ
チ検知手段からの積算開始信号を受けて積算を開始し、
前記演算手段からの積算停止信号を受けて積算を停止
し、また、一定時間積算後電源制御信号を出力する積算
手段と、前記積算手段からの電源制御信号を受けて、シ
ステムをリセットする電源制御手段とを具備することを
特徴とする電子機器である。
【0007】また、請求項2記載の発明では、スイッチ
と、前記スイッチの状態を検知し、所定の信号を出力す
るスイッチ検知手段と、前記スイッチ検知手段からの割
り込み信号を受けてシステムが異常であるか否かを判断
し、異常がなければ割り込み処理を行うと共に、積算停
止信号を出力する演算手段と、前記スイッチ検知手段か
らの積算開始信号を受けて積算を開始し、前記演算手段
からの積算停止信号を受けて積算を停止し、また、一定
時間積算後電源制御信号を出力する積算手段と、前記積
算手段からの電源制御信号を受けて、電源をOFFする
電源制御手段とを具備することを特徴とする電子機器で
ある。
【0008】また、請求項3記載の発明では、前記スイ
ッチ検知手段は、前記スイッチが操作されると、電源が
ONであるかOFFであるかを判断する手段と、電源が
OFFである場合、電源入信号を前記電源制御手段に出
力する一方、電源がONである場合、前記演算手段に積
算開始信号を出力すると共に、前記積算手段に積算開始
信号を出力する手段とを備え、前記電源制御手段は、前
記スイッチ検知手段からの電源入信号を受けて、電源を
ONすることを特徴とする請求項1又は2記載の電子機
器である。
【0009】
【作用】本発明において、請求項1記載の発明では、ス
イッチ検知手段は、スイッチの状態を検知し、演算手段
に積算開始信号を出力すると共に、積算手段に積算開始
信号を出力する。演算手段は、スイッチ検知手段からの
割り込み信号を受けてシステムが異常であるか否かを判
断し、異常がなければ割り込み処理を行うと共に、積算
手段に積算停止信号を出力する。積算手段は、スイッチ
検知手段からの積算開始信号を受けて積算を開始し、演
算手段からの積算停止信号を受けて積算を停止し、ま
た、一定時間積算後、電源制御手段に電源制御信号を出
力する。電源制御手段は、積算手段からの電源制御信号
を受けて、システムをリセットする。
【0010】また、請求項2記載の発明では、スイッチ
検知手段は、スイッチの状態を検知し、演算手段に積算
開始信号を出力すると共に、積算手段に積算開始信号を
出力する。演算手段は、スイッチ検知手段からの割り込
み信号を受けてシステムが異常であるか否かを判断し、
異常がなければ割り込み処理を行うと共に、積算手段に
積算停止信号を出力する。積算手段は、スイッチ検知手
段からの積算開始信号を受けて積算を開始し、演算手段
からの積算停止信号を受けて積算を停止し、また、一定
時間積算後、電源制御手段に電源制御信号を出力する。
電源制御手段は、積算手段からの電源制御信号を受け
て、電源をOFFする。 また、請求項3記載の発明で
は、スイッチ検知手段は、スイッチが操作されると、電
源がONであるかOFFであるかを判断し、電源がOF
Fである場合、電源入信号を電源制御手段に出力する一
方、電源がONである場合、演算手段に積算開始信号を
出力すると共に、積算手段に積算開始信号を出力する。
そして、電源制御手段は、スイッチ検知手段からの電源
入信号を受けて、電源をONする。
【0011】
【実施例】以下、本発明を実施例に基づいて詳細に説明
する。 〈実施例1〉図1は本発明のシステム構成図である。図
1において、本発明のシステムは、信号を発生させるた
めに操作者が操作するスイッチ1と、スイッチ1の状態
を検知しスイッチ1の状態を演算装置5に伝達するスイ
ッチ検知回路2と、スイッチ1が押されている時間を積
算し一定の時間が経過すると電源制御回路5に制御信号
を発生する積算タイマー3と、スイッチ検知回路2から
の信号により機能メニューの表示などシステムで実行可
能な機能を有する記憶装置6上のプログラムに基づいて
所定の処理を行う演算装置4と、積算タイマー3からの
制御信号によりシステムをリセットする電源制御回路
5、演算装置4で実行されるプログラムやメニューのデ
ータなどを保存する半導体メモリなどの記憶装置6と、
信号を合成する信号合成回路7とから構成される。
【0012】図2はスイッチ検知回路図である。システ
ムの電源信号(5V)がlow信号で断の時に、スイッ
チのスイッチ信号が有効となった時、スイッチ信号はh
ighからlowになり、電源ON/OFFフリップフ
ロップのck信号がhighとなり電源入信号がhig
hとなり、電源が入る。
【0013】また、システムの電源信号(5V)が入で
high信号の時に、上記スイッチ信号が有効となった
時、スイッチ信号がhighからlowになり、積算開
始信号がhighとなり、積算タイマーがスタートす
る。尚、この積算開始信号は割り込み信号としても使用
しており、積算タイマーがスタートすれば割り込み信号
が発生し、割り込みが開始される。
【0014】図3は電源制御回路図である。積算開始信
号が入力されるとhighからlowとなる。積算タイ
マーを開始してから積算タイマーの積算停止信号がなけ
れば積算が継続され、積算タイマーの監視時間内に積算
停止信号がない場合に発生する電源制御信号がhigh
からlowになるとフリップフロップによりリセット信
号がhighとなり、リセットスイッチがONとなる。
【0015】図4は本発明の電源制御回路の処理のフロ
ーチャート図である。まず、スイッチ1が操作されると
(ステップS1)、スイッチ検知回路2はシステムに電
源が入っているか否かを判断し(ステップS2)、電源
が入っていなければ(NO)、スイッチ検知回路2は信
号合成回路7に信号を送り、信号合成回路7はその信号
と電源電圧との合成信号を電源制御回路5におくり、電
源制御回路5はシステムの電源をONにする(ステップ
S3)。
【0016】電源が入っていれば(YES)、演算装置
4に割り込み信号を発生し、積算タイマー3に積算開始
信号を発生する(ステップS4)。この積算開始信号を
受け、積算タイマー3をスタートさせる(ステップS
5)。積算タイマー3は演算装置4から積算停止信号を
うけるまで積算を続ける(ステップS6)。演算装置4
から積算停止信号をうけないと(NO)、時間の積算が
監視時間を超えるか否かを判断し(ステップS7)、越
えた時点で電源制御回路5に制御信号を発生しシステム
をリセットする(ステップS8)。一方、ステップS4
において、積算タイマー3は演算装置4から積算停止信
号をうけると(YES)、割り込み処理を終了する(ス
テップS9)。
【0017】図5は本発明の演算装置の処理のフローチ
ャート図である。演算装置4はスイッチ検知回路2から
の割り込み信号をうけると(ステップS11)、システ
ムが異常であるか否かを判断し(ステップS12)、異
常がなければ(NO)、割り込み処理により図6のよう
な操作メニューを表示し(ステップS13)、その後に
積算タイマー3に積算の停止信号が発生する(ステップ
S14)。そして、割り込み処理を終了する(ステップ
S15)。一方、ステップS12において、システムが
異常であれば(YES)、割り込み処理は行われず、シ
ステムは停止する(ステップS16)。
【0018】図6の操作メニューの表示例において、操
作メニューでは、システムのリセット機能や電源OFF
機能やその他の機能があり、各々が選択された時には、
演算装置4は各々の処理を行う。特に、システムのリセ
ットや電源OFFが選択された時には、確認のための確
認メニューが表示され、誤って電源制御が行われないよ
うにする。リセットや電源OFFが選択され確認された
場合は電源制御回路5にそれらの信号が発生する。
【0019】図7は演算装置が正常時の積算タイマーと
演算装置の制御の処理のタイミングチャート図である。
スイッチ押下により積算処理と割り込み処理は起動され
る(T7−1)が、割り込み処理により積算処理が停止
される(T7−2)ため積算タイマーは電源制御信号は
発生しない。
【0020】図8は演算装置が異常時の積算タイマーと
演算装置の制御の処理のタイミングチャート図である。
スイッチ押下により積算処理と割り込み処理は起動され
る(T8−1)が、演算装置の異常により割り込み処理
が動作しないため積算処理が進み監視時間経過後(T8
−2)、積算タイマーは電源制御信号を発生する。
【0021】〈実施例2〉実施例2では、実施例1のリ
セット処理を電源のOFF処理としたものであり、それ
以外は実施例1と同様である。
【0022】図9は本発明の電源制御回路の処理のフロ
ーチャート図である。まず、スイッチ1が操作されると
(ステップS21)、スイッチ検知回路2はシステムに
電源が入っているか否かを判断し(ステップS22)、
電源が入っていなければ(NO)、スイッチ検知回路2
は信号合成回路7に信号を送り、信号合成回路7はその
信号と電源電圧との合成信号を電源制御回路5におく
り、電源制御回路5はシステムの電源をONにする(ス
テップS23)。
【0023】電源が入っていれば(YES)、演算装置
4に割り込み信号を発生し、積算タイマー3に積算開始
信号を発生する(ステップS24)。この積算開始信号
を受け、積算タイマー3をスタートさせる(ステップS
25)。積算タイマー3は演算装置4から積算停止信号
をうけるまで積算を続ける(ステップS26)。演算装
置4から積算停止信号をうけないと(NO)、時間の積
算が監視時間を超えるか否かを判断し(ステップS2
7)、越えた時点で電源制御回路5に制御信号を発生し
電源をOFFする(ステップS28)。一方、ステップ
S4において、積算タイマー3は演算装置4から積算停
止信号をうけると(YES)、割り込み処理を終了する
(ステップS29)。
【0024】
【発明の効果】本発明において、請求項1記載の発明で
は、システムのリセットのためのスイッチとシステムの
機能を起動するためのスイッチを1つにし、リセットす
ることをシステムの機能の一つとすることで誤操作によ
るリセットを防ぎ、更に、演算手段が異常状態であって
もスイッチの操作によりシステムをリセットすることを
可能とする。
【0025】また、請求項2記載の発明では、システム
の電源を切るためのスイッチとシステムの機能を起動す
るためのスイッチを1つにし、電源を切ることをシステ
ムの機能の一つとすることで誤操作による電源OFFを
防ぎ、更に、演算手段が異常状態であってもスイッチの
操作によりシステムの電源を切れるようにすることを可
能とする。
【0026】また、請求項3記載の発明では、システム
に異常が無いときは、割り込みスイッチとして操作を選
択するための機能をもたせ、システムの異常時にはリセ
ットまたは電源を切るためのスイッチとして機能させ、
さらに機器の電源が切れているときにスイッチが押され
た時には電源を入れるために利用する。
【図面の簡単な説明】
【図1】本発明のシステム構成図である。
【図2】スイッチ検知回路図である。
【図3】電源制御回路図である。
【図4】本発明の電源制御回路の処理のフローチャート
図である。
【図5】本発明の演算装置の処理のフローチャート図で
ある。
【図6】操作メニューの表示例を示す図である。
【図7】演算装置が正常時の積算タイマーと演算装置の
制御の処理のタイミングチャート図である。
【図8】演算装置が異常時の積算タイマーと演算装置の
制御の処理のタイミングチャート図である。
【図9】本発明の電源制御回路の処理のフローチャート
図である。
【図10】従来のシステム構成図である。
【図11】従来のシステム構成図である。
【符号の説明】
1 スイッチ 2 スイッチ検知回路 3 積算タイマー 4 演算装置 5 電源制御回路 6 記憶装置 7 信号合成回路
フロントページの続き (72)発明者 細川 幹夫 大阪府大阪市阿倍野区長池町22番22号 シ ャープ株式会社内

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 スイッチと、 前記スイッチの状態を検知し、所定の信号を出力するス
    イッチ検知手段と、 前記スイッチ検知手段からの割り込み信号を受けてシス
    テムが異常であるか否かを判断し、異常がなければ割り
    込み処理を行うと共に、積算停止信号を出力する演算手
    段と、 前記スイッチ検知手段からの積算開始信号を受けて積算
    を開始し、前記演算手段からの積算停止信号を受けて積
    算を停止し、また、一定時間積算後電源制御信号を出力
    する積算手段と、 前記積算手段からの電源制御信号を受けて、システムを
    リセットする電源制御手段とを具備することを特徴とす
    る電子機器。
  2. 【請求項2】 スイッチと、 前記スイッチの状態を検知し、所定の信号を出力するス
    イッチ検知手段と、 前記スイッチ検知手段からの割り込み信号を受けてシス
    テムが異常であるか否かを判断し、異常がなければ割り
    込み処理を行うと共に、積算停止信号を出力する演算手
    段と、 前記スイッチ検知手段からの積算開始信号を受けて積算
    を開始し、前記演算手段からの積算停止信号を受けて積
    算を停止し、また、一定時間積算後電源制御信号を出力
    する積算手段と、 前記積算手段からの電源制御信号を受けて、電源をOF
    Fする電源制御手段とを具備することを特徴とする電子
    機器。
  3. 【請求項3】 前記スイッチ検知手段は、前記スイッチ
    が操作されると、電源がONであるかOFFであるかを
    判断する手段と、電源がOFFである場合、電源入信号
    を前記電源制御手段に出力する一方、電源がONである
    場合、前記演算手段に積算開始信号を出力すると共に、
    前記積算手段に積算開始信号を出力する手段とを備え、 前記電源制御手段は、前記スイッチ検知手段からの電源
    入信号を受けて、電源をONすることを特徴とする請求
    項1又は2記載の電子機器。
JP7165834A 1995-06-30 1995-06-30 電子機器 Pending JPH0916291A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7165834A JPH0916291A (ja) 1995-06-30 1995-06-30 電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7165834A JPH0916291A (ja) 1995-06-30 1995-06-30 電子機器

Publications (1)

Publication Number Publication Date
JPH0916291A true JPH0916291A (ja) 1997-01-17

Family

ID=15819892

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7165834A Pending JPH0916291A (ja) 1995-06-30 1995-06-30 電子機器

Country Status (1)

Country Link
JP (1) JPH0916291A (ja)

Similar Documents

Publication Publication Date Title
US5974552A (en) Method and apparatus for executing a scheduled operation after wake up from power off state
US4536761A (en) Radio paging receiver having display control means
CN109992148B (zh) 触控显示驱动电路
JP2004362543A (ja) 安全電源切断システム及びその方法
US7251726B2 (en) Multiple functionality associated with a computer ON/OFF pushbutton switch
KR100256011B1 (ko) 정보 처리 방법
JPH0916291A (ja) 電子機器
US6122701A (en) Device volume control in multimode computer systems
JP3408149B2 (ja) 待機状態消費電力制御装置
JP3013868B2 (ja) コードレス電話におけるメモリ揮発防止システム
KR100472179B1 (ko) 시스템구성데이터를안전하게저장하는컴퓨터및방법
JPH10111737A (ja) リセット装置
KR970060648A (ko) 스위치 입력 확인 장치 및 그 제어 방법
JPH06337739A (ja) コンピュータシステム
JPH09213088A (ja) エンジン制御装置
JP2617997B2 (ja) ファクシミリ装置
JPH11161519A (ja) リセット装置
JPH0527875A (ja) 電子機器
JP3080940B1 (ja) コンピュータシステム
JPH02281367A (ja) 状態再現方法
JPH07245789A (ja) 遠隔操作制御装置
JP2872152B2 (ja) 無線装置
KR970006912B1 (ko) 무선호출기 및 그 제어방법
JPH06251170A (ja) マイコンの暴走停止装置
JP2575979B2 (ja) 時 計