JPH08265187A - フェージングシミュレータ及び方法 - Google Patents

フェージングシミュレータ及び方法

Info

Publication number
JPH08265187A
JPH08265187A JP7060517A JP6051795A JPH08265187A JP H08265187 A JPH08265187 A JP H08265187A JP 7060517 A JP7060517 A JP 7060517A JP 6051795 A JP6051795 A JP 6051795A JP H08265187 A JPH08265187 A JP H08265187A
Authority
JP
Japan
Prior art keywords
signal
delay
quadrature
frequency
component level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7060517A
Other languages
English (en)
Other versions
JP3282155B2 (ja
Inventor
Shigeaki Ogose
重章 生越
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP06051795A priority Critical patent/JP3282155B2/ja
Publication of JPH08265187A publication Critical patent/JPH08265187A/ja
Application granted granted Critical
Publication of JP3282155B2 publication Critical patent/JP3282155B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)
  • Noise Elimination (AREA)

Abstract

(57)【要約】 【目的】 移動通信伝搬路のフェージングを正確にシミ
ュレートする。 【構成】 端子11の入力信号を変換部12で搬送波S
c により低い周波数の信号に変換して遅延回路150
15n へ供給する。遅延回路151 〜15n の出力を直
交変調器170 〜17n へ供給し、その変調出力信号を
合成部18で加算合成し、その出力を搬送波Sc により
変換部19で入力信号と同一周波数の信号に変換して出
力する。ロード部22内の実伝搬路で受信した直接波第
1〜第n遅延波の各同相成分レベル及び直交成分レベル
を制御部23で読出して遅延回路150 〜15n の遅延
時間を設定し、直交変調器170 〜17n へ変調信号と
して供給する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は例えば移動通信方式の
室内シミュレーション伝送実験に利用され、移動伝搬路
のフェージングをシミュレートするフェージングシミュ
レータ及び方法に関する。
【0002】
【従来の技術】移動通信の室内における伝送特性評価方
法として信号に対しフェージングシミュレータでフェー
ジングを与えてその出力信号を測定して伝送路特性を評
価したり、あるいは送信機の出力をフェージングシミュ
レータに通し、その出力を受信機へ供給し、送信機−伝
送路−受信機の全体の伝送特性を評価したりすることが
行われている。このため従来においてはいわゆるレイリ
ーフェージングシミュレータを用いる方法があった。こ
の方法では、複数の遅延波の遅延時間とその中央値とを
与え、各遅延波は相関のあるレイリーフェージングを与
えるものであった。レイリーフェージングの発生は、あ
る搬送波に対し直交変調器において、例えば繰返周期の
異なる2系列のPN信号から得られた同相成分および直
交成分により変調を施すことにより実現可能である。
【0003】
【発明が解決しようとする課題】このような従来の技術
では、遅延時間および遅延波のレベル相関が固定されて
いるため実際の伝搬路を厳密にシミュレートすることが
できず、正確なシステムの伝送特性評価は不可能であっ
た。
【0004】
【課題を解決するための手段】この発明によれば実際の
移動伝搬路において取得した1以上の遅延波に対して、
それぞれの受信レベルの同相成分と直交成分、および、
相対遅延時間に基づいて、遅延時間が可変な遅延回路へ
の遅延時間設定と、直交変調器へ同相成分及び直交成分
を変調信号としてそれぞれ与えて入力信号に対する各遅
延波と対応した遅延と変調とを行い、これら遅延変調出
力信号を合成して実際のフェージングが存在する移動伝
搬路で観測される受信波と同様のものを得る。
【0005】
【実施例】図1にこの発明の実施例を示す。入力端子1
1からのフェージングシミュレータ入力信号、つまり例
えば伝搬特性が評価されるべき信号、周波数混合器及び
帯域通過フィルタの直列接続よりなる周波数変換部12
において、搬送波発生部13からの搬送波信号Sc によ
り低い所定周波数の信号に変換されて遅延14に入力さ
れる。遅延部14はその入力信号を遅延回路151 〜1
n に分岐供給し、遅延回路150 〜15n の各出力は
それぞれ直交変調部16の直交変調器170〜17n
供給され、直交変調器171 〜17n の変調出力は合成
部18において同一利得で加算合成され、その加算合成
出力は周波数変換部12と同様構成の周波数変換部19
において搬送波信号Sc により、フェージングシミュレ
ータ入力信号と同一周波数のフェージングシミュレータ
出力信号に変換されて出力端子21へ供給される。遅延
回路150 は遅延波中の相対遅延時間ゼロの直接波が通
される遅延量ゼロの単なる通路である。
【0006】実際の移動伝搬路で取得した各遅延波の相
対遅延時間と、各遅延波の同相成分及び直交成分の各受
信レベルとがロード部22に蓄積される。制御部23は
搬送波発生部13の発生搬送波信号fc の周波数を設定
してフェージングシミュレータ入力信号をその周波数の
値にかかわらず一定の周波数として遅延部14へ供給す
るようになし、また遅延回路150 〜15n に対し、ロ
ード部22内の相対遅延時間をそれぞれ遅延量として設
定し、ロード部22内の各同相成分のレベル及び直交成
分のレベルの組を直交変調器171 〜17n へそれぞ
れ、変調信号として供給する。
【0007】遅延回路151 〜15n としてはタップ付
遅延線等が使用可能である。この場合にはタップ付遅延
線のタップ数を多くとり高速クロックで駆動することに
より、長い遅延時間を細かな刻みで設定することが可能
である。遅延波の相対遅延時間の変動特性は、図2Aに
示すように制御部22から遅延部制御信号として与えら
れるタップ位置切替信号25によりタップ位置切替器2
6を制御して、タップ付遅延線27のタップ位置を随時
切り替えて出力端子28に接続して、入力端子29から
の信号をそのタップを通じて出力端子28に取り出す。
入力端子29からの入力信号は、駆動クロック発生器3
1からの駆動クロックがタップ付遅延線27に与えられ
るごとにその入力端子29に近いタップから順に各タッ
プに移動する。図2Bに示すように遅延部制御信号25
として与えられるタップ位置切替信号によりタップ位置
切替器26を制御し、出力端子28は接続するタップの
位置を大まかに決めたうえで駆動クロック発生器31の
出力として得られる駆動クロックの周波数を、制御部2
2から遅延部制御信号25として与えられる駆動クロッ
ク周波数制御信号33に基づいて時間的に変化させるこ
とによって実現可能である。前者の場合には、設定可能
な遅延時間は隣接タップ間の時間遅延幅での離散値をと
るが、後者では駆動クロック発生器31として例えばV
CO(電圧制御発信器)を使用することにより設定遅延
時間を離散値ではなく連続的な値で変化可能となる。
【0008】タップ付遅延線に代わる遅延回路151
15n の実現法の一つにデュアルポートRAMあるいは
読み書き可能なROMを使用する方法がある。前者は書
込と読み出しを同時に可能とするものであり、後者は全
ての相対遅延時間の書込を完了した後に読み出しを可能
とするものである。これらの素子を使用する場合の方法
は定性的には以下のように説明できる。すなわち、遅延
部14への入力信号をこれに対して十分早い(周波数で
2倍以上の)クロックでサンプリングし、アナログ/デ
ジタル変換してメモリに書き込む。基準となる搬送波帯
信号との相対遅延時間に相当する時間経過後からそのメ
モリを読み出しクロック(周波数は書込時のサンプリン
グ周波数と同一)によりデータの読み出しを開始し、読
み出しデータをデジタル/アナログ変換して得られた信
号を各遅延回路の出力とするものである。
【0009】直交変調部16を構成する直交変調器17
1 〜17n の構成は図2に示す通りである。すなわち、
入力搬送波信号は2分割され、一方はバランストミキサ
35に、もう一方はπ/2移相器36を通過した後、バ
ランストミキサ37に入力される。バランストミキサー
35および37では、各搬送波信号は同相成分変調信号
38i および直交成分変調信号38q によりそれぞれ変
調が施される。バランストミキサ35,37の出力は加
算器39により加算合成され、直交変調出力となる。こ
の動作については公知であるためここでは詳細な説明は
省略する。
【0010】図3にロード部22に蓄積されるロード信
号の一例を示す。これら信号は実伝搬路においてスペク
トル拡散変調信号を利用した遅延波測定等によって得ら
れたものとする。この遅延波測定の方法は移動通信の分
野では公知であり、例えば各遅延波を分離し、これらを
ダイバーシチィ受信することがRAKE受信として知ら
れ、つまり、各遅延波を分離し、その相対遅延が測定さ
れてあり、この受信レベルを測定することができ、これ
を利用すればよい。その原理、動作等についての説明は
省略する。ロード信号は標準的にはアナログ信号である
が、デジタル信号であってもよい。後者の場合には、ロ
ード部22においてデジタル/アナログ変換を施すもの
とする。各遅延波の同相成分の受信レベルVi を図3A
に、各遅延波の直交成分の受信レベルVq を図3Bに、
各遅延波の受信レベルV=√(V i 2 +Vq 2 )を表
す。また、受信レベルVを同相成分Vi と直交成分Vq
で表示すると図3Dに示すようになる。スペクトル拡散
を使用した遅延波測定では各遅延波毎に同相成分および
直交成分が得られる。また、各遅延波毎の相対遅延時間
τp (p=1,2,・・・,n)は計算により求められ
る。移動通信のような多重路伝搬環境下では、移動体の
移動にともない、Vi ,Vq およびτp は時間的に変動
する。各直交変調器171 〜17n にはVi ,Vq のゲ
インを調整し適正レベルとした上で変調信号として供給
される。なお、スペクトラム拡散信号を受信し、検波す
る場合には、各遅延波の受信レベルの同相成分と直交成
分には、図3Eに示すように、相関検波にともなう雑音
成分41が拡散コードの1チップ相当の時間幅の外にも
含まれる。従って、上記相関検波信号がこのフェージン
グシミュレータのロード部22にロードされた場合に
は、直交変調のための同相成分および直交成分の信号と
しては、図3Fに示すように、相関検波信号のなかで相
関が1によるピーク値が得られた時刻の±0.5チップ
内に含まれる信号だけの最大振幅値を使用することによ
り、雑音のない遅延波信号を得ることが可能である。
【0011】この発明では、装置のハードウェア構成上
取り扱い可能な遅延波の数には上限(ここでは、上限値
をn(n:自然数)とする)がある。従って、遅延部1
4における遅延回路151 〜15n の数nには上限があ
り、制御部23は上限nの範囲内の波数についてシミュ
レートするように制御を行う。つまり、ロード信号とし
て与えられる遅延波の数がnを越える場合には、第(n
+1)番目以降の遅延波は無視されることになる。
【0012】前述したτp の時間的変動に対しては、例
えば遅延回路151 〜15n の出力のタップ位置を可変
にすることによって実現できる。一旦、各遅延波に対し
使用する遅延回路151 〜15n を決定すれば、使用遅
延回路151 〜15n の決定時点においてτp <τp+1
であったものが、τp >τp+1 となっても当該遅延波が
消滅しない限りそのままの遅延波成分に追従させるよう
に制御されるものとする。この様子を図4に示す。ここ
では、m<nを満たすm+1の遅延波が制御部23によ
って設定されているものとする。使用遅延回路の決定時
点では図4Aに示すように基準となる遅延波(直接波)
を遅延回路なしの通路150 を単に通過させ、この遅延
波に対する相対遅延量τ1 ,・・・τp ,τp+1 ,・・
・τm の小さい順から遅延回路151 〜15n を割当て
る。第p番目の遅延波と第(p+1)番目の遅延波がそ
れぞれ第p番目の遅延回路15p および第(p+1)番
目の遅延回路15p+1 により、第1番目の遅延波、つま
り第1番目の遅延回路15 1 (遅延量τ1 =0)の出力
からの相対時間差がそれぞれτp およびτp+1 で与えら
れており、τp <τp+1 の関係がある。しかしある時点
では図4Bに示すように第p番目および第(p+1)番
目の遅延波に対する第1番目の遅延波からの相対時間差
が逆転し、τp >τp+1 となっても使用遅延回路の変更
はしない。また図4Cは第(p+1)番目の遅延波は存
在するが、第p番目の遅延波が建物等に遮られ消滅した
状態を示す。消滅の時点で第p番目の遅延回路15p
解放され、その後新たに遅延波が発生したときには図4
Dに示されるように上記第p番目の遅延回路15p を使
用するように制御部23は制御を行う。図4Eに各遅延
回路151 ,15p ,15p+1 ,15m の各遅延量の時
間経過を示す。
【0013】ここで、シミュレーションの途中で遅延波
のいくつかが消滅する場合を避けるようにすること、す
なわち、遅延波消滅の前後においてロードデータを分割
することにより、この発明のフェージングシミュレータ
の動作に関する制御が容易になる。ロードされた信号が
アナログ信号である場合には連続信号として与えられる
ため、ロード部22ではあるサンプリング周期(ロード
された信号の変化速度に比べて十分早い時間間隔)でサ
ンプリングした上で情報を取り込み、上記サンプリング
周期あるいはそれよりも長い周期で制御部23から制御
信号を遅延部14および直交変調部16へ送出すること
により、実時間でフェージングを発生させることも可能
であり、また、上記サンプリング周期でサンプリングし
た情報を一旦メモリに記憶した後、制御部23からの指
示によりメモリの記憶された情報を上記サンプリング周
期とは異なる周期で読み出し、読み出した情報により遅
延部14および直交変調部16を制御することによりフ
ェージングを発生させることも可能である。後者の場合
には、ロード時のサンプリング周期より短い時間間隔で
読み出しを行なうことにより、ロードデータを取得した
場合の移動速度よりも高速で移動する場合に観測される
フェージングを再生できるという効果がある。ロードさ
れる受信レベル等のデータを取得した際の移動速度、ロ
ード時のサンプリング周期と読み出し時の周期の関係か
ら移動体の移動速度を表示する機能を付加することも可
能である。一方、ロードされた信号がデジタル信号であ
る場合には、デジタル信号のクロック周期をサンプリン
グの基本周期としてロードし、遅延部14および直交変
調部16の制御信号として使用する際には、デジタル/
アナログ変換したものを用いることを除いて、基本的に
はロード信号がアナログ信号である場合と同様の動作を
行なう。
【0014】
【発明の効果】以上説明したように、この発明によれ
ば、実伝搬路で取得された遅延波の遅延時間およびレベ
ル変動特性に基づいて、より実伝搬環境に近い形でのシ
ミュレーション系の実現が可能となる。フェージングシ
ミュレータ入力信号よりも低い周波数成分を遅延部14
の入力として用いると、搬送波帯信号の遅延回路151
〜15n における単位時間あたりのレベルおよび位相変
化量を少なくすることができる。
【図面の簡単な説明】
【図1】この発明の実施例の構成を示すブロック図。
【図2】A及びBはそれぞれ遅延回路151 〜15n
タップ付遅延線で構成した例を示す図、Cは直交変調器
171 〜17n の例を示すブロック図である。
【図3】A及びBはそれぞれ遅延波の同相成分レベル及
び直交成分レベルの例を示す図、Cはその遅延波の受信
レベルを示す図、Dは同相成分レベル及び直交成分レベ
ルと受信レベルとの関係を示す図、Eはスペクトラム拡
散信号の受信波を相関検波した出力の例を示す図、Fは
その遅延波として利用する部分を示す図である。
【図4】遅延回路151 〜15m の設定遅延量とこの時
間経過との例を示す図。

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 フェージングシミュレータ入力信号を搬
    送波信号により周波数変換する第1周波数変換部と、 上記搬送波信号を発生する搬送波発生部と、 上記第1周波数変換部からの周波数変換信号が入力さ
    れ、遅延量を外部設定可能な複数の遅延回路と、 これら各遅延回路の出力がそれぞれ供給される複数の直
    交変調器と、 これら複数の直交変調器の変調出力信号を加算合成する
    合成部と、 その合成部よりの出力を上記搬送波信号により上記入力
    信号と同一周波数の信号に変換してフェージングシミュ
    レータ出力信号として出力する第2周波数変換部と、 実伝搬路で取得した遅延波ごとの同相成分レベル及び直
    交成分レベルと相対遅延時間とが外部から入力されるロ
    ード部と、 上記ロード部よりの各遅延波ごとの相対遅延時間を、上
    記遅延波ごとに予め決めた上記遅延回路に遅延量として
    設定すると共に各遅延波の上記同相成分レベル及び直交
    成分レベルを、対応遅延波の遅延回路出力が供給される
    上記直交変調器へそれぞれ変調信号として供給する制御
    部と、 を具備するフェージングシミュレータ。
  2. 【請求項2】 上記ロード部に、上記外部より入力され
    た遅延波ごとの同相成分レベル及び直交成分レベルと相
    対遅延時間とが上記制御部により記憶され、また読出さ
    れるメモリが設けられていることを特徴とする請求項1
    記載のフェージングシミュレータ。
  3. 【請求項3】 入力信号を所定周波数の信号に周波数変
    換し、 その周波数変換された入力信号を実伝搬路で取得した第
    1〜第m遅延波ごとの相対遅延時間だけそれぞれ遅延
    し、 これら遅延された信号を、上記第1〜第m遅延波ごとの
    同相成分レベル及び直交成分レベルでそれぞれ直交変調
    し、 これら直交変調出力信号を加算合成し、 この加算合成信号を上記入力信号と同一周波数の信号に
    周波数変換して出力するフェージングシミュレート方
    法。
  4. 【請求項4】 上記遅延波ごとの相対遅延時間と、上記
    同相成分レベル及び直交成分レベルをメモリに記憶して
    おき、これを読み出して上記遅延及び上記直交変調に利
    用することを特徴とする請求項3記載のフェージングシ
    ミュレート方法。
  5. 【請求項5】 上記読み出し速度を変更してフェージン
    グ速度を変更することを特徴とする請求項4記載のフェ
    ージングシミュレート方法。
JP06051795A 1995-03-20 1995-03-20 フェージングシミュレータ及び方法 Expired - Fee Related JP3282155B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP06051795A JP3282155B2 (ja) 1995-03-20 1995-03-20 フェージングシミュレータ及び方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP06051795A JP3282155B2 (ja) 1995-03-20 1995-03-20 フェージングシミュレータ及び方法

Publications (2)

Publication Number Publication Date
JPH08265187A true JPH08265187A (ja) 1996-10-11
JP3282155B2 JP3282155B2 (ja) 2002-05-13

Family

ID=13144599

Family Applications (1)

Application Number Title Priority Date Filing Date
JP06051795A Expired - Fee Related JP3282155B2 (ja) 1995-03-20 1995-03-20 フェージングシミュレータ及び方法

Country Status (1)

Country Link
JP (1) JP3282155B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9590750B2 (en) 2015-07-17 2017-03-07 Anritsu Corporation Fading simulator and method of producing fading signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9590750B2 (en) 2015-07-17 2017-03-07 Anritsu Corporation Fading simulator and method of producing fading signal

Also Published As

Publication number Publication date
JP3282155B2 (ja) 2002-05-13

Similar Documents

Publication Publication Date Title
US6058261A (en) RF channel simulator
US4977607A (en) Method of generating an RF signal modulated by a message signal and distorted by a predetermined fading profile for testing RF receivers, and apparatus for carrying out the method including a fading simulator
JPWO2004059890A1 (ja) 伝送路シミュレータ及び無線機器評価方法
US6061394A (en) Digital communication system modulated signal generation apparatus incorporating fading simulator
JP2019020368A (ja) 模擬目標発生装置および模擬目標発生方法
EP1186124A2 (en) Apparatus for testing mobile phones
FI94809C (fi) Radiokanavan häipymissimulaattori ja menetelmä häipymisen simuloimiseksi
JPH08265187A (ja) フェージングシミュレータ及び方法
US10536230B1 (en) Radio frequency doppler spread emulators
JPS59101938A (ja) フエ−ジングシミユレ−タ
JPH0993210A (ja) 無線伝送路模擬装置
JP3074603B2 (ja) フェージングシミュレータ
JP4413697B2 (ja) 波形生成装置
JP3420923B2 (ja) マルチパスフェージングシミュレータ
KR100526299B1 (ko) 전파 환경에 따른 전파신호 변환장치 및 그 변환 방법
JP3206146B2 (ja) フェージングシミュレータ装置
JP2004064221A (ja) 干渉試験装置
JP4217537B2 (ja) 信号生成装置、試験装置、信号生成方法、及びプログラム
KR20050117127A (ko) 무선 다중입출력 채널의 임펄스응답 특성 측정 방법 및이를 위한 장치
JPH0787034A (ja) 伝搬路模擬装置
KR960035058A (ko) 에스(s)밴드 펄스 도플러 레이다 모의 표적발생 장치
KR940011966A (ko) 레이다 모의 표적 발생장치
JP2024080214A (ja) 目標距離模擬装置及び目標距離模擬プログラム
KR100465777B1 (ko) 전파특성실습시스템
RU2291461C2 (ru) Двухканальный имитатор радиосигналов

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090301

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees