JPH0815253B2 - パルス発生回路 - Google Patents

パルス発生回路

Info

Publication number
JPH0815253B2
JPH0815253B2 JP61277047A JP27704786A JPH0815253B2 JP H0815253 B2 JPH0815253 B2 JP H0815253B2 JP 61277047 A JP61277047 A JP 61277047A JP 27704786 A JP27704786 A JP 27704786A JP H0815253 B2 JPH0815253 B2 JP H0815253B2
Authority
JP
Japan
Prior art keywords
reference voltage
capacitor
voltage
pulse
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP61277047A
Other languages
English (en)
Other versions
JPS63131611A (ja
Inventor
敦志 平林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP61277047A priority Critical patent/JPH0815253B2/ja
Publication of JPS63131611A publication Critical patent/JPS63131611A/ja
Publication of JPH0815253B2 publication Critical patent/JPH0815253B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)
  • Pulse Circuits (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、例えばブランキングパルスを得るのに使用
して好適なパルス発生回路に関する。
〔発明の概要〕
本発明は、2つの基準電圧間でコンデンサを充放電し
て鋸歯状波信号を得ると共に、2つの基準電圧のうち一
方の基準電圧を調整して発振周波数を一定とする発振器
の出力が比較器に供給され、この比較器よりパルスを得
るパルス発生回路において、2つの基準電圧の差の変動
に応じて比較器の比較基準電圧を変動させるようにした
ことにより、発振器のコンデンサの容量及び定電流源の
電流値にバラツキがあっても一定パルス幅のパルスを得
ることができるようにしたものである。
〔従来の技術〕
第5図は、テレビジョン受像機の垂直ブランキングパ
ルス発生回路の一例である。同図において、スイッチ回
路(31)の一端は直流電圧+Bが供給される電源端子
(32)に接続され、その他端は充電用のコンデンサ(3
3)を介して接地される。スイッチ回路(31)には端子
(34)より垂直同期パルスPVが供給され、そのパルス期
間スイッチ回路(31)はオンとされる。
また、コンデンサ(33)と並列に定電流源(35)が接
続されると共にスイッチ回路(31)及びコンデンサ(3
3)の接続点に得られる電圧VCは比較器(36)に供給さ
れ、基準電圧VREFと比較される。この比較器(36)から
は電圧VCが基準電圧VREFより大きいときには高レベル、
小さいときには低レベルとなる信号が出力され、この信
号は出力端子(37)に導出される。
以上の構成において、スイッチ回路(31)がオンとな
ると電源端子(32)よりスイッチ回路(31)を介してコ
ンデンサ(33)に充電電流が流れて急速に充電されると
共に、スイッチ回路(31)がオフとなるとコンデンサ
(33)より定電流源(35)を介して放電電流が流れて一
定速度で放電される。したがって、端子(34)よりスイ
ッチ回路(31)に第6図Aに示すような垂直同期パルス
PVが供給されると、スイッチ回路(31)及びコンデンサ
(33)の接続点に得られる電圧VCは同図Bに実線で示す
ようになる。そして、比較器(36)に供給される基準電
圧VREFが同図Bに破線で示すようであるとき、出力端子
(37)には同図Cに示すような垂直ブランキングパルス
PVBLKが得られる。
〔発明が解決しようとする問題点〕
この第5図例によれば、理論的にはパルス幅が一定の
垂直ブランキングパルスPVBLKを得ることができる。し
かし、例えばコンデンサ(33)の容量、定電流源(35)
の電流値にバラツキがあるときには、電圧VCの傾斜部の
傾きにバラツキを生じるので、垂直ブランキングパルス
PVBLKのパルス幅は一定とならなくなる。
本発明は斯る点に鑑み、一定パルス幅のパルスを得る
ことができるようにしたものである。
〔問題点を解決するための手段〕
上述の問題点を克服するために、本発明によれば、コ
ンデンサと、該コンデンサの充電回路及び放電回路と、
該充電回路に挿入した切り替えスイッチと、該コンデン
サの充電電圧が第1の基準電圧に達したことを検出して
スイッチ・オフ信号を出す第1の比較器と、該コンデン
サ充電電圧が第2の基準電圧に達成したことを検出して
スイッチ・オン信号を出す第2の比較器とを含み、上記
2つの基準電圧間でコンデンサを充放電して鋸歯状波を
出力する発振器と、上記第1と第2の基準電圧のうちの
少なくとも一方の基準電圧を調整して発振周波数を調整
する基準電圧調整回路と、上記第1の基準電圧と第2の
基準電圧との差電圧に基づいて第3の基準電圧を生成す
る回路と、上記発振器の出力と上記第3の基準電圧を比
較して一定パルス幅のパルスを出力する比較器と、を含
むパルス発生回路を提供する。
〔作用〕
上述構成において、例えば発振器(1)を構成するコ
ンデンサからの放電電流にバラツキがあるときには、こ
れより得られる鋸歯状波信号VCの傾斜部の傾きにバラツ
キを生じる。そのため、発振周波数にバラツキを生じる
が、一方の基準電圧を調整することにより発振周波数を
一定とできる。しかしこのとき、鋸歯状波信号の傾斜部
の傾きにバラツキを生じているので、比較器(13)の比
較基準電圧が一定であるときには、比較器(13)より得
られるパルス幅にバラツキを生じる。
上述構成では、発振器(1)の2つの基準電圧の差の
変動に応じて比較器(13)の比較基準電圧を変動させる
ので、比較器(13)からのパルスPVBLKのパルス幅は一
定となる。
〔実施例〕
以下、第1図を参照しながら本発明の一実施例につい
て説明する。本例は垂直ブランキングパルス発生回路に
適用した例である。
同図において、発振器(1)を構成するスイッチ回路
(2)の一端は直流電圧+Bが供給される電源端子
(3)に接続され、その他端はIC構成された発振器
(1)に外付けされたコンデンサ(4)を介して接地さ
れる。また、スイッチ回路(2)及びコンデンサ(4)
の接続点Pは定電流源(5)を介して接地される。
また、接続点Pに得られる電圧VCは比較器を構成する
オペアンプ(6)の非反転入力端子に供給され、このオ
ペアンプ(6)の反転入力端子には基準電圧VHが供給さ
れる。このオペアンプ(6)からは電圧VCが基準電圧VH
より小さいときには低レベル、大きいときには高レベル
となる信号が出力され、この信号はスイッチ回路(2)
に制御信号として供給される。そして、スイッチ回路
(2)はオペアンプ(6)からの信号が低レベルから高
レベルとなるときオフとされる。
また、電圧VCは比較器を構成するオペアンプ(7)の
反転入力端子に供給され、このオペアンプ(7)の非反
転入力端子にはスイッチ回路(8)より基準電圧が供給
される。
スイッチ回路(8)のA側の端子には基準電圧VL(VL
<VH)が供給されると共に、B側の端子には基準電圧
VL′(VL<VL′<VH)が供給される。このスイッチ回路
(8)には端子(9)より垂直同期パルスPVが供給さ
れ、そのパルス期間スイッチ回路(8)はB側に接続さ
れ、その他の期間はA側に接続される。
オペアンプ(7)からは電圧VCがスイッチ回路(8)
からの基準電圧より小さいときには高レベル、大きいと
きには低レベルとな信号が出力され、この信号はスイッ
チ回路(2)に制御信号として供給される。そして、ス
イッチ回路(2)はオペアンプ(7)からの信号が低レ
ベルから高レベルとなるときオンとされる。
また、接続点Pに得られる電圧VC、即ち発振器(1)
の出力は抵抗器(10)を介して反転増幅器を構成するオ
ペアンプ(11)の反転入力端子に供給され、このオペア
ンプ(11)の非反転入力端子には基準電圧VHが供給さ
れ、その出力端子は抵抗器(12)を介して反転入力端子
に接続される。そして、このオペアンプ(11)の出力は
比較器を構成する差動増幅器(13)の一方のトランジス
タ(13A)のベースに供給される。
また、基準電圧VLは抵抗器(14)を介して反転増幅器
を構成するオペアンプ(15)の反転入力端子に供給さ
れ、このオペアンプ(15)の非反転入力端子には基準電
圧VHが供給され、その出力端子は抵抗器(16)を介して
反転入力端子に接続される。そして、このオペアンプ
(15)の出力は差動増幅器(13)の他方のトランジスタ
(13B)のベースに供給される。
また、トランジスタ(13A)のコレクタは電源端子
(3)に接続され、トランジスタ(13B)のコレクタは
抵抗器(17)を介して電源端子(3)に接続され、さら
にトランジスタ(13A)及び(13B)のエミッタは互いに
接続され、その接続点は定電流源(18)を介して接地さ
れる。
また、トランジスタ(13B)及び抵抗器(17)の接続
点はトランジスタ(19)のベースに接続され、このトラ
ンジスタ(19)のエミッタは電源端子(3)に接続さ
れ、そのコレクタはトランジスタ(20)のベースに接続
される。また、このトランジスタ(20)のコレクタは電
源端子(3)に接続され、そのエミッタは抵抗器(21)
を介して接地され、さらにそのベースは抵抗器(22)を
介してエミッタに接続される。そして、このトランジス
タ(20)のエミッタ及び抵抗器(21)の接続点より出力
端子(23)が導出される。
以上の構成において、まず、スイッチ回路(8)がA
側に接続されている場合を考える。
スイッチ回路(2)がオンとされると、電源端子
(3)よりスイッチ回路(2)を介してコンデンサ
(4)に充電電流が流れてコンデンサ(4)は急速に充
電される。そして、接続点Pに得られる電圧VCが基準電
圧VHより大きくなると、オペアンプ(6)の出力が低レ
ベルから高レベルとなるのでスイッチ回路(2)がオフ
とされる。そして、このスイッチ回路(2)がオフとな
ると、コンデンサ(4)より定電流源(5)を介して一
定速度で放電される。そして、接続点Pに得られる電圧
VCが基準電圧VLより小さくなると、オペアンプ(7)の
出力が低レベルから高レベルとなるのでスイッチ回路
(2)はオンとされる。以下、同様にしてスイッチ回路
(2)のオンオフが繰り返されて、コンデンサ(4)の
充放電が繰り返される。
したがって、接続点Pに得られる電圧VC、即ち発振器
(1)の出力は第2図に示すような鋸歯状波信号とな
る。ここで、発振周波数fVは、コンデンサ(4)の容量
をC、定電流源(5)の電流値をIdcとすると、 となる。この場合、容量C及び電流値Idcは一定であ
り、基準電圧VHは固定であるので、基準電圧VLを可変し
て、発振周波数fVが一定となるように調整する。垂直同
期パルスPVの周波数が60Hzであるとき、発振周波数fV
例えば55Hzとなるように調整される。尚、第2図におい
て、TOは同期である。
また、オペアンプ(11)の出力VC は、第2図に示す
ように発振器(1)の出力VCを電圧VHを中心に反転した
ものとなり、その波形の振幅は、抵抗器(10)及び(1
2)の抵抗値を夫々R3及びR4とすると、 となる。ここで、パルス幅τの垂直ブランキングパルス
PVBLKを発生させる場合には、トランジスタ(13B)のベ
ースに供給される基準電圧VREF は、第2図に示すよう
にVH+V2となる必要がある。この場合、 であるので、 である。
また、オペアンプ(15)の出力VREF は抵抗器(14)
及び(16)の抵抗値を夫々R1及びR2とすると、 となる。したがって、パルス幅τの垂直ブランキングパ
ルスPVBLKを発生させる場合、 とが等しくなるように設定されれば良い。即ち、 の関係を満足するように、抵抗値R1〜R4が設定されれば
よい。上述せずも本例においては、この(3)式を満足
するようになされる。
また、オペアンプ(11)の出力VC がオペアンプ(1
5)の出力VREF より小さいときには、トランジスタ(1
3A)はオフ、トランジスタ(13B)(19)及び(20)は
オンとなると共に、逆の関係のときにはトランジスタ
(13A)はオン、トランジスタ(13B)(19)及び(20)
はオフとなる。したがって、出力端子(23)には、第3
図に示すようにパルス幅がτの垂直ブランキングパルス
PVBLKが得られる。
また、本例において、スイッチ回路(8)は垂直同期
パルスPVの期間はB側に接続されるので、出力端子(2
3)に得られる垂直ブランキングパルスPVBLKが垂直同期
パルスPVと同期がとられる。この場合、上述せずも、基
準電圧VL′の値は、垂直同期パルスPVの周波数が60Hzで
あるとき、発振器(1)の発振周波数fVが例えば65Hzと
なる値とされる((1)式においてVLの代わりにVL′を
代入して求める)。そのため、スイッチ回路(8)がB
側に接続される時点でオペアンプ(7)の出力は低レベ
ルから高レベルとなるので、スイッチ回路(2)はオン
とされる。
したがって、スイッチ回路(8)に第4図Aに示すよ
うな垂直同期パルスPVが供給されると、発振器(1)の
出力VCは同図Bに示すように、垂直同期パルスPVに同期
したものとなる。この場合、定電流源(5)の電流値Id
cは一定であり、電圧VCの傾斜部の傾きは、第2図に示
すものと同じである。これにより、出力端子(23)に
は、第4図Cに示すように、垂直同期パルスPVに同期
し、かつパルス幅がτの垂直ブランキングパルスPVBLK
が得られる。
このように本例によれば、基準電圧VLを可変して発振
器(1)の発振周波数fVを一定とするとき、2つの基準
電圧の差ΔV=VH-VLの変動に伴ってオペアンプ(15)
よりトランジスタ(13B)のベースに供給される電圧V
REF が変動するようになされており、しかも、抵抗値
(14),(16),(10),(12)の抵抗値R1〜R4
(3)式を満足するように設定されているので、コンデ
ンサ(4)の容量C及び定電流源(5)の電流値Idcに
バラツキがあっても、パルス幅がτで一定の垂直ブラン
キングパルスPVBLKを得ることができる。また、パルス
幅τは(3)式に示すように抵抗比で決定されるが、IC
化されるときには抵抗器(14),(16),(10),(1
2)は同様の温特を有するので、本例においては温度変
化によってもパルス幅がτで一定の垂直ブランキングパ
ルスを得ることができる。
尚、上述実施例は本発明を垂直ブランキングパルス発
生回路に適用した例であるが、本発明は水平ブランキン
グパルス発生回路等その他のパルス発生回路に同様に適
用することができる。
〔発明の効果〕
以上述べた本発明によれば、発振器の2つの基準電圧
の差の変動に応じて発振器からの鋸歯状波信号が供給さ
れる比較器の比較基準電圧を変動させるようにしたの
で、発振器のコンデンサの容量及び定電流源の電流値に
バラツキがあっても、一定パルス幅のパルスを得ること
ができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す構成図、第2図〜第4
図はその説明のための図、第5図は従来例の構成図、第
6図はその説明のための図である。 (1)は発振器、(2)はスイッチ回路、(4)は充電
用のコンデンサ、(5)は定電流源、(6)(7)(1
1)及び(15)はオペアンプ、(13)は差動増幅器であ
る。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】コンデンサと、該コンデンサの充電回路及
    び放電回路と、該充電回路に挿入した切り替えスイッチ
    と、該コンデンサの充電電圧が第1の基準電圧に達した
    ことを検出してスイッチ・オフ信号を出す第1の比較器
    と、該コンデンサ充電電圧が第2の基準電圧に達したこ
    とを検出してスイッチ・オン信号を出す第2の比較器と
    を含み、上記2つの基準電圧間でコンデンサを充放電し
    て鋸歯状波を出力する発振器と、 上記第1と第2の基準電圧のうちの少なくとも一方の基
    準電圧を調整して発振周波数を調整する基準電圧調整回
    路と、 上記第1の基準電圧と第2の基準電圧との差電圧に基づ
    いて第3の基準電圧を生成する回路と、 上記発振器の出力と上記第3の基準電圧を比較して一定
    パルス幅のパルスを出力する比較器と、 を含むパルス発生回路。
JP61277047A 1986-11-20 1986-11-20 パルス発生回路 Expired - Fee Related JPH0815253B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61277047A JPH0815253B2 (ja) 1986-11-20 1986-11-20 パルス発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61277047A JPH0815253B2 (ja) 1986-11-20 1986-11-20 パルス発生回路

Publications (2)

Publication Number Publication Date
JPS63131611A JPS63131611A (ja) 1988-06-03
JPH0815253B2 true JPH0815253B2 (ja) 1996-02-14

Family

ID=17578043

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61277047A Expired - Fee Related JPH0815253B2 (ja) 1986-11-20 1986-11-20 パルス発生回路

Country Status (1)

Country Link
JP (1) JPH0815253B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3072900B2 (ja) * 1988-08-10 2000-08-07 ソニー株式会社 テレビジョン受像機のブランキング回路
JPH0377534U (ja) * 1989-11-29 1991-08-05

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5829376A (ja) * 1981-08-17 1983-02-21 Fuji Electric Co Ltd パルス幅制限回路を備えた位相制御回路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5631076Y2 (ja) * 1976-12-26 1981-07-24

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5829376A (ja) * 1981-08-17 1983-02-21 Fuji Electric Co Ltd パルス幅制限回路を備えた位相制御回路

Also Published As

Publication number Publication date
JPS63131611A (ja) 1988-06-03

Similar Documents

Publication Publication Date Title
US20070188209A1 (en) Phase adjuster circuit and phase adjusting method
JPH0815253B2 (ja) パルス発生回路
JP2707461B2 (ja) 波形整形回路
US5283476A (en) Waveform generator
US5051608A (en) Circuit arrangement for supplying a periodic, substantially parabolic signal
JP2570711B2 (ja) 鋸歯状波信号発生回路
JP3581260B2 (ja) パルス発生回路
US6424379B1 (en) Vertical synchronization separation circuit
US4789896A (en) Vertical synchronizing pulse generating circuit
JP3089021B2 (ja) 垂直偏向用鋸歯状波発生回路
US5770930A (en) Vertical deflecting circuit using a raised source voltage
US5008659A (en) Picture display device including a waveform generator/and a compensation circuit, and integrated circuit incorporating the same
KR960014329B1 (ko) 발진회로
JP2758852B2 (ja) 三角波発振回路およびこれを備えた映像信号処理装置
JP2535851B2 (ja) 鋸歯状波信号発生回路
KR930006544Y1 (ko) Fm 복조회로
KR960000316Y1 (ko) 궤환회로(feed back)를 이용한 동기 검출회로
JPS61267410A (ja) 鋸歯状波振幅調整回路
JP2584063B2 (ja) 疑似同期信号発生装置
JPH0821835B2 (ja) 電圧制御発振回路
JP2573024B2 (ja) マルチ走査形crt表示装置
JP3257439B2 (ja) 水平位置調整回路
JP3156425B2 (ja) 水平afc回路
KR940006670Y1 (ko) 모니터의 수직중심 보정회로
JPS6141337Y2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees