JPH0810444B2 - 複数チャネル機能試験装置 - Google Patents

複数チャネル機能試験装置

Info

Publication number
JPH0810444B2
JPH0810444B2 JP1206752A JP20675289A JPH0810444B2 JP H0810444 B2 JPH0810444 B2 JP H0810444B2 JP 1206752 A JP1206752 A JP 1206752A JP 20675289 A JP20675289 A JP 20675289A JP H0810444 B2 JPH0810444 B2 JP H0810444B2
Authority
JP
Japan
Prior art keywords
channel
data transfer
unit
processing unit
interface conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1206752A
Other languages
English (en)
Other versions
JPH0371251A (ja
Inventor
和美 四ッ田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1206752A priority Critical patent/JPH0810444B2/ja
Publication of JPH0371251A publication Critical patent/JPH0371251A/ja
Publication of JPH0810444B2 publication Critical patent/JPH0810444B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

【発明の詳細な説明】 〔概要〕 チャネル機能試験装置に係り、特に複数のチャネル装
置を1グループとして、そのグループ内の任意のチャネ
ルで、一の入出力装置の制御を行なうため、インターフ
ェースの変換及びデータ転送を行なうチャネルインター
フェイス変換データ転送部と入出力装置として振る舞う
処理部とを有する複数チャネル機能試験装置に関し、 複数のチャネルから起動がかかった時であっても高速
に処理を行なうことができるようにすることを目的とし
て、 処理部を各チャネルに対応して各チャネルとの機能試
験情報を授受する複数のパス処理部と、上記各予め定め
た手順で機能試験を行なうべくパス処理部の共通管理お
よび中継を行なう共通中継部とから構成した。
〔産業上の利用分野〕
本発明は、チャネル装置の試験装置に関し、複数のチ
ャネル装置を1グループとして、そのグループ内の任意
のチャネルで、一の入出力装置の制御ができるチャネル
装置の機能試験を行なう、複数チャネル機能試験装置に
関する。
チャネル装置10には、第6図に示すように特定の入出
力装置例えばDASD(直接アクセス記憶装置)11を、複数
のチャネル装置内のどのチャネルでも制御できるように
した機能が設けられたものがある。
このようなチャネル装置10においては例えば4つのチ
ャネルA,B,C,Dを有し、例えばDASD11にチャネルAから
起動をかけ、所定のデータの伝送を行なって、最終的に
DASDの作動を終了した旨の信号をDASDからデバイスエン
ド信号(DVE)として送出するときに、チャネルAに異
常を生じたような場合には、他のチャネル例えばチャネ
ルCへこのDVEを送出できるようにしている。
そこで、このような機能を有するチャネル装置の試験
をするための試験装置が必要とされる。
この試験装置(PIO)21においては、多数のチャネル
を接続試験するために、なるべく応答速度が速い試験装
置が望まれる。
(従来の技術) 第7図は従来の複数チャネル機能試験装置の構成図で
あり、第8図はその作動を示す図である。
従来、複数チャネル機能試験装置21は、チャネルA,B,
C,Dに対応して設けたチャネルインターフェイス変換デ
ータ転送部a,b,c,d20-1〜20-4を有し、これらの、チャ
ネルインターフェイス変換データ転送部a,b,c,d20-1〜2
0-4は入出力装置として振る舞い、実際にデータの転送
処理等を行なう処理部22に接続されている。インターフ
ェイス変換データ転送部20-1〜20-4はインターフェイス
との間での動作状況を要因指示として処理部22に伝達す
る。処理部22は4チャネル分の動作をチャネルインター
フェイス変換データ転送部20-1〜20-4の作動状況に基づ
きシーケンシャルに動作指示を行なっていく。
第8図には、チャネルAから起動がかかり、試験装置
がチャネルAへとイニシャルステイタス、データ転送、
チャネルエンド信号(CHE)を返し、チャネルインター
フェイス変換データ転送部cへとデバイスエンド信号
(DVE)返す場合の動作を示している。
チャネルAより起動がかかると、チャネルインターフ
ェイス変換データ転送部a20-1は起動受付けを処理部22
へと要因指示で伝える。処理部22では、その起動に対し
てどのような応答をすべきかを判断して、イニシャルス
テイタスの送出をチャネルインターフェイス変換データ
転送部a20-1へと指示する。チャネルインターフェイス
変換データ転送部a20-1はチャネルAへとイニシャルス
テイタスを送出する。次に処理部22はチャネルインター
フェイス変換データ転送部a20-1へデータ転送の起動を
指示し、チャネルインターフェイス変換データ転送部a
20-1はチャネル装置へとデータ転送を行なう。データ転
送が終了すると、チャネルインターフェイス変換データ
転送部a20-1から処理部22へ要因指示で伝え、処理部22
はチャネルインターフェイス変換データ転送部a20-1
とCHEの送出を指示し、チャネルインターフェイス変換
データ転送部a20-1はチャネル装置へとCHEを送出す
る。次に処理部22は、DVEをどのチャネルへ返すか判断
し、チャネルCへ送る場合には、チャネルインターフェ
イス変換データ転送部c20-3へDVE送出指示をし、チャ
ネルインターフェイス変換データ転送部c20-3はチャネ
ルCへとDVEを送出する。
チャネル装置からシステムリセット指示があると、そ
のチャネルにつながったインターフェイス変換データ転
送部はリセットされ、インターフェイス変換データ転送
部20から処理部22に対しては、要因指示によってシステ
ムリセット指示を行なう。
〔発明が解決しようとする課題〕
ところで、上述した従来の複数チャネル機能試験装置
にあっては、処理部が1つであるため1つの処理部でチ
ャネルインターフェイス変換データ転送部a,b,c,d全て
の要因指示を処理してチャネルインターフェイス変換デ
ータ転送部a,b,c,dに動作指示を行なう。このため、チ
ャネルAからの起動について処理をしている間は、他の
チャネルインターフェイス変換データ転送部についての
処理は行なえない。従って、チャネルA,チャネルB,チャ
ネルC及びチャネルDから同時に起動がかかって来た場
合は、第9図に示すように、チャネルインターフェイス
変換データ転送部aの処理を行ない、その次にチャネル
インターフェイス変換データ転送部b,チャネルインター
フェイス変換データ転送部c,…と処理していくために、
それぞれのチャネルA,B,C,Dに対しての応答速度が遅く
なっていた。
そこで本発明は複数のチャネルから起動がかかった時
であっても高速に処理を行なうことができる複数チャネ
ル機能試験装置を提供することを目的とする。
(課題を解決するための手段) 本発明において、上記の課題を解決するための手段
は、第1図に示すように、複数のチャネル装置を1グル
ープとして、そのグループ内の任意のチャネルで、一の
入出力装置の制御行なうため、インターフェースの変換
及びデータ転送を行なうチャネルインターフェイス変換
データ転送部1-1〜1-nと入出力装置として振る舞う処理
部2とを有する複数チャネル機能試験装置において、上
記処理部を各チャネルに対応して各チャネルとの機能試
験情報を授受する複数のパス処理部3-1〜3-nと、上記各
予め定めた手順で機能試験を行なうべくパス処理部の共
通管理および中継を行なう共通中継部4とから構成した
ことである 〔作用〕 本発明において、処理部を構成する共通中継部は共通
管理および中継を行なうのみであり、チャネル装置との
やりとりの実際の制御は各チャネルに対応してパス処理
部で行なうこととしているから、第5図に示すように、
共通中継部の処理時間tを除いて各チャネルの処理は略
並行して行なわれ、処理時間を短縮することができる。
〔実施例〕
第1図乃至第5図は本発明に係る複数チャネル機能試
験装置の実施例を示すものである。本実施例では従来と
同様に4つのチャネル即ちチャネルA、チャネルB、チ
ャネルC、チャネルDを有する装置の機能を試験する装
置を例として説明する。第1図は、本発明に係る複数チ
ャネル機能試験装置の実施例を示すものである。本実施
例において処理部は各チャネルに対応して設けた4台の
パス処理部3-1〜3-4と、この夫々のパス処理部に接続し
た共通処理部4とから構成されている。尚チャネルイン
ターフェイス変換データ転送部1-1〜1-4は従来と同様に
各チャネルに対応して設けられている。
そして、本実施例においてパス処理部3-1〜3-4はチャ
ネルインターフェイス変換データ転送部1-1〜1-4を介し
てチャネルとの間で起動受付、イニシャルステータスの
送出データ転送起動、データ転送終了、CHE、DVEの送出
等の実際の信号のやりとりを行なう。又、共通中継部4
においては予め入力されている機能試験項目に基づい
て、どのチャネルの処理を行なうかを指定する機番管理
とDVE信号を他のチャネルに転送するDVE中継を行なうも
のとしている。
次に、本実施例の通常の作動を説明する。第2図は、
パス処理部ap3-1にチャネルAから起動がかかり、CHEま
での処理をパス処理部ap3-1が行ない、チャネルCに対
してDVEを送る場合の動作を示すものである。チャネル
Aから起動があると、チャネルインターフェイス変換デ
ータ転送部a1-1はその起動を受け付けてパス処理ap3-1
へ要因指示によって起動があったことを示す。パス処理
部ap3-1は起動のあった機番がどういう状態にあるかを
共通中継部4に問い合せる。次にパス処理部ap3-1は、
問い合わせの結果によって、イニシャルステイタスを決
めてチャネルインターフェイス変換データ転送部a1-1
へとイニシャルステイタス送出を指示すると、チャネル
インターフェイス変換データ転送部a1-1はチャネルA
へイニシャルステイタスを送出する。パス処理部ap3-1
は、データ転送の必要があればチャネルインターフェイ
ス変換データ転送部a1-1へとデータ転送の起動を行な
い、チャネルインターフェイス変換データ転送部a1-1
はチャネルAとの間でデータ転送を行なう。データ転送
が終了すると、チャネルインターフェイス変換データ転
送部a1-1はパス処理部ap3-1へと転送が終了した事を要
因指示する。パス処理部ap3-1はチャネルインターフェ
イス変換データ転送部a1-1へCHEの送出を指示し、チャ
ネルインターフェイス変換データ転送部a1-1はチャネ
ルAへとCHEを送出する。パス処理部ap3-1はDVEをチャ
ネルCへ返すために、パス処理部cp3-3へとDVEを渡すよ
うに共通中継部4へと指示をし、共通中継部4はパス処
理部Cと伝達する。
パス処理部Cは共通中継部4からの指示に従って、チ
ャネルインターフェイス変換データ転送部c1-3へとDVE
送出を指示し、チャネルインターフェイス変換データ転
送部c1-3はチャネルCへDVDを送出する。パス処理部cp
3-3はDVE送出が終了すると、この機番の動作が終了した
事を共通中継部に伝える。
以上の動作を行なうインターフェイス変換データ転送
部1とパス処理部3は、チャネルからのシステムリセッ
ト指示でリセットされる。従って、パス処理部3と共通
中継部4が制御のやりとりを行なっている時にはそのや
りとりが中断される。
第4図は、その場合のパス処理部と共通中継部間の動
きを示している。
第3図は、パス処理部3にシステムリセットがない場
合の、パス処理部3と共通中継部間4のタイムチャート
を示したものである。
パス処理部と共通中継部間の信号は、タグ信号線とデ
ータ信号線から成り立っている。タグ信号線のうちリク
エスト(RQ)は、データの転送要求がある事を示し、ア
クセプト(ACPT)は、RQを受け付けた事を示す信号線で
ある。DATA ONはデータ信号線DATA BUSに転送データが
あることを示す。データレシーブ(DATA RCVE)は、相
手から送られて来たデータを受信したことを示す。END
は、通信終了を示す。レディ(RDY)は、リセット処理
が終了して通信可能な事を示すものである。
第3図は、パス処理部から共通中継部へとデータを送
る場合を示す。パス処理部は、データの送信要求として
RQをオンにし、その要求内容をDATA BUSによって示す。
共通中継部は、要求を受け付ける事をACPTによって示
す。パス処理部は、ACPTがオンになるとRQをオフにす
る。共通中継部は、RQがオンになるとACPTをオフにす
る。パス処理部は、ACPTがオフになるとDATA BUSへとデ
ータを示して、DATA ON信号をオンにする。共通中継部
はデータ受信をDATA RCVDで示す。パス処理部は、DATA
RCVDがオンになったらDATA ONをオフにする。共通中継
部はDATA RCVDをオフにする。データ送信はこれらの繰
り返しで行なわれ、パス処理部は最終データ送信の時は
ENDもオンにすることによって終了を示す。
第4図は、パス処理部と共通中継部が通信中に、パス
処理部がチャネルからのシステムリセット指示でリセッ
トされる場合である。パス処理部は、リセットがかかる
とRDY信号をオフにする。共通中継部はDATA RCVDをオフ
にした後RDYがオフになった事でパス処理部にリセット
がかかったことを知り、通信を中断する。
このように作動する実施例において4つのチャネルか
ら同時に要求があったときには共通中継部4はまず、チ
ャネルAの処理をパス処理部ap3-1に実行させ、次にチ
ャネルBの処理をパス処理部bpに実行させるための機番
管理を時間tの間におこないチャネルBの処理をパス処
理部Bpに実行させる。このような処理を次々に実行して
いき、結果的には各処理は略並行しておこなわれる。こ
こで例えば第2図に示すようにDVE信号をチャネルCに
送出するような処理は第5図中に破線で示したように、
チャネルCに関する処理が終了した段階で行なうように
共通中継部4は機番の管理及びDVEの中継を行なう。
従って本実施例によれば、複数のチャネルからの要求
が重なっても、それらの処理は略並行して行なうことが
できるため、複数のチャネルの機の試験を高速に行なう
ことができる。
〔発明の効果〕
本発明によれば、複数のチャネルからの要求が重なっ
ても、共通中継部4の管理により、夫々の処理はパス処
理部によって略並行して行なうことができるため、複数
チャネルの機の試験を高速に行なうことができる
【図面の簡単な説明】
第1図は本発明の原理及び実施例を示す図、第2図は第
1図に示した複数チャネル機能試験装置の作動を説明す
る図、第3図及び第4図は実施例の作動を示すタイムチ
ャート、第5図は実施例の処理の状態を示す図、第6図
は本発明が適用される装置の概要を示す図、第7図は従
来の複数チャネル機能試験装置を示す構成図、第8図は
従来の複数チャネル機能試験装置の作動を示す図、第9
図は従来の複数チャネル機能試験装置の処理の状態を示
す図である。 1-1〜1-n…チャネルインターフェイス変換データ転送部 2…処理部 3-1〜3-n…パス処理部 4…共通中継部

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】複数のチャネル装置を1グループとして、
    そのグループ内の任意のチャネルで、一の入出力装置の
    制御を行なうため、インターフェースの変換及びデータ
    転送を行なうチャネルインターフェイス変換データ転送
    部(1-1〜1-n)と入出力装置として振る舞う処理部
    (2)とを有する複数チャネル機能試験装置において、 上記処理部を各チャネルに対応して各チャネルとの機能
    試験情報を授受する複数のパス処理部(3-1〜3-n)と、 上記各予め定めた手順で機能試験を行なうべくパス処理
    部の共通管理および中継を行なう共通中継部(4)とか
    ら構成したことを特徴とする複数チャネル機能試験装
    置。
JP1206752A 1989-08-11 1989-08-11 複数チャネル機能試験装置 Expired - Lifetime JPH0810444B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1206752A JPH0810444B2 (ja) 1989-08-11 1989-08-11 複数チャネル機能試験装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1206752A JPH0810444B2 (ja) 1989-08-11 1989-08-11 複数チャネル機能試験装置

Publications (2)

Publication Number Publication Date
JPH0371251A JPH0371251A (ja) 1991-03-27
JPH0810444B2 true JPH0810444B2 (ja) 1996-01-31

Family

ID=16528508

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1206752A Expired - Lifetime JPH0810444B2 (ja) 1989-08-11 1989-08-11 複数チャネル機能試験装置

Country Status (1)

Country Link
JP (1) JPH0810444B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5617995A (en) * 1994-04-22 1997-04-08 Nippon Soken Inc Combustion heater

Also Published As

Publication number Publication date
JPH0371251A (ja) 1991-03-27

Similar Documents

Publication Publication Date Title
JPH0810444B2 (ja) 複数チャネル機能試験装置
EP0355856A1 (en) Daisy chain interrupt processing system
JP3505540B2 (ja) データ転送装置
JPH0769882B2 (ja) クロスコール機能を有する入出力制御システム及びそのシステムにおける動的構成変更方法
JP3893787B2 (ja) 通信方法
JP2522847B2 (ja) プログラマブルコントロ―ラシステム
JPH089792Y2 (ja) ホスト間通信用scsiアダプタ回路
JPH04225452A (ja) 光i/oインタフェース
JPS63288317A (ja) プリンタ
JP2783076B2 (ja) 入出力装置のrqiによる標準入出力インタフェースの先行制御方法
JP2692078B2 (ja) 情報処理装置
JPH0228747A (ja) バス管理方法
JPS6266360A (ja) 優先度制御方式
JPH01276940A (ja) データ転送制御装置
JPS61246863A (ja) デ−タ転送方式
JPH0576821B2 (ja)
JPH03265246A (ja) データ伝送方式
JPS617970A (ja) デ−タ転送制御方式
JPH10326246A (ja) 周辺装置アクセスシステム及び当該システムに用いられるデータ中継装置
JPS6316362A (ja) 通信システム評価方式
JPS63238741A (ja) 伝送制御手順階層処理方式
JPH0367352A (ja) データ転送装置
JPS61264829A (ja) ネツトワ−ク制御装置の割込み制御方式
JPS61269443A (ja) ポ−リング制御方式
JPH01204170A (ja) 分散処理制御方式