JPH0785533B2 - 増幅回路 - Google Patents

増幅回路

Info

Publication number
JPH0785533B2
JPH0785533B2 JP10340989A JP10340989A JPH0785533B2 JP H0785533 B2 JPH0785533 B2 JP H0785533B2 JP 10340989 A JP10340989 A JP 10340989A JP 10340989 A JP10340989 A JP 10340989A JP H0785533 B2 JPH0785533 B2 JP H0785533B2
Authority
JP
Japan
Prior art keywords
capacitor
operational amplifier
switch
circuit
ofs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP10340989A
Other languages
English (en)
Other versions
JPH02283117A (ja
Inventor
道夫 四柳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP10340989A priority Critical patent/JPH0785533B2/ja
Publication of JPH02283117A publication Critical patent/JPH02283117A/ja
Publication of JPH0785533B2 publication Critical patent/JPH0785533B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Filters That Use Time-Delay Elements (AREA)
  • Amplifiers (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は増幅回路、特に演算増幅器を用いた増幅回路に
関する。
〔従来の技術〕
増幅回路を用いた従来の増幅回路としては、第2図に示
すような回路が知られている(Proceedings of the IEE
E vol.71 No.8(1983)p941〜“Switched−Capacitor C
ircuit Desing")。
この増幅回路は、演算増幅器5と、キャパシタC1,C
3と、スイッチS1,S4,S6とから構成されている。スイッ
チS1の一端は増幅回路の入力端1に接続され、演算増幅
器5の出力端は増幅回路の出力端2に接続されている。
スイッチS6の一端は基準電圧源端3に接続され、演算増
幅器5の正転入力端は基準電圧源端4に接続されてい
る。
この増幅回路は、第3図に示すような重ならない2相の
クロックφ1で動作される。クロックφはスイッ
チS1とS4を制御し、クロックφが“H"でスイッチS1,S
4がオン、クロックφが“L"でスイッチS1,S4がオフに
なる。クロックφが“H"でS6はオン、“L"でスイッチ
S6はオフになる。
今、簡単化のため基準電圧源端3,4の基準電圧を0とし
た場合(接地した場合)で考える。演算増幅器5の反転
入力端が接続されているサミング・ノードa点の電位
は、演算増幅器5の正転入力端が接地されているので仮
想接地となり、接地電位即ち0となっている。
クロックφが“H"になっている期間T1では、スイッチ
S1とS4が閉じているのでキャパシタC1の接点a側には、 Q1=−C1Vin ・・・(1) の電荷が充電され(Vinは入力電圧)、キャパシタC3
には電荷は存在しない。
次にスイッチS1とS4がオフになった後期間T2でスイッチ
S6がオンになる。このときキャパシタC1の両端の電位差
は0となるのでキャパシタC1上には電荷は存在できな
い。ところが電荷保存則により期間T1と期間T2の間で節
点a上の電荷は保存されるので、期間T1の時にキャパシ
タC1上に存在した電荷はキャパシタC3上に移る。したが
って期間T2での出力端2の電位をVoutとすると、 Q1=−C3Vout ・・・(2) (1)式と(2)式から、 −C1Vin=−C3Vout ・・・(3) したがって第2図の回路は入力電圧をC1/C3倍する増幅
回路である。
〔発明が解決しようとする課題〕
従来の技術で説明したように、第2図の増幅回路は入力
電圧をC1/C3倍に増幅する回路である。ところが第2図
の増幅回路で用いている演算増幅器5にオフセット電圧
が存在すると、次のような問題が生じる。
演算増幅器にオフセット電圧Vofsが存在すると、反転入
力端の接続されているサミング・ノードa点の電位が仮
想接地の電位からオフセット電圧分だけずれる。仮想接
地の電位は0であるので、結局a点の電位はVofsとな
る。したがって従来の技術で説明した(1)式が、次の
ように変わる。
Q1=−C1(Vin−Vofs) ・・・(5) 期間T2ではキャパシタC1の両端にオフセット電圧の分だ
けの電位差が生じるので、 Q1′=C1Vofs ・・・(6) だけの電荷がキャパシタC1上に存在する。したがって期
間T2ではキャパシタC3上の電荷は(Q1−Q1′)となり、
出力端2の電位Voutは次のようになる。
Q1−Q1′=−C3(Vout−Vofs) ・・・(7) (5)式と(6)式から、 −C1(Vin−Vofs)−C1Vofs =−C3(Vout−Vofs) ・・・(8) したがって出力電圧Voutは、入力電圧VinをC1/C3倍した
値から演算増幅器のオフセット電圧だけずれることにな
る。演算増幅器を用いる素子を微細化するとオフセット
電圧が増加することが一般的に知られているが、演算増
幅器をMOS回路で構成した場合、オフセット電圧は数mV
から20mV位になり、入力電圧は最大2Vから3V位であるの
で0.1%〜1%程度の誤差を生じ、高精度な演算ができ
ないことになる。
本発明の目的は、高精度の演算を可能とすると共に、演
算増幅器に用いる素子を微細化できる増幅回路を提供す
ることにある。
〔課題を解決するための手段〕
本発明の増幅回路は、 一端が入力端に接続された第1のスイッチ回路と、 一端が前記第1のスイッチ回路の他端に接続された第1
の容量と、 反転入力端が前記第1の容量の他端に接続され、正転入
力端が第1の基準電圧源端に接続された演算増幅器と、 一端が前記第1の容量の一端に接続された第2のスイッ
チ回路と、 一端が第2のスイッチ回路の他端に接続され、他端が第
1の容量の他端に接続された第2の容量と、 一端が前記第2の容量の一端に接続され、他端が第2の
基準電圧源端に接続された第3のスイッチ回路と、 一端が前記演算増幅器の反転入力端に接続され、他端が
前記演算増幅器の出力端に接続された第4のスイッチ回
路と、 一端が前記第1の容量の一端に接続され、他端が前記演
算増幅器の出力端に接続された第5のスイッチ回路とを
有している。
〔実施例〕
第1図は、本発明の一実施例を示す回路図である。
この増幅回路は、一端が入力端1に接続された第1のス
イッチS1と、一端が第1のスイッチS1の他端に接続され
た第1のキャパシタC1と、反転入力端が第1のキャパシ
タC1の他端に接続され、正転入力端が基準電圧源端4に
接続された演算増幅器5と、一端が第1のキャパシタC1
の一端に接続された第2のスイッチS2と、一端が第2の
スイッチS2の他端に接続され、他端が第1のキャパシタ
C1の他端に接続された第2のキャパシタC2と、一端が第
2のキャパシタC2の一端に接続された、他端が基準電圧
源端3に接続された第3のスイッチS3と、一端が演算増
幅器5の反転入力端に接続され、他端が演算増幅器5の
出力端に接続された第4のスイッチS4と、一端が第1の
キャパシタC1の一端に接続され、他端が演算増幅器5の
出力端に接続された第5のスイッチS5とを有している。
このような構成の増幅回路のスイッチS1,S2,S4はクロッ
クφで制御され、スイッチS3,S5はクロックφで制
御される。各スイッチはそのクロックが“H"でオンし、
“L"でオフとなる。クロックφとφは、それぞれ重
ならない2相のクロックで、第3図に示したクロックと
同じクロックである。
以下、第1図と第3図に基づいて本実施例の動作を詳し
く説明する。説明を簡単にするために基準電圧源の電位
を0として、すなわち基準電圧源端3,4は接地されてい
るものとして考える。また、演算増幅基5のオフセット
電圧をVofsとする。
クロックφが“H"である期間T1はスイッチS1,S2,S4
オンとなって、キャパシタC1は入力電圧Vinをサンプリ
ングする。このときサミング・ノードa点の電位は、演
算増幅器5の仮想接地により0となるはずであるが、演
算増幅器5にオフセット電圧Vofsが存在するとオフセッ
ト電圧の分だけ仮想接地からずれてVofsとなっている。
このときのキャパシタC1の節点a側に充電される電荷Q1
は、 Q1=−C1(Vin−Vofs) ・・・(10) と表される。一方、キャパシタC2上の電荷Q2は、 Q2=−C2(Vin−Vofs) ・・・(11) と表される。
次に、クロックφがオフになりクロックφがオンと
なる期間T2では、各キャパシタ上に充電される電荷
Q1′,Q2′はそれぞれ次のように表される。
Q1′=−C1(Vout−Vofs) ・・・(12) Q2′=C2Vofs ・・・(13) ただしVoutは出力端2の電圧である。期間T1とT2の間の
節点aに関する電荷保存則により、 Q1+Q2=Q1′+Q2′ ・・・(14) となる。(14)式に(10)式〜(13)式を代入すると、 −C1(Vin−Vofs)−C2(Vin−Vofs) =−C1(Vout−Vofs)+C2Vofs ・・・(15) となる。(16)式を見るとわかるように本実施例の回路
は、入力電圧と(C1+C2)/C1倍に増幅回路であり、演
算増幅器5のオフセット電圧が存在してもそれに影響さ
れない。したがって高精度な演算が可能である。
〔発明の効果〕
以上に詳しく説明したように、本発明によれば、演算増
幅器にオフセット電圧が存在しても、それに影響されな
い高精度な増幅回路を提供することができる。また、演
算増幅器に用いる素子を微細化するとオフセット電圧が
増加することが一般的に知られているが、本発明ではオ
フセット電圧の影響を受けることがないので素子を微細
化でき、それに伴う高速化,小面積化などの利点も生じ
る。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路図、 第2図は従来の増幅回路を示す回路図、 第3図はクロックのタイミング図である。 1……入力端 2……出力端 3,4……基準電圧源端 5……演算増幅器

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】一端が入力端に接続された第1のスイッチ
    回路と、 一端が前記第1のスイッチ回路の他端に接続された第1
    の容量と、 反転入力端が前記第1の容量の他端に接続され、正転入
    力端が第1の基準電圧源端に接続された演算増幅器と、 一端が前記第1の容量の一端に接続された第2のスイッ
    チ回路と、 一端が第2のスイッチ回路の他端に接続され、他端が第
    1の容量の他端に接続された第2の容量と、 一端が前記第2の容量の一端に接続され、他端が第2の
    基準電圧源端に接続された第3のスイッチ回路と、 一端が前記演算増幅器の反転入力端に接続され、他端が
    前記演算増幅器の出力端に接続された第4のスイッチ回
    路と、 一端が前記第1の容量の一端に接続され、他端が前記演
    算増幅器の出力端に接続された第5のスイッチ回路とを
    有する増幅回路。
JP10340989A 1989-04-25 1989-04-25 増幅回路 Expired - Lifetime JPH0785533B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10340989A JPH0785533B2 (ja) 1989-04-25 1989-04-25 増幅回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10340989A JPH0785533B2 (ja) 1989-04-25 1989-04-25 増幅回路

Publications (2)

Publication Number Publication Date
JPH02283117A JPH02283117A (ja) 1990-11-20
JPH0785533B2 true JPH0785533B2 (ja) 1995-09-13

Family

ID=14353255

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10340989A Expired - Lifetime JPH0785533B2 (ja) 1989-04-25 1989-04-25 増幅回路

Country Status (1)

Country Link
JP (1) JPH0785533B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2108054C (en) * 1992-10-13 2003-04-08 Shigeo Tanaka Audio-visual control apparatus for determining a connection of appliances and controlling functions of appliances
JP2007043433A (ja) * 2005-08-03 2007-02-15 Renesas Technology Corp 半導体集積回路装置
KR101919056B1 (ko) * 2011-04-28 2018-11-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 회로

Also Published As

Publication number Publication date
JPH02283117A (ja) 1990-11-20

Similar Documents

Publication Publication Date Title
JPS6244597Y2 (ja)
JPH0211173B2 (ja)
JP2835347B2 (ja) サンプリンングされたアナログ電流蓄積用回路
JP2762868B2 (ja) 電圧比較回路
JPH03167699A (ja) 全波整流及び積分処理機能を有する切り替えコンデンサ付きmos集積回路
US4808942A (en) Continuous mode auto-zero offset amplifier or integrator
JPH0211172B2 (ja)
JP2000022500A (ja) スイッチトキャパシタ回路
JPH0785533B2 (ja) 増幅回路
KR940000702B1 (ko) 조절가능한 cmos 히스테리시스 제한기와, 출력신호 발생방법, 및 신호 처리방법
JPH06232706A (ja) 比較器
JPH0927731A (ja) スイッチトキャパシタ乗算器
JP3991350B2 (ja) スイッチトキャパシタ回路
JPH05243857A (ja) オフセット不感型スイッチトキャパシタ増幅回路
JP3703387B2 (ja) サンプル&ホールド回路
JPH0660688A (ja) サンプル・ホールド回路
SU1635222A1 (ru) Аналоговое запоминающее устройство
JPH0640617B2 (ja) スイツチト・キヤパシタ・フイルタ
JPS6345918A (ja) 基準電圧回路
JPH0695635B2 (ja) レベルシフト回路
JPS637487B2 (ja)
JP3463316B2 (ja) オートオフセットキャンセル回路
JPS61264812A (ja) 容量帰還形増幅器
JPH02173575A (ja) ピーク値保持回路
JPH0253828B2 (ja)

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080913

Year of fee payment: 13

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080913

Year of fee payment: 13

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090913

Year of fee payment: 14

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 14

Free format text: PAYMENT UNTIL: 20090913