JPH0744416B2 - 対数圧縮回路 - Google Patents
対数圧縮回路Info
- Publication number
- JPH0744416B2 JPH0744416B2 JP7527385A JP7527385A JPH0744416B2 JP H0744416 B2 JPH0744416 B2 JP H0744416B2 JP 7527385 A JP7527385 A JP 7527385A JP 7527385 A JP7527385 A JP 7527385A JP H0744416 B2 JPH0744416 B2 JP H0744416B2
- Authority
- JP
- Japan
- Prior art keywords
- logarithmic compression
- compression circuit
- transistor
- circuit
- input terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/12—Arrangements for performing computing operations, e.g. operational amplifiers
- G06G7/24—Arrangements for performing computing operations, e.g. operational amplifiers for evaluating logarithmic or exponential functions, e.g. hyperbolic functions
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明は対数圧縮回路に係り、特にトランジスタを用い
て対数圧縮を行う対数圧縮回路に関する。
て対数圧縮を行う対数圧縮回路に関する。
以下、従来の対数圧縮回路に関して図を用いて説明す
る。
る。
第3図(a),(b)は従来の対数圧縮回路の構成図で
あり、1はオプアンプ、2は対数圧縮用トランジスタ、
3は反転入力端子、4は非反転入力端子である。3に流
入する信号電流は2の対数圧縮用トランジスタで対数圧
縮した電圧に変換される。(a)の回路においては、対
数圧縮用トランジスタ2のベース端子はコレクタ端子と
接続され、(b)の回路においては、対数圧縮用トラン
ジスタ2のベース端子は非反転入力端子4に接続され
る。
あり、1はオプアンプ、2は対数圧縮用トランジスタ、
3は反転入力端子、4は非反転入力端子である。3に流
入する信号電流は2の対数圧縮用トランジスタで対数圧
縮した電圧に変換される。(a)の回路においては、対
数圧縮用トランジスタ2のベース端子はコレクタ端子と
接続され、(b)の回路においては、対数圧縮用トラン
ジスタ2のベース端子は非反転入力端子4に接続され
る。
(a)の回路構成では回路は発振しにくいが、低信号電
流の場合に対数圧縮特性が劣化するという欠点があり、
(b)の回路構成では対数圧縮特性は良いが、高信号電
流の場合に回路が発振しやすいという欠点があった。
流の場合に対数圧縮特性が劣化するという欠点があり、
(b)の回路構成では対数圧縮特性は良いが、高信号電
流の場合に回路が発振しやすいという欠点があった。
本発明の目的は上記従来技術の問題点に鑑み、低信号電
流時における対数圧縮特性の劣化と高信号電流時におけ
る回路の発振を除去する事にある。
流時における対数圧縮特性の劣化と高信号電流時におけ
る回路の発振を除去する事にある。
上記目的は、オペアンプと、このオペアンプの一方の入
力端子と出力端子とにエミッタ及びコレクタが接続され
た対数圧縮用トランジスタと、を有する対数圧縮回路に
おいて、 前記対数圧縮用トランジスタのベースを前記オペアンプ
の前記一方の入力端子又は前記オペアンプの他方の入力
端子に選択的に接続するスイッチ手段を設けたことを特
徴とする本発明の対数圧縮回路によって達成される。
力端子と出力端子とにエミッタ及びコレクタが接続され
た対数圧縮用トランジスタと、を有する対数圧縮回路に
おいて、 前記対数圧縮用トランジスタのベースを前記オペアンプ
の前記一方の入力端子又は前記オペアンプの他方の入力
端子に選択的に接続するスイッチ手段を設けたことを特
徴とする本発明の対数圧縮回路によって達成される。
以下、本発明の実施例を図面を用いて詳細に説明する。
第1図(a),(b)は本発明の対数圧縮回路の実施例
であり、(a)は対数圧縮用トランジスタとしてNPN型
トランジスタを用いた場合の回路図であり、(b)は対
数圧縮用トランジスタとしてPNP型トランジスタを用い
た場合の回路図である。第1図(a),(b)におい
て、1はオプアンプ、2,2′は対数圧縮用トランジスタ
を示し、2はNPN型トランジスタ、2′はPNP型トランジ
スタである。3は反転入力端子、4は非反転入力端子、
8はスイッチ手段でここでは機械的なスイッチ手段であ
る電磁リレー等のリレーを用いる。5,6はリレー8の接
点を示し、7はリレー8の共通接点を示す。接点5は対
数圧縮用トランジスタ2,2′のコレクタ端子と接続さ
れ、接点6はオプアンプ1の非反転入力端子4と接続さ
れ、共通接点7は対数圧縮用トランジスタ2,2′のベー
ス端子と接続される。
であり、(a)は対数圧縮用トランジスタとしてNPN型
トランジスタを用いた場合の回路図であり、(b)は対
数圧縮用トランジスタとしてPNP型トランジスタを用い
た場合の回路図である。第1図(a),(b)におい
て、1はオプアンプ、2,2′は対数圧縮用トランジスタ
を示し、2はNPN型トランジスタ、2′はPNP型トランジ
スタである。3は反転入力端子、4は非反転入力端子、
8はスイッチ手段でここでは機械的なスイッチ手段であ
る電磁リレー等のリレーを用いる。5,6はリレー8の接
点を示し、7はリレー8の共通接点を示す。接点5は対
数圧縮用トランジスタ2,2′のコレクタ端子と接続さ
れ、接点6はオプアンプ1の非反転入力端子4と接続さ
れ、共通接点7は対数圧縮用トランジスタ2,2′のベー
ス端子と接続される。
第1図(a)において、反転入力端子3に低信号電流が
流入する場合はリレー8の共通接点7と接点6とが接続
され、反転入力端子3に高信号電流が流入する場合は、
リレー8の共通接点7と接点5とが接続される。
流入する場合はリレー8の共通接点7と接点6とが接続
され、反転入力端子3に高信号電流が流入する場合は、
リレー8の共通接点7と接点5とが接続される。
第1図(b)において、反転入力端子3から低信号電流
が流出する場合はリレー8の共通接点7と接点6とが接
続され、反転入力端子3から高信号電流が流出する場合
はリレー8の共通接点7と接点5とが接続される。
が流出する場合はリレー8の共通接点7と接点6とが接
続され、反転入力端子3から高信号電流が流出する場合
はリレー8の共通接点7と接点5とが接続される。
第2図は本発明の対数圧縮回路の他の実施例であり第1
図(a)に示した実施例のリレー8の代りに電子的なス
イッチ手段を用いた場合であり、ここではMOS型FET9,10
が用いられる。反転入力端子3に低信号電流が流入する
場合はMOS型FET10のゲートに信号を入力し、MOS型FET10
を導通状態とする。反転入力端子3に高信号電流が流入
する場合はMOS型FET9のゲートに信号を入力し、MOS型FE
T9を導通状態とする。スイッチ手段はMOS型FET9,10のよ
うな半導体素子を用いれば、本発明の対数圧縮回路の半
導体基板上に前記半導体素子を形成する事も可能で、外
部からの制御が容易で、安価な対数圧縮回路を構成する
事ができる。
図(a)に示した実施例のリレー8の代りに電子的なス
イッチ手段を用いた場合であり、ここではMOS型FET9,10
が用いられる。反転入力端子3に低信号電流が流入する
場合はMOS型FET10のゲートに信号を入力し、MOS型FET10
を導通状態とする。反転入力端子3に高信号電流が流入
する場合はMOS型FET9のゲートに信号を入力し、MOS型FE
T9を導通状態とする。スイッチ手段はMOS型FET9,10のよ
うな半導体素子を用いれば、本発明の対数圧縮回路の半
導体基板上に前記半導体素子を形成する事も可能で、外
部からの制御が容易で、安価な対数圧縮回路を構成する
事ができる。
以上の実施例において、スイッチ手段を切り換える事に
より、高信号電流時においては第3図(a)に示した高
信号電流時に回路が発振しない回路を用い、低信号電流
時においては第3図(b)に示した低信号電流時に対数
圧縮特性が劣下しない回路を用いれば、広範囲の信号電
流に対応できる対数圧縮回路を提供する事ができる。
より、高信号電流時においては第3図(a)に示した高
信号電流時に回路が発振しない回路を用い、低信号電流
時においては第3図(b)に示した低信号電流時に対数
圧縮特性が劣下しない回路を用いれば、広範囲の信号電
流に対応できる対数圧縮回路を提供する事ができる。
以上、詳細に説明したように、本発明の対数圧縮回路に
よれば、スイッチ手段を設ける事により、高信号電流時
における回路の発振と低信号電流時における対数圧縮特
性の劣化を防止し、安価で、広範囲の信号電流に対応で
きる対数圧縮回路を提供する事ができる。
よれば、スイッチ手段を設ける事により、高信号電流時
における回路の発振と低信号電流時における対数圧縮特
性の劣化を防止し、安価で、広範囲の信号電流に対応で
きる対数圧縮回路を提供する事ができる。
第1図は本発明の対数圧縮回路の実施例である。(a)
は対数圧縮用トランジスタとしてNPN型トランジスタを
用いた場合の回路図であり、(b)は対数圧縮用トラン
ジスタとしてPNP型トランジスタを用いた場合の回路図
である。 第2図は本発明の対数圧縮回路の他の実施例である。 第3図は従来の対数圧縮回路の回路図である。(a)は
高信号電流に適する対数圧縮回路の回路図であり、
(b)は低信号電流に適する対数圧縮回路の回路図であ
る。 1……オプアンプ、2,2′……対数圧縮用トランジス
タ、3……反転入力端子、4……非反転入力端子、5,6
……接点、7……共通接点、8……リレー、9,10……MO
S型FET。
は対数圧縮用トランジスタとしてNPN型トランジスタを
用いた場合の回路図であり、(b)は対数圧縮用トラン
ジスタとしてPNP型トランジスタを用いた場合の回路図
である。 第2図は本発明の対数圧縮回路の他の実施例である。 第3図は従来の対数圧縮回路の回路図である。(a)は
高信号電流に適する対数圧縮回路の回路図であり、
(b)は低信号電流に適する対数圧縮回路の回路図であ
る。 1……オプアンプ、2,2′……対数圧縮用トランジス
タ、3……反転入力端子、4……非反転入力端子、5,6
……接点、7……共通接点、8……リレー、9,10……MO
S型FET。
Claims (7)
- 【請求項1】オペアンプと、このオペアンプの一方の入
力端子と出力端子とにエミッタ及びコレクタが接続され
た対数圧縮用トランジスタと、を有する対数圧縮回路に
おいて、 前記対数圧縮用トランジスタのベースを前記オペアンプ
の前記一方の入力端子又は前記オペアンプの他方の入力
端子に選択的に接続するスイッチ手段を設けたことを特
徴とする対数圧縮回路。 - 【請求項2】特許請求の範囲第1項記載の対数圧縮回路
において、前記スイッチ手段は機械的なスイッチ手段で
ある対数圧縮回路。 - 【請求項3】特許請求の範囲第1項記載の対数圧縮回路
において、前記スイッチ手段は電子的なスイッチ手段で
ある対数圧縮回路。 - 【請求項4】特許請求の範囲第1項記載の対数圧縮回路
において、前記対数圧縮用トランジスタはPNPトランジ
スタである対数圧縮回路。 - 【請求項5】特許請求の範囲第1項記載の対数圧縮回路
において、前記対数圧縮用トランジスタはNPNトランジ
スタである対数圧縮回路。 - 【請求項6】特許請求の範囲第2項記載の対数圧縮回路
において、前記スイッチ手段は電磁リレーである対数圧
縮回路。 - 【請求項7】特許請求の範囲第3項記載の対数圧縮回路
において、前記スイッチ手段はMOS型FETである対数圧縮
回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7527385A JPH0744416B2 (ja) | 1985-04-11 | 1985-04-11 | 対数圧縮回路 |
US06/848,292 US4714844A (en) | 1985-04-11 | 1986-04-04 | Logarithmic compression circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7527385A JPH0744416B2 (ja) | 1985-04-11 | 1985-04-11 | 対数圧縮回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61234610A JPS61234610A (ja) | 1986-10-18 |
JPH0744416B2 true JPH0744416B2 (ja) | 1995-05-15 |
Family
ID=13571457
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7527385A Expired - Fee Related JPH0744416B2 (ja) | 1985-04-11 | 1985-04-11 | 対数圧縮回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4714844A (ja) |
JP (1) | JPH0744416B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5201681A (en) * | 1987-02-06 | 1993-04-13 | Canon Kabushiki Kaisha | Method of emitting electrons |
US5010410A (en) * | 1989-10-16 | 1991-04-23 | Eastman Kodak Company | Method and apparatus for signal companding |
US5111076A (en) * | 1990-09-05 | 1992-05-05 | Min Ming Tarng | Digital superbuffer |
US5278516A (en) * | 1990-11-19 | 1994-01-11 | Canon Kabushiki Kaisha | Buffer circuit |
US5198816A (en) * | 1991-08-30 | 1993-03-30 | Eg&G, Inc. | General purpose system for digitizing an analog signal |
JPH09200031A (ja) * | 1996-01-19 | 1997-07-31 | Canon Inc | 相補型トランジスタ出力回路 |
US20060028260A1 (en) * | 2004-08-04 | 2006-02-09 | Baumgartner Richard A | Logarithmic amplifier with base and emitter in feedback path |
US8284971B2 (en) * | 2008-11-21 | 2012-10-09 | Envoy Medical Corporation | Logarithmic compression systems and methods for hearing amplification |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3735149A (en) * | 1971-07-01 | 1973-05-22 | Nippon Electric Co | Operational circuit |
GB1559835A (en) * | 1975-10-01 | 1980-01-30 | Bergen J A W P Van | Ear ornament clips |
DE2744249B2 (de) * | 1977-10-01 | 1980-01-31 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Schaltungsanordnung zur wahlweisen Dynamik-Kompression oder -Expansion |
GB1595895A (en) * | 1977-11-07 | 1981-08-19 | Avo Ltd | Electronic circuits |
JPS55157725A (en) * | 1979-05-29 | 1980-12-08 | Olympus Optical Co Ltd | Photocurrent amplifier circuit |
US4506174A (en) * | 1982-11-12 | 1985-03-19 | General Signal Corporation | Square root circuit with stable linear cut-off |
SU1117660A1 (ru) * | 1983-03-28 | 1984-10-07 | Предприятие П/Я А-3726 | Логарифмический преобразователь |
-
1985
- 1985-04-11 JP JP7527385A patent/JPH0744416B2/ja not_active Expired - Fee Related
-
1986
- 1986-04-04 US US06/848,292 patent/US4714844A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US4714844A (en) | 1987-12-22 |
JPS61234610A (ja) | 1986-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880010575A (ko) | 논리회로 | |
CA2244720A1 (en) | Charge sensitive amplifier with high common mode signal rejection | |
JPH0744416B2 (ja) | 対数圧縮回路 | |
KR910007240A (ko) | 전류 미러 회로 | |
JPS6221632U (ja) | ||
JPH01134985U (ja) | ||
JPH021408B2 (ja) | ||
JPH0226815B2 (ja) | ||
JPH08139014A (ja) | スイッチ回路装置 | |
JPS597244B2 (ja) | ウインドガタコンパレ−タ | |
JPS61148906A (ja) | Mos増幅出力回路 | |
JPH0317469Y2 (ja) | ||
JP3100804B2 (ja) | アナログスイッチ | |
JPH03196279A (ja) | 演算増幅器 | |
JPS6232640U (ja) | ||
SU1083337A2 (ru) | Двухтактный усилитель мощности с защитой | |
JPS6029241Y2 (ja) | 信号選択切換回路 | |
JPH03103631U (ja) | ||
JP2647233B2 (ja) | ホール素子 | |
JPS6024714A (ja) | 音声ミキシング回路 | |
JPH0157362B2 (ja) | ||
JPS61195640U (ja) | ||
JPH0548350A (ja) | アラーム機能付き出力バツフア回路 | |
JPS6033721A (ja) | 信号クリッピング回路 | |
JPH0787319B2 (ja) | 増幅回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |