JPH0728440A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPH0728440A
JPH0728440A JP5169148A JP16914893A JPH0728440A JP H0728440 A JPH0728440 A JP H0728440A JP 5169148 A JP5169148 A JP 5169148A JP 16914893 A JP16914893 A JP 16914893A JP H0728440 A JPH0728440 A JP H0728440A
Authority
JP
Japan
Prior art keywords
display
data
video memory
display data
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5169148A
Other languages
English (en)
Inventor
Tomonori Hirai
智則 平井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP5169148A priority Critical patent/JPH0728440A/ja
Publication of JPH0728440A publication Critical patent/JPH0728440A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】本発明は、カラー表示や階調表示を行わない場
合そのビデオメモリの使用領域を見直して、実際表示可
能な画素より大きいビデオメモリ空間を確保し、ハード
ウェアの制御によって画面をスクロール、あるいは画面
分割等を行う機能を実現したことを主な特徴とする。 【構成】モノクロモードが指定されたとき、表示制御部
2は表示データのアドレス制御と表示モードの切り替え
制御を行い、各ラインの先頭アドレスが仮想表示空間の
表示するデータが連続したアドレス空間とはならないた
め、ビデオメモリからのデータの読出しのためのアドレ
ス制御を行う。表示データ制御部3は読み出したデータ
をビット単位に切り出して不要ビット位置に“0”を書
き込み表示データ変換部4へ出力し、同変換部4はカラ
ーや快調表示で用いる変換テーブルの内モノクロ表示で
用いるエントリのみ使用し、表示装置5へ出力する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、特に小型の計算機シ
ステムに用いて好適なディスプレイ拡張機能を持った表
示制御装置に関する。
【0002】
【従来の技術】マンマシンインタフェースの中核となる
ディスプレイ装置には益々高度な機能が要求される。多
色表示、高解像度表示、マルチウインドウ表示、画面ス
クロール表示、画面分割表示等がその代表例である。パ
ーソナルコンピュータ等、比較的小型の計算機システム
に於いても同様であり、8色表示、640×200ドッ
ト(CGA)から始まって、現在では、256色表示、
640×480ドット(VGA)表示のものが標準的に
なりつつある。
【0003】ところで、パーソナルコンピュータの分野
では、数あるCRT用のカラーアプリケーションプログ
ラムを、カラーLCDを標準で持つ場合を除き、標準で
持つフラットパネルディスプレイに、階調表示によって
代替表示することが多い。
【0004】この際、ビデオメモリは、256色同時表
示可能なシステムの場合、1画素あたり8ビットの情報
が必要であり、また、16階調表示の場合でも1画素あ
たり4ビットの情報が必要である。
【0005】しかし、カラー表示や階調表示を行わない
場合、1画素あたり1ビットのデータ容量で済み、必要
なビデオメモリ空間は前述した例のようなカラーや階調
表示の場合に比べ、それぞれ1/8、1/4の空間でよ
い。
【0006】
【発明が解決しようとする課題】パーソナルコンピュー
タの分野では上位互換を有することが必須であり、上位
のハードウェアを備えることにより、例えば、VGAア
プリケーションプログラムをサポートするためのハード
ウェアを持つパーソナルコンピュータにおいて、CGA
用アプリケーションプログラムあるいはEGA用アプリ
ケーションをも実行できることが要求される。この場
合、ビデオメモリにはかなりの空き空間が生じ、資源の
無駄となる。
【0007】本発明は上記事情に鑑みてなされたもので
あり、カラー表示や階調表示を行わない場合に、そのビ
デオメモリの使用領域を見直して、実際表示可能な画素
より大きいビデオメモリ空間を確保し、ハードウェアの
制御によって画面をスクロール、あるいは画面分割等を
行う機能を実現し、ビデオメモリの効率的使用と表示機
能の強化を図った表示制御装置を提供することを目的と
する。
【0008】
【課題を解決するための手段】本発明は、少なくともカ
ラーもしくは階調修飾表示が可能な計算機システムに於
いて、表示制御装置を、表示データが格納されるビデオ
メモリと、外部から指定される表示モードに従い、ビデ
オメモリが持つアドレス空間のどの領域を表示するかを
指定する表示制御部と、表示モードに従いマッピングさ
れビデオメモリに書き込まれる表示データをアドレス表
示部が出力するアドレスに従い読み出し、読み出された
表示データをビット単位で切り出す表示データ制御部
と、表示データを出力すると共に、表示データ以外のそ
れぞれに定義される表示データの修飾を行う表示データ
変換部で構成したものである。
【0009】表示制御部は、表示の先頭が設定され記憶
されるスタートアドレスレジスタと、表示モードに従い
ビデオメモリに連続もしくは不連続にマッピングされ記
憶される表示データを読み出すためのアドレスを生成出
力するアドレス発生回路で構成される。
【0010】また、表示モードにモノクロモードを持
ち、このモードが設定された時、表示データ制御部は、
読み出された表示データの一部に定数“0”を強制的に
付加し表示データ変換部に出力することを特徴とする。
更に、モノクロモード時、ビデオメモリの空き空間に更
に表示データを書き込み、スクロール制御を行うことを
特徴とする。
【0011】
【作用】モノクロモードが指定されたとき、表示制御部
は表示データのドレス制御と表示モードの切り替え制御
を行い、各ラインの先頭アドレスは仮想表示空間の表示
するデータが連続したアドレス空間とはならないためビ
デオメモリからのデータの読み出しのためのアドレス制
御を行う。表示データ制御部は読み出したデータをビッ
ト単位に切り出して不要ビット位置に“0”を書き込
み、表示データ変換部へ出力する。表示データ変換部で
は、カラーや快調表示で用いる変換テーブルの内モノク
ロ表示で用いるエントリのみ使用し、表示回路へ出力す
る。
【0012】一方、カラーもしくは階調表示の場合はす
べてのエントリを使用し、表示データの色もしくは階調
修飾を行い表示系に出力する。空きメモリ空間に他の表
示データを書き込み、スクロール、画面分割制御を行う
ことにより、モノクロモードは実際表示可能な空間より
大きなビデオメモリ空間を持ち、仮想的に実際の表示サ
イズより大きなディスプレイを使用しているように使用
出来、かつビデオメモリを有効に使用することができ
る。
【0013】
【実施例】以下、図面を使用して本発明の実施例につい
て説明する。図1は本発明の実施例を示すブロック図で
ある。図において、符号1は、ビデオメモリである。ビ
デオメモリ1は図示せぬCPUによって表示データが書
き込まれ、表示モードに従いそのアドレスマッピングが
異なる。カラーもしくは階調表示の際には連続的に、ま
た、モノクロモードの際には不連続アドレス領域その表
示データが書き込まれる。ビデオメモリ1のマッピング
例を図2に、モノクロモード時におけるビデオメモリ空
間とディスプレイ画素の対応例を図3に示す。
【0014】符号2は表示制御部である。表示制御部2
はビデオメモリ1に対し、表示のためにアドレスを供給
するものであり、スタートアドレスレジスタとそのオフ
セットが与えられるアドレス生成回路から構成される。
【0015】符号3は表示データ制御部である。表示デ
ータ制御部3は、ビデオメモリ1から読み出したデータ
をビット単位で切り出し、後述するカラールックアップ
テーブル(LUT)のエントリを指すデータに変換す
る。データフォーマットの例を図4に示す。
【0016】符号4は表示データ変換部である。表示デ
ータ変換部4はルークアップテーブル(LUT)を内蔵
し、ビデオメモリ1の出力に従いデータ変換(色もしく
は階調修飾)して表示系に出力する。図5にその関係が
示されている。
【0017】符号5は表示装置であり、例えば、パーソ
ナルコンピュータが持つフラットパネルディスプレイで
ある。図6にこのフラットパネルが持つ物理画面とビデ
オメモリが持つ仮想画面との関係が示されている。
【0018】図2乃至図6は本発明の実施例の動作を説
明するために引用した図であり、図2はビデオメモリの
マッピング例、図3はビデオメモリ空間とディスプレイ
の画素との対応例を示す図、図4はルークアップテーブ
ル(LUT)を構成する各エントリのデータフォーマッ
ト例、図5はカラールックアップテーブルの例、図6は
仮想ディスプレイ画面をそれぞれ示す。
【0019】以下、本発明の実施例の動作について説明
する。ここで例に挙げるシステムは、カラー表示は、2
56色同時表示可能であるとし、1バイトが1ピクセル
の表示データに対応する。この1バイトのデータがLU
T(LOOK UP table :この場合256エントリのテーブ
ルである)の各エントリを指し表示データに変換されデ
ィスプレイに出力される構成であるとする。
【0020】従って、モノクロ表示において、LUTは
2エントリのみでよいため、1ピクセルの表示データは
1ビットで表現することが可能であり、1ビットのデー
タを表示データ制御部3で8ビットに拡張して、LUT
を参照出来るようにすれば、カラー表示モードに比べて
8倍の空間を表示することが可能となる。
【0021】本発明の表示制御装置全体のブロック構成
が図1に示されている。表示制御部1は、表示データの
アドレス制御と表示モードの切り替え制御を行う。モノ
クロモード時は、ビデオメモリ空間のどの領域を表示さ
せるかを制御する。
【0022】上記表示制御部1は、表示の先頭を指定す
るレジスタなどを持つ。ビデオメモリ1の空間がリニア
にマッピングされているとすれば、仮想表示空間(N×
M)中の表示可能な空間(n×m)は不連続空間とな
る。この様子は図2に示されている。
【0023】従って、各ラインの先頭アドレスは、仮想
表示空間の表示するデータが連続したアドレス空間とな
らないので、ビデオメモリ1からのデータ読み出しのた
めのアドレス制御が必要である。表示データ制御部2
は、読み出したデータをビット単位に切り出してLUT
のエントリを示すデータに拡張する。
【0024】モノクロモードのためLUTのエントリは
2つだけ使用出来ればよく、LSBにビットのデータを
入れ、上位ビットには、データ“0”を強制挿入する。
このデータを表示データ変換部4へ出力する。このメカ
ニズムが図4に示されている。
【0025】表示データ変換部4は、モノクロモードで
は、カラーや階調表示で用いる変換テーブル(LUT)
のうち2つのエントリーのみを使用する。ビデオメモリ
1はカラー(階調)表示が可能な空間を持ち、モノクロ
モード時は、通常の表示データの他に、空き領域にデー
タの更新情報を書き込み、スクロールに使用されたり、
あるいは他の表示データが書き込まれ、画面分割のため
に便利なように使用される。これら制御は図示せぬCP
Uあるいは表示制御部2が行う。
【0026】スクロールや画面分割制御については、市
販されているマイコンと表示描画用チップに、適当にプ
ログラムすることによりなされるため、ここでの説明は
省略する。
【0027】上述したように本発明の実施例によれば、
比較的小型の計算機システムにて、カラー・階調表示を
行わない場合、ビデオメモリの使用領域を見直すことで
仮想ディスプレイを実現し、ビデオメモリを有効に利用
することができる。
【0028】図5の仮想ディスプレイ概念図に示される
ように、ビデオメモリ空間中の任意の位置に書き込まれ
たデータ空間を表示させることができる。表示制御はハ
ードウェアで行い、表示開始のアドレスを指定はソフト
ウェアで行う。
【0029】
【発明の効果】以上説明のように本発明の表示制御装置
によれば、比較的小型の計算機システムにて、カラー・
階調表示を行わない場合に、ビデオメモリの使用領域を
見直すことで、仮想ディスプレイを実現し、ビデオメモ
リを有効に利用することができる。
【図面の簡単な説明】
【図1】本発明の実施例に於ける装置の構成を示すブロ
ック図。
【図2】上記実施例の動作を説明するためのビデオメモ
リのマッピング例を示す図。
【図3】上記実施例の動作を説明するための、モノクロ
モード時におけるビデオメモリ空間とディスプレイ画素
の対応を示す図。
【図4】上記実施例の動作を説明するための、LUTの
データフォーマットの例を示す図。
【図5】上記実施例の動作を説明するための、カラール
ックアップテーブルの構成例を示す図。
【図6】上記実施例の動作を説明するための、仮想ディ
スプレイ画面を示す図。
【符号の説明】
1…ビテオメモリ、2…表示制御部、3…表示データ制
御部、4…表示データ変換部、5…表示装置。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 G09G 5/06 8121−5G 5/34 W 8121−5G

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 少なくともカラーもしくは階調修飾表示
    が可能な計算機システムにおいて、表示データが格納さ
    れるビデオメモリと、外部から指定される表示モードに
    従い、ビデオメモリが持つアドレス空間のどの領域を表
    示するかを指定する表示制御部と、表示モードに従いマ
    ッピングされビデオメモリに書き込まれる表示データを
    アドレス表示部が出力するアドレスに従い読み出し、読
    み出された表示データをビット単位で切り出す表示デー
    タ制御部と、表示データを出力すると共に、表示データ
    以外のそれぞれに定義される表示データの修飾を行う表
    示データ変換部とを具備することを特徴とする表示制御
    装置。
  2. 【請求項2】 表示制御部は、表示の先頭が設定され記
    憶されるスタートアドレスレジスタと、表示モードに従
    いビデオメモリに連続もしくは不連続にマッピングされ
    記憶される表示データを読み出すためのアドレスを生成
    し出力するアドレス発生回路とを具備することを特徴と
    する請求項1記載の表示制御装置。
  3. 【請求項3】 表示モードにモノクロモードを持ち、こ
    のモードが設定された時、表示データ制御部は、読み出
    された表示データの一部に定数“0”を強制的に付加し
    表示データ変換部に出力する請求項1記載の表示制御装
    置。
  4. 【請求項4】 モノクロモード時、ビデオメモリの空き
    空間に更に表示データを書き込み、スクロール制御を行
    う請求項1記載の表示制御装置。
JP5169148A 1993-07-08 1993-07-08 表示制御装置 Pending JPH0728440A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5169148A JPH0728440A (ja) 1993-07-08 1993-07-08 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5169148A JPH0728440A (ja) 1993-07-08 1993-07-08 表示制御装置

Publications (1)

Publication Number Publication Date
JPH0728440A true JPH0728440A (ja) 1995-01-31

Family

ID=15881179

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5169148A Pending JPH0728440A (ja) 1993-07-08 1993-07-08 表示制御装置

Country Status (1)

Country Link
JP (1) JPH0728440A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100348422B1 (ko) * 2000-06-28 2002-08-10 주식회사 아리랑테크 라인 콘트롤 테이블을 이용한 그래픽 표시 제어 장치
US6645107B2 (en) 2000-03-09 2003-11-11 Komatsu Ltd. Epicycle reduction gear having a built-in hydraulic motor

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6645107B2 (en) 2000-03-09 2003-11-11 Komatsu Ltd. Epicycle reduction gear having a built-in hydraulic motor
KR100348422B1 (ko) * 2000-06-28 2002-08-10 주식회사 아리랑테크 라인 콘트롤 테이블을 이용한 그래픽 표시 제어 장치

Similar Documents

Publication Publication Date Title
US4437093A (en) Apparatus and method for scrolling text and graphic data in selected portions of a graphic display
US4980678A (en) Display controller for CRT/flat panel display apparatus
EP0071744B1 (en) Method for operating a computing system to write text characters onto a graphics display
US5537128A (en) Shared memory for split-panel LCD display systems
US5500654A (en) VGA hardware window control system
JPH07295547A (ja) 高機能画像メモリlsi及びそれを用いた表示装置
EP0359234B1 (en) Display control apparatus for converting CRT resolution into PDP resolution by hardware
WO1997016788A1 (en) Split video architecture for personal computers
USRE33894E (en) Apparatus and method for reading and writing text characters in a graphics display
US4713779A (en) Video converter
US4924432A (en) Display information processing apparatus
JPH0728440A (ja) 表示制御装置
USRE32201E (en) Apparatus and method for reading and writing text characters in a graphics display
JPH07234773A (ja) 表示制御装置
JPH0713531A (ja) 表示モード切り替え機能を有した表示制御システム
JP2906406B2 (ja) 表示制御回路
JPH05282126A (ja) 表示制御装置
JP3109906B2 (ja) 表示制御方法及び表示制御装置
JPH0682267B2 (ja) 表示装置
JPH0895535A (ja) 表示制御装置およびその装置におけるピクセルクロック切り替え方法
JP2000221956A (ja) 表示制御システム、表示制御方法及び記憶媒体
JPH04204495A (ja) 表示装置
JPH0322131A (ja) 画像表示制御装置
JPS60209786A (ja) カラ−デイスプレイ装置
JPS60216380A (ja) Crt画面上のグラフイツクの縦ドツトスクロ−ル方式