JPH07283965A - 受信信号同期装置 - Google Patents

受信信号同期装置

Info

Publication number
JPH07283965A
JPH07283965A JP7181894A JP7181894A JPH07283965A JP H07283965 A JPH07283965 A JP H07283965A JP 7181894 A JP7181894 A JP 7181894A JP 7181894 A JP7181894 A JP 7181894A JP H07283965 A JPH07283965 A JP H07283965A
Authority
JP
Japan
Prior art keywords
synchronization
switching
channel
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7181894A
Other languages
English (en)
Inventor
Susumu Takahashi
将 高橋
Yukitoshi Tsuboi
幸利 坪井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP7181894A priority Critical patent/JPH07283965A/ja
Publication of JPH07283965A publication Critical patent/JPH07283965A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

(57)【要約】 【目的】本発明の目的は、受信チャンネルを切り換えて
も同期が乱れない装置を提供することにある。 【構成】2つのチューナー(1、2)のうち選択されて
いない方の選局を変え、時間軸補正回路(3、4)によ
り同期を合わせてから切り換え回路(5)により切り換
える。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、TV放送の受信信号の
同期を合わせる受信信号同期装置に関する。
【0002】
【従来の技術】通常、TVの受信チャンネルを切り換え
た場合、同期は不連続となる。この不連続が画面上でど
の程度の乱れとなって現れるかは受像機の引込み速度で
決まってくるものであり、現在のところ大きな問題には
なっていない。しかしながら、大画面化が進むにつれ、
同期の乱れは目立ちやすくなっており、ハイビジョン等
の高精彩、大画面の受像機が普及するようになると、問
題になると思われる。また、受信映像をVTRに記録再
生する場合にはVTRの引込み速度で決まるので、画面
の乱れは大きくなる。さらに、画像圧縮を利用した記録
再生や伝送、コンピュータへの取り込み等、受信映像に
複雑な処理を行うニーズが高まっており、このような場
合、同期の乱れの影響は大きい。同期の乱れを補正する
装置の一例がテレビジョン学会誌「テレビジョン」第3
1巻第10号(1977)pp.771−777に開示
されている。しかし、これも、チャンネル切り換えのよ
うな急激な同期の変化に追従するにはそれなりの引込み
時間が必要となり、問題の本質的な解決にはならない。
【0003】一方、ビデオ内蔵型テレビ等の複数チュー
ナーを持つ機器が出てきており、主画面の中に別のチャ
ンネルの受信画像やビデオの再生信号を子画面表示する
ピクチャー・イン・ピクチャー方式が公知である。これ
にも同期の乱れを補正する装置が使われているが、子画
面の同期を主画面の同期に合わせる構成になっているた
め、主画面のチャンネルを切り換えると同期が乱れてし
まう。
【0004】
【発明が解決しようとする課題】上記従来技術は、受信
チャンネルを切り換えたときに同期が乱れる問題があっ
た。本発明の目的は、受信チャンネルを切り換えても同
期が乱れない装置を提供することにある。
【0005】
【課題を解決するための手段】上記課題を解決するた
め、2つの選局手段と、2つの時間軸補正手段と、これ
らを切り換える切り換え手段と、選択されていない選局
手段の選局を変えてから切り換えを行うチャンネル切り
換え制御手段を設けた。
【0006】また、時間軸補正を行う遅延手段の読み出
し用の同期情報を現在選択されている方の受信信号の書
き込み用の同期情報に周波数同期させる周波数同期切り
換え手段と、読み出し用の同期情報の位相を保持する位
相保持手段を設けた。
【0007】
【作用】2つの選局手段の一方が現在の受信チャンネル
を保持し、もう一方が新たなチャンネルを選局し、時間
軸補正手段により両者の同期が合わされた後切り換え手
段による切り換えが行われる。
【0008】また、周波数同期手段の働きにより、現在
表示中のチャンネルについては、遅延手段への書き込み
読み出しの追越し追い越されは起こらない。位相保持手
段により、周波数同期を切り換えても読み出し用の同期
は連続し、乱れることはない。
【0009】
【実施例】図1は、本発明の一実施例の回路ブロック図
である。1は第1のチューナー、2は第2のチューナ
ー、3は第1の時間軸補正回路、4は第2の時間軸補正
回路、5は切り換え回路、6は出力端子、7は基準同期
発生回路、8はチャンネル切り換え制御回路である。か
かる構成において、第1のチューナー1によって受信さ
れた映像信号は、第1の時間軸補正回路3において基準
同期発生回路7の発生する同期信号に同期するように時
間軸補正を受ける。同様に、第2のチューナー2によっ
て受信された映像信号は、第2の時間軸補正回路4にお
いて基準同期発生回路7の発生する同期信号に同期する
ように時間軸補正を受ける。時間軸の補正を受けた2つ
のチューナーからの信号は、切り換え回路5によって切
り換えられ、出力端子6から出力される。チャンネル切
り換え回路8は、チャンネル切り換えの指令があったと
きに、切り換え回路5によって選択されていない方のチ
ューナーを目的のチャンネルに合わせるよう制御を行
い、しかる後に切り換え回路5における切り換えが行わ
れるように制御を行う。
【0010】切り換え回路5は、具体的には例えば、単
純に一方の信号から他方の信号に切り換えるスイッチで
よい。2つの信号は同期がとれているので、切り換えを
行っても同期は連続し、画面の乱れることはない。ま
た、同期がとれているので、一方の信号から他方の信号
へ画面がスクロールしながら時々刻々と切り替わるよう
に構成することもできる。さらに、スクロール中の画面
上の境界線の位置をユーザがジョグダイヤル付きリモコ
ンなどを用いて指示することにより自由自在に任意の位
置へ動かせるようにしてもよい。このようにすれば、番
組の内容に応じてユーザの好みの画面比率で2つの番組
を同時に観賞することができる。
【0011】図2は、本発明による画面スクロールを行
う実施例の具体的な回路ブロック図である。本実施例
は、時間軸補正回路と切り換え回路を一体化して構成
し、メモリの共用化を図ったものである。図1の実施例
と同じ構成要素には同一番号を付し、説明を省略する。
9、10は水平期間メモリ、11は合成回路、12は垂
直期間メモリ、13は第1の同期発生回路、14は第2
の同期発生回路、15はスイッチ、16はスクロール制
御回路である。かかる構成において、第1の同期発生回
路13と第2の同期発生回路14は、それぞれ第1のチ
ューナー1、第2のチューナー2の同期信号を検出し、
これに同期したアドレス情報を発生する。第1のチュー
ナー1の受信信号は、まず、第1の同期発生回路13の
発生する水平位置情報に応じて水平期間メモリ9の所定
のアドレス上に書き込まれる。読みだしは基準同期発生
回路7の水平位置情報に従って行われ、これにより、画
面水平方向の時間軸が補正される。同様に、第2のチュ
ーナー2の受信信号は、水平期間メモリ10によって水
平方向の時間軸が補正される。水平方向の時間軸が補正
された第1のチューナー1の受信信号Aと第2のチュー
ナー2の受信信号Bは合成回路11で合成される。この
とき、スクロール制御回路16から指示される画面上の
水平位置SPでAとBが切り替わるように合成する。合
成された信号は、垂直期間メモリに書き込まれる。この
とき、信号Aは第1の同期発生回路13の垂直位置情報
LA、信号Bは第2の同期発生回路14の垂直位置情報
LBで書き込まれるように、スイッチ15によりアドレ
スの切り換えを行う。読みだしは基準同期発生回路7の
垂直位置情報LCに応じて行われ、これにより垂直方向
の時間軸も補正される。スクロール制御回路16は、切
り換えポイントSPを画面の端から端まで時々刻々と変
化させ、スクロールを行う。
【0012】図3に、垂直期間メモリ上のアドレスとデ
ータの読み書きの模式図を示す。図では、信号Bから信
号Aに切り換えポイントSPが画面左端から右端へ動き
ながら切り替わっていく様子を示している。
【0013】水平期間メモリ9、10の読み書きおよび
合成回路11の具体的構成は、画面が通常の受信状態と
同じ位置のまま境界線だけが移動するようにしてもよい
し、画面全体が横に移動していくようにしてもよい。さ
らに、書き込みクロックを遅くすることにより、画面の
端から切り換えポイントSPまでの間に端から端までの
全信号を書き込み、横方向に圧縮した画像を表示するよ
うにしてもよい。このようにすると、スクロール中も画
面全体を見ることができるので、特に2番組を同時に観
賞する場合に有効である。
【0014】基準同期発生回路7は、チャンネル切り換
え制御回路8からの制御信号SWに基づき、現在選択さ
れている方のチューナーの同期信号に周波数ロックする
ようになっている。位相は外部ロックしないので、周波
数を切り換えても同期が乱れることはない。通常、書き
込み用の同期と読み出し用の同期を独立に持つ場合に
は、両者のタイミングが近接すると追越し追い越されが
頻繁に起きてしまうので、2垂直期間分のメモリを用意
し、1垂直期間分遅延した状態を中心に時間軸の補正を
行う必要がある。これに対し本実施例は、周波数ロック
により現在選択されている信号に対しては追越し追い越
されは起こらないので、1垂直期間分のメモリで済む利
点がある。
【0015】図4に、同期発生部の詳細ブロック図を示
す。本図では、横方向に圧縮した画像を表示する実施例
のものを示している。同一構成要素には同一番号を付
し、説明を省略する。17、18は水平同期分離回路、
19、20は垂直同期分離回路、21、22、23、2
4は位相誤差検出回路、25は第1のVCO、26は第
2のVCO、27、28は書き込み用VCO、29、3
0、31は水平同期カウンタ、32、33、34は垂直
同期カウンタ、35、36はデータ数カウンタ、37は
スイッチである。かかる構成において、位相誤差検出回
路21、第1のVCO25、水平同期カウンタ29から
なるPLLループは水平同期分離回路17で分離された
第1のチューナー1の同期信号にロックしたクロックを
発生し、垂直期間カウンタ32は垂直位置情報を発生す
る。第2のチューナー2についても全く同様である。
【0016】位相誤差検出回路22、書き込み用VCO
27、データ数カウンタ35からなるPLLループは水
平期間メモリ9の書き込み用クロックとアドレスを発生
するもので、データ数カウンタ35のカウント値は制御
信号SWおよびSPにより決定され、図3の場合では、
画面左端からSPまでの読み出しクロック数に設定され
る。これにより、1水平期間かけて左端からSPまでデ
ータが書き込まれ、横方向に圧縮された画像が書き込ま
れる。一方、データ数カウンタ36のカウント値は画面
右端からSPまでの読み出しクロック数に設定され、1
水平期間かけてSPから右端までデータが書き込まれ
る。
【0017】スイッチ37は、現在選択されている信号
にロックしたクロックを選択し、水平同期カウンタ31
および垂直同期カウンタ34がこれをカウントして読み
出し側の水平および垂直位置情報を発生する。これらの
カウンタは自走式になっており、同期は連続して乱れる
ことはない。
【0018】図5に、ディジタル放送を受信する実施例
の回路ブロック図を示す。同一構成要素には同一番号を
付し、説明を省略する。38は第1のディジタル放送チ
ューナー、39は第2のディジタル放送チューナー、4
0、41はバッファメモリ、42、43は復号回路、4
4、45はヘッダ検出回路、46、47は読み出し制御
回路である。かかる構成において、第1のディジタル放
送チューナー38によって受信されたディジタルデータ
は、一旦バッファメモリ40に蓄えられる。読み出され
たデータは、復号回路42へ送られ、画像が構築され
る。復号は、基準同期発生回路7に同期して行われる。
受信データのタイミングを基準同期に合わせるため、ヘ
ッダ検出回路44が復号の開始を表すヘッダコードを検
出し、バッファを読み出し待機状態にする。そして、基
準同期に合わせて読み出しを再開する。第2のディジタ
ル放送チューナー39についても同様である。こうする
ことにより、どちらも基準同期に同期するので、切り換
え回路5により切り換えを行っても、同期は連続し画面
が乱れることはない。また、チャンネル切り換え時に一
瞬画像がフリーズするようなこともない。さらに、画面
スクロールによる切り換えも行うことができる。
【0019】図6は、復号回路を共用化した実施例の回
路ブロック図である。バッファメモリ40、41の出力
データを切り換え、1つの復号回路48で復号するもの
である。データ上で切り換えるのでスクロール等の画面
合成は行えないが、チャンネル切り換え時に一瞬画像が
フリーズするようなことがなく、復号回路が1つで済む
利点がある。
【0020】
【発明の効果】本発明は、2つの選局手段のうち選択さ
れていない選局手段の選局を変えて時間軸を補正してか
ら切り換えを行うことにより、受信チャンネルを切り換
えても同期が乱れない。
【0021】また、読み出し用の同期情報の位相を保持
しながら現在選択されている方の受信信号に周波数同期
させることにより、表示中のチャンネルについては書き
込み読み出しの追越し追い越されは起こらないので、少
ないメモリ容量で時間軸の補正を行うことができる。
【0022】
【図面の簡単な説明】
【図1】本発明の一実施例の回路ブロック図である。
【図2】画面スクロールを行う実施例の回路ブロック図
である。
【図3】メモリ上のアドレスとデータの読み書きを表す
模式図である。
【図4】同期発生部の詳細ブロック図である。
【図5】ディジタル放送を受信する実施例の回路ブロッ
ク図である。
【図6】復号回路を共用化した実施例の回路ブロック図
である。
【符号の説明】
1、2…チューナー、 3、4…時間軸補正回路、 5…切り換え回路、 6…出力端子、 7…基準同期発生回路、 8…チャンネル切り換え制御回路、 9、10…水平期間メモリ、 11…合成回路、 12…垂直期間メモリ、 13、14…同期発生回路、 15、37…スイッチ、 16…スクロール制御回路、 17、18…水平同期分離回路、 19、20…垂直同期分離回路、 21、22、23、24…位相誤差検出回路、 25、26、27、28…VCO、 29、30、31、32、33、34、35、36…カ
ウンタ、 38、39…ディジタル放送チューナー、 40、41…バッファメモリ、 42、43、48…復号回路、 44、45…ヘッダ検出回路、 46、47…読み出し制御回路。

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】放送信号の選局を行う第1の選局手段と、
    第1の選局手段の受信信号である第1の受信信号の時間
    軸を補正する第1の時間軸補正手段と、放送信号の選局
    を行う第2の選局手段と、第2の選局手段の受信信号で
    ある第2の受信信号の時間軸を補正する第2の時間軸補
    正手段と、時間軸を補正された第1の受信信号と時間軸
    を補正された第2の受信信号とを切り換える切り換え手
    段と、新たな選局を行う際に切り換え手段において選択
    されていない方の選局手段に新たな選局を行わせ、その
    後に切り換え手段に受信信号の切り換えを行わせるよう
    に制御を行うチャンネル切り換え制御手段を備えている
    ことを特徴とする受信信号同期装置。
  2. 【請求項2】放送信号の選局を行う第1の選局手段と、
    第1の選局手段の受信信号である第1の受信信号の同期
    情報を発生する第1の同期発生手段と、放送信号の選局
    を行う第2の選局手段と、第2の選局手段の受信信号で
    ある第2の受信信号の同期情報を発生する第2の同期発
    生手段と、基準の同期情報を発生する第3の同期発生手
    段と、第1の受信信号を第1の同期発生手段の同期情報
    に合わせて書き込み、第3の同期発生手段の同期情報に
    合わせて読み出すことにより時間軸を補正する第1の遅
    延手段と、第2の受信信号を第2の同期発生手段の同期
    情報に合わせて書き込み、第3の同期発生手段の同期情
    報に合わせて読み出すことにより時間軸を補正する第2
    の遅延手段と、時間軸を補正された第1の受信信号と時
    間軸を補正された第2の受信信号とを切り換える切り換
    え手段と、第3の同期発生手段が切り換え手段において
    選択されている方の受信信号の同期情報を発生する同期
    発生手段に周波数同期するように切り換える周波数同期
    切り換え手段と、第3の同期発生手段の位相を保持する
    位相保持手段を備えていることを特徴とする受信信号同
    期装置。
JP7181894A 1994-04-11 1994-04-11 受信信号同期装置 Pending JPH07283965A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7181894A JPH07283965A (ja) 1994-04-11 1994-04-11 受信信号同期装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7181894A JPH07283965A (ja) 1994-04-11 1994-04-11 受信信号同期装置

Publications (1)

Publication Number Publication Date
JPH07283965A true JPH07283965A (ja) 1995-10-27

Family

ID=13471523

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7181894A Pending JPH07283965A (ja) 1994-04-11 1994-04-11 受信信号同期装置

Country Status (1)

Country Link
JP (1) JPH07283965A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005215557A (ja) * 2004-01-30 2005-08-11 Pioneer Plasma Display Corp 表示装置及び表示方法
JP2010074299A (ja) * 2008-09-16 2010-04-02 Sharp Corp テレビ装置およびテレビシステム
JP2013074482A (ja) * 2011-09-28 2013-04-22 Roland Corp 映像切換装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005215557A (ja) * 2004-01-30 2005-08-11 Pioneer Plasma Display Corp 表示装置及び表示方法
JP2010074299A (ja) * 2008-09-16 2010-04-02 Sharp Corp テレビ装置およびテレビシステム
JP2013074482A (ja) * 2011-09-28 2013-04-22 Roland Corp 映像切換装置

Similar Documents

Publication Publication Date Title
KR910003279B1 (ko) 멀티화면에 의한 채널선국장치
US7865021B2 (en) Compressed stream decoding apparatus and method
EP0913053B1 (en) Synchronization of multiple video and graphic sources with a display using a slow pll approach
US6229573B1 (en) Synchronization control circuit
JPH1023377A (ja) テレビジョン受信機を利用したテキストデータ処理装置
JPH07283965A (ja) 受信信号同期装置
JPH01264381A (ja) 画像処理装置
JPS5937913B2 (ja) テレビ受像機用インタレ−ス制御回路
KR100423129B1 (ko) 디지털 방송수신기에서의 출력 타이밍 조절방법
JP3861081B2 (ja) クロック変換装置
JP3351759B2 (ja) 同期信号制御回路
WO2004004318A1 (en) Method and system for detecting and performing automatic bank switching for a filter coefficient ram
JPS6242555B2 (ja)
JP5476179B2 (ja) チューナーの切替装置、チューナーの切替システムおよびチューナーの切替装置の制御方法
JP2834732B2 (ja) ビデオメモリの制御回路
JP2578861B2 (ja) 映像信号切替回路
JPH01318364A (ja) ビデオメモリ装置
JP3767269B2 (ja) デジタル放送受信機
JP2672584B2 (ja) 文字放送受信機
JP3138670B2 (ja) 同期信号調整機能付き映像記憶再生装置
JPH07115618A (ja) フレームシンクロナイザ
JPS6223507B2 (ja)
JPS5931085Y2 (ja) テレビジヨン装置
JP3115571B2 (ja) マルチチャンネル表示装置
JP2009224920A (ja) デジタルテレビジョン放送受信機