JPH07264205A - Atmセル交換および集線装置 - Google Patents

Atmセル交換および集線装置

Info

Publication number
JPH07264205A
JPH07264205A JP5341194A JP5341194A JPH07264205A JP H07264205 A JPH07264205 A JP H07264205A JP 5341194 A JP5341194 A JP 5341194A JP 5341194 A JP5341194 A JP 5341194A JP H07264205 A JPH07264205 A JP H07264205A
Authority
JP
Japan
Prior art keywords
atm cell
input
line
atm
speed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5341194A
Other languages
English (en)
Inventor
Yoichi Endo
代一 遠藤
Nobuhito Matsuyama
信仁 松山
Eiji Takahashi
英治 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Computer Electronics Co Ltd
Hitachi Ltd
Hitachi Computer Engineering Co Ltd
Original Assignee
Hitachi Computer Electronics Co Ltd
Hitachi Ltd
Hitachi Computer Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Computer Electronics Co Ltd, Hitachi Ltd, Hitachi Computer Engineering Co Ltd filed Critical Hitachi Computer Electronics Co Ltd
Priority to JP5341194A priority Critical patent/JPH07264205A/ja
Publication of JPH07264205A publication Critical patent/JPH07264205A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】 【目的】低速系ATMインタフェースをATMセル集線
装置で束ねてATMセル交換装置で高速にセル交換する
ATMネットワークシステムにおいて、セル交換機能を
持たない安価なATMセル集線装置を提供し、ATMネ
ットワーク全体として安価かつ管理負荷小のシステム構
築を可能とする。 【構成】上位のATMセル交換装置と下位のATMセル
集線装置を回線で接続する。ATMセル集線装置は、複
数の回線ポートからの通信セルに入力ポート番号情報を
付加して上位へセルを送出する機能、及びATMセル交
換装置からの受信セル中の複数の回線ポート番号情報に
従い対応する回線ポートへセルを送出する機能をもつ。
ATMセル交換装置は、ATMセル集線装置からの受信
セル中の回線ポート番号情報を用いて、ヘッダ変換、セ
ル交換をする機能、及びATMセル集線装置の回線ポー
ト番号の対応付けを意識した情報を付加する機能をも
つ。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ATM(Asynchronous
Transfer Mode ;非同期転送モード)方式によって通信
を行うネットワークシステムにおける集線制御方式に関
し、155 Mbps 等での高速インタフェースで通信する
ATMセル交換装置での25/52 Mbps 等の低速イン
タフェースを収容する集線制御方式に関する。
【0002】
【従来の技術】ATM方式でのデータ伝送は、広帯域の
ISDN(Integrated Services Digital Network)を
実現する技術として研究され実用化が図られてきたが、
近年になって、LAN(Local Area Network)に対して
も適用しようという動きが活発化してきた。このATM
−LANでは、ルータ(LAN間接続装置)やサーバと
のインタフェースは高速な物理インタフェースで接続
し、また、ワークステーション等の端末とのインタフェ
ースは比較的低速な物理インタフェースでの収容方式が
検討されている。
【0003】また、伝送媒体は、高速長距離伝送に適し
た光ファイバや、低速短距離(約100m以内)伝送に
しか向かないが、敷設のしやすさ、および安価な面で有
利なツイストペア線(UTP3,UTP5)等があり、
特に、WS(Work Station)やPC(Personal Compute
r)等においては、ツイストペア線のインタフェースを
持つことが現実的となっている。
【0004】このため、各種の伝送媒体の特性を活かし
て、建物のフロア等の単位でATM端末をツイストペア
線等でATMセル集線装置で集線接続してからATMセ
ル交換装置に接続する方式が考えられる。例えば、AT
Mセル集線装置においてパス設定時、ATMセル交換装
置の場合と同様に、少なくともセル通信で使用するVP
I/VCI(Virtual Pass Identifier/Virtual Chann
el Identifier)とATMセル集線装置内入力・出力ポ
ート番号との対応情報を持ち、ATMセル自集線装置内
ポート間でのセル通信の場合は、自集線装置内でセル・
ルーティング(スイッチング)を行う。また、上位装置
であるATMセル交換装置から下位装置であるATMセ
ル集線装置に接続している端末への通信時は、ATMセ
ル集線装置においてセルヘッダ中のVPI/VCIより
前記対応情報に基づき出力ポートを求め、当該ポートヘ
通信セルを出力する。この場合、ATMセル交換装置と
ATMセル集線装置との間の通信セルの形式は標準セル
フォーマットでよい。
【0005】また、特開平4−336832公報には、
複数の入力リンクのATMセルを単一の出力リンクに集
線出力するATM集線方式が記載されている。このAT
M集線方式では、入力リンクの番号を出力リンク側に伝
える手段を持ち合わせていない。
【0006】
【発明が解決しようとする課題】今後、ATMインタフ
ェースを普及するためには、そのアダプタカードと、接
続機器の価格がポイントとなる。しかし、上記従来方式
によれば、ATMセル集線装置内に、少なくとも、セル
交換(セル・スイッチング)機能、セル・ルーティング
制御情報(セル通信上使用するVPI/VCIとATM
セル集線装置内入力・出力ポート番号との対応情報等)
の保持(記憶)機能、および制御機能(モニタリング
等)が必要であり、ATMセル集線装置が高価なものと
なる。
【0007】また、上記従来方式では、ネットワークシ
ステムの構成上、ATMセル集線装置の方がセル交換装
置よりも数多く配置されるため、ネットワーク構成定義
情報が多岐に渡って分散することになり(少なくとも、
ATMセル集線装置内にも必要となる)、このネットワ
ーク構成定義情報の管理(作成、配布、更新等)が必要
となり、煩わしさが大幅に増加するという問題があっ
た。
【0008】本発明は、ATMセル集線装置上の制御機
能(セル交換機能、ルーティング制御機能、モニタリン
グ機能)を上位装置であるATMセル交換装置の制御機
能と共用させ、ATMセル集線装置の構成をシンプル
(ATM低速多回線を高速一回線に多重させるだけ)な
ものにし、また、ATMセル集線装置ではネットワーク
構成を意識しないようにすることで安価なATMセル集
線装置の提供と、合わせて、ネットワーク構成情報の局
所化(ATMセル交換ノードにのみ実装)によるネット
ワーク構成定義情報の管理負荷の軽減を可能とすること
を目的とする。
【0009】
【課題を解決するための手段】ATMセル交換および集
線装置を、高速ATMセルスイッチ部と、高速ATMセ
ルスイッチ部に接続される回線インタフェース部とを備
えるATMセル交換装置、および低速入力回線多重・分
離部と、低速入力回線多重・分離部に接続される低速A
TM回線対応の回線インタフェース部とを備え、ATM
セル交換装置とは独立なATMセル集線処理装置で構成
し、高速ATMセルスイッチ部の入力・出力ポートと、
低速入力回線多重・分離部の入力・出力ポートとの双方
の接続インタフェース間に、伝送媒体を介して伝送する
手段を設ける。
【0010】そして、セルを交換する手段と、セルのル
ーティング制御情報を保持する手段とをATMセル交換
装置側に設ける。
【0011】また、望ましくは、ATMセル交換装置と
ATMセル集線装置との間の伝送方式を時分割多重方式
とし、両者の間を送受信転送するセルと、複数の回線ポ
ート番号の対応付けを、その時分割多重の割り当てたタ
イムスロットにより決定する手段を設ける。さらに、A
TMセル交換装置とATMセル集線装置との間を送受信
転送する前記セルに独自のヘッダを付与する手段を設け
る。
【0012】
【作用】ATMセル交換装置とATMセル集線装置とを
別の装置とし、セルを交換する手段と、セルのルーティ
ング制御情報を保持する手段とをATMセル交換装置側
に設けたので、安価なATMセル集線装置を提供するこ
とができる。
【0013】また、ATMセル交換装置とATMセル集
線装置との間の伝送方式を時分割多重方式としたので、
上位のATMセル交換装置の交換情報により、下位のA
TMセル集線装置の回線へセルが分配可能となる。そし
て、下位のATMセル集線装置の回線ポート番号の情報
が、上位のATMセル交換装置の交換情報に容易に反映
可能となる。
【0014】さらに、ATMセル交換装置とATMセル
集線装置間のセルに独自のヘッダを付与することによ
り、上位のATMセル交換装置の交換情報により、下位
のATMセル集線装置の回線へセルが分配可能となる。
また、下位のATMセル集線装置の回線ポート番号の情
報が、上位のATMセル交換装置の交換情報に容易に反
映可能とする。
【0015】
【実施例】本発明の実施例について、以下、図面を用い
て説明する。図8は、本発明のATMセル交換および集
線装置を用いたシステムの構成図であり、本発明の狙い
を説明する図である。建物の各フロア10に、WS・P
C7が設置され、これをATMセル集線装置2がATM
低速回線(例えばツイストペア線)4で接続収容する。
さらに、各フロア10のATMセル集線装置2をATM
高速回線(例えば光ファイバ)3でATMセル交換装置
1に接続することにより、各フロア10のWS・PC7
は相互に情報転送可能となる。また、ATMセル交換装
置1にはサーバ8が接続され、各フロア10のWS・P
C7からアクセス可能となっている。また、ATMセル
交換装置1には、広域網へのポートも持ち、他のエリア
とも通信可能となっている。
【0016】図9は従来のATMセル交換装置の装置構
成図であり、ATMセルスイッチ部11、低速入力回線
多重部13、低速出力回線分離部14、入力ポート11
1−1および111−2、主力ポート112−1および
112−2、並びにこれらのポートに接続される回線イ
ンタフェース部12−1〜12−4から構成される。図
において、高速回線の場合には、入力ポート111−1
および主力ポート112−1を介して各々回線インタフ
ェース部12−1、12−2が直接ATMセルスイッチ
部11に接続される。また、低速回線の場合には、入力
用の回線インタフェース部12−3は入力ポート111
−2を介してまず低速入力回線多重部13に集線接続さ
れ、低速入力回線多重部13がさらにATMセルスイッ
チ部11に接続される。そして、出力用の回線インタフ
ェース部12−4は、ATMセルスイッチ部11に接続
された低速出力回線分離部14で分離後の出力ポート1
12−2に接続されている。なお、図においては説明を
簡明にするために低速入力回線多重部13と低速出力回
線分離部14を独立した部分としたが、通常これらは一
体として構成される。
【0017】図1は本発明のATMセル交換装置および
ATMセル集線装置の概略を示す装置構成図である。従
来のATMセル交換装置における入力回線多重部13お
よび低速出力回線分離部14、並びにこれらに接続する
回線インタフェース部12−3および12−4に相当す
る部分をATMセル交換装置とは独立した装置とした点
に本発明の特徴がある。
【0018】本実施例のATMセル交換装置1は、AT
Mセルスイッチ部11および回線インタフェース部12
で構成され、その間を入力ポート111と出力ポート1
12とで接続される。さらに、回線インタフェース部1
2はVPI/VCI翻訳・ヘッダ変換部121、VPI
/VCI翻訳・ヘッダ変換用テーブル122、物理レイ
ヤ機能部123、および物理媒体インタフェース部12
4から構成され、高速回線3と接続される。
【0019】ATMセル集線装置2はATMセル交換装
置1とは別の独立した装置であり、セル多重・分離処理
部21、物理レイヤ機能部(高速回線対応)22、物理
レイヤ機能部(ATM低速回線対応)23、および物理
媒体インタフェース部24、25から構成され、高速回
線3によりATMセル交換装置1と、ATM低速回線4
によりATM高速回線インタフェースアダプタ付き端末
装置6と接続される。
【0020】次に、ATM低速回線インタフェースアダ
プタ付き端末装置6からの送信データが、ATMセル集
線装置2を経由してATMセル交換装置1にてスイッチ
ングされ、再度ATMセル集線装置2を経由して別のA
TM低速回線インタフェースアダプタ付き端末装置6に
転送される動作を、図2〜図7を用いて説明する。
【0021】図2はATMセル集線装置2の上り方向転
送制御に関するブロック図である。図において、セル多
重・分離処理部21内には、各回線ポート対応に多重待
合せバッファメモリ211、212、213があり、各
多重待合せバッファメモリからの出力がセレクタ214
により同期選択され、物理レイヤ機能部22へ送出され
る。この場合物理レイヤ機能部22は、各多重待合せバ
ッファメモリからの出力データを決められたタイムスロ
ットに割当て、フレーム同期、ビット同期等の機能動作
をする。
【0022】図3は回線インタフェース部12の上り方
向転送制御に関するブロック図である。図において、V
PI/VCI翻訳・ヘッダ変換部121内には、各回線
ポート対応に変換処理用一時退避バッファ1211、1
212、1213があり、ヘッダ変換を行う間、受信デ
ータを保持する。受信データは5バイトのヘッダと48
バイトのデータから成り、ヘッダ内にはVPI/VCI
の値が含まれる。そのVPI/VCIの値と回線ポート
番号の値をサーチキーレジスタ1215に設定し、VP
I/VCI翻訳・ヘッダ変換用テーブル122を用い
て、ATMセルスイッチ11の動作制御用のATMセル
スイッチ部出力ポート番号およびヘッダ変換後の新しい
VPI/VCI値を求める。図4にVPI/VCI翻訳
・ヘッダ変換用テーブル122の構成を示す。さらに、
求めた値をセレクタ1217および1218の制御によ
り、受信データに付与する。この付与したATMセルス
イッチ部出力ポート番号をもとに、ATMセルスイッチ
部11にて、対応する出力ポートに向かいスイッチング
する。対応する出力ポートから送出したデータは、対応
する回線インタフェース部12に入力される。
【0023】図5は回線インタフェース部12の下り方
向転送制御に関するブロック図である。図において、V
PI/VCI翻訳・ヘッダ変換部121内には、変換処
理用一時退避バッファ1318がある。入力データには
5バイトのヘッダがあり、そのヘッダ情報内のVPI/
VCIの値をサーチキーレジスタ1315に設定し、V
PI/VCI翻訳・回線ポート番号検索用テーブル13
2を用いて、ATMセル集線装置2の対応する回線ポー
ト番号を求める。さらに、その該当する回線ポート番号
対応のバッファメモリ1311、1312、1313へ
経路スイッチ1317の制御により書き込む。書き込ま
れたバッファメモリ1311、1312および1313
内のデータは、物理レイヤ機能部123からの制御信号
1232により、決められたタイムスロットに割当てら
れ、物理レイヤ機能部123により高速回線3へ送出さ
れる。
【0024】図7はATMセル集線装置2の下り方向転
送制御に関するブロック図である。図において、セル多
重・分離処理部21内には、各回線ポート対応にバッフ
ァメモリ215、216および217があり、物理レイ
ヤ機能部22からの出力データがタイムスロットに同期
して、各々該当するバッファメモリ215、216およ
び217に書き込まれる。書き込まれたデータは、AT
M低速回線対応の物理レイヤ機能部23、ATM低速回
線対応の物理媒体インタフェース部25、ATM低速回
線4を経て、最終的に目的のATM低速回線インタフェ
ースアダプタ付き端末装置6へ転送、受信される。
【0025】
【発明の効果】以上説明したように、本発明によれば、
低速系のATMインタフェースを、ATMセル集線装置
で高速な一本のATMインタフェースに束ねてから、A
TMセル交換装置で高速にセル交換するATMネットワ
ークシステムにおいて、ATMセル交換装置側でATM
セル集線装置のポートを管理することにより、安価なA
TMセル集線装置が構成でき、ATMネットワーク全体
として低コストでのシステム構築が可能となる。
【0026】また、ネットワークシステムの構成上、集
線装置の方がセル交換装置よりも数多く配置されるが、
集線装置ではネットワーク構成を意識しないで済むた
め、ネットワーク構成情報の局所化(ATMセル交換ノ
ードにのみ実装)を可能とし、ネットワーク構成情報の
管理(作成、配布、更新等)の負担が軽減される。
【0027】
【図面の簡単な説明】
【図1】本発明の概略を示す装置構成図
【図2】ATMセル集線装置の上り方向転送制御に関す
るブロック図
【図3】回線インタフェース部の上り方向転送制御に関
するブロック図
【図4】VPI/VCI翻訳・ヘッダ変換用テーブルの
構成図
【図5】回線インタフェース部の下り方向転送制御に関
するブロック図
【図6】VPI/VCI翻訳・回線ポート番号検索用テ
ーブルの構成図
【図7】ATMセル集線装置の下り方向転送制御に関す
るブロック図
【図8】本発明のATMセル交換装置を用いたシステム
の構成図
【図9】従来のATMセル交換装置の構成図
【符号の説明】
1…ATMセル交換装置 2…ATMセル集線装置 3…ATM高速回線 4…ATM低速回線 5…ATM高速回線インタフェースアダプタ付き端末装
置 6…ATM低速回線インタフェースアダプタ付き端末装
置 11…ATMセルスイッチ部 12…回線インタフェ
ース部 13…低速入力回線多重部 14…低速出力回線分
離部 21…セル多重・分離処理部 22…物理レイヤ機能部(ATM高速回線対応) 23…物理レイヤ機能部(ATM低速回線対応) 24…物理媒体インタフェース部(ATM高速回線対
応) 25…物理媒体インタフェース部(ATM低速回線対
応) 111…入力ポート 112…出力ポート 121…VPI/VCI翻訳・ヘッダ変換部 122…VPI/VCI翻訳・ヘッダ変換用テーブル 123…物理レイヤ機能部 124…物理媒体インタ
フェース部 132…VPI/VCI翻訳・回線ポート番号検索用テ
ーブル
───────────────────────────────────────────────────── フロントページの続き (72)発明者 遠藤 代一 神奈川県海老名市下今泉810番地 株式会 社日立製作所オフィスシステム事業部内 (72)発明者 松山 信仁 神奈川県秦野市堀山下1番地 株式会社日 立コンピュータエレクトロニクス内 (72)発明者 高橋 英治 神奈川県秦野市堀山下1番地 日立コンピ ュータエンジニアリング株式会社内

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】複数の入力・出力ポートを持ち、前記入力
    ・出力ポートの間で情報転送の基本単位であるセルをス
    イッチングする高速ATMセルスイッチ部と、複数の入
    力・出力ポートを持ち、複数の低速ATM入力回線イン
    タフェースを多重して前記高速ATMセルスイッチ部の
    前記入力・ポートの1つへ前記セルを多重するととも
    に、前記高速ATMセルスイッチ部の前記入力・出力ポ
    ートの1つから複数の低速ATM回線へ前記セルを分離
    する低速出力回線多重・分離部とを備えるATMセルス
    イッチ部と、前記高速ATMセルスイッチ部の前記入力
    ・出力ポートまたは前記低速入力回線多重・分離部の前
    記入力・出力ポートと接続し、かつ、回線とのインタフ
    ェースを持ち、その間にて物理レイヤとATMレイヤの
    処理をする回線インタフェース部とを有するATMセル
    交換および集線装置において、 前記ATMセル交換および集線装置を、前記高速ATM
    セルスイッチ部と、該高速ATMセルスイッチ部に接続
    される前記回線インタフェース部とを備えるATMセル
    交換装置、および前記低速入力回線多重・分離部と、該
    低速入力回線多重・分離部に接続される前記低速ATM
    回線対応の前記回線インタフェース部とを備え、前記A
    TMセル交換装置とは独立なATMセル集線処理装置で
    構成し、 前記高速ATMセルスイッチ部の前記入力・出力ポート
    と、前記低速入力回線多重・分離部の前記入力・出力ポ
    ートとの双方の接続インタフェース間に、伝送媒体を介
    して伝送する手段を有することを特徴とするATMセル
    交換および集線装置。
  2. 【請求項2】前記セルを交換する手段と、前記セルのル
    ーティング制御情報を保持する手段とを前記ATMセル
    交換装置側に設けたことを特徴とする請求項1記載のA
    TMセル交換および集線装置。
  3. 【請求項3】前記ATMセル交換装置と前記ATMセル
    集線装置との間の伝送方式を時分割多重方式とし、前記
    ATMセル交換装置と前記ATMセル集線装置との間を
    送受信転送する前記セルと、複数の回線ポート番号の対
    応付けを、その時分割多重の割り当てたタイムスロット
    により決定することを特徴とする請求項1または請求項
    2記載のATMセル交換および集線装置。
  4. 【請求項4】前記ATMセル交換装置と前記ATMセル
    集線装置との間を送受信転送する前記セルに独自のヘッ
    ダを付与する手段を有することを特徴とする請求項3記
    載のATMセル交換および集線装置。
  5. 【請求項5】複数の入力・出力ポートを持ち、前記入力
    ・出力ポートの間で情報転送の基本単位であるセルをス
    イッチングする高速ATMセルスイッチ部と、複数の入
    力・出力ポートを持ち、複数の低速ATM入力回線イン
    タフェースを多重して前記高速ATMセルスイッチ部の
    前記入力・ポートの1つへ前記セルを多重するととも
    に、前記高速ATMセルスイッチ部の前記入力・出力ポ
    ートの1つから複数の低速ATM回線へ前記セルを分離
    する低速出力回線多重・分離部とを備えるATMセルス
    イッチ部と、前記高速ATMセルスイッチ部の前記入力
    ・出力ポートまたは前記低速入力回線多重・分離部の前
    記入力・出力ポートと接続し、かつ、回線とのインタフ
    ェースを持ち、その間にて物理レイヤとATMレイヤの
    処理をする回線インタフェース部とを有するATMセル
    交換および集線装置において、 前記高速ATMセルスイッチ部と、該高速ATMセルス
    イッチ部に接続される前記回線インタフェース部と、前
    記高速ATMセルスイッチ部の前記入力・出力ポート
    と、前記低速入力回線多重・分離部の前記入力・出力ポ
    ートとの双方の接続インタフェース間に、伝送媒体を介
    して伝送する手段と有し、前記セルを交換するととも
    に、前記セルのルーティング制御情報を保持することを
    特徴とするATMセル交換装置。
  6. 【請求項6】複数の入力・出力ポートを持ち、前記入力
    ・出力ポートの間で情報転送の基本単位であるセルをス
    イッチングする高速ATMセルスイッチ部と、複数の入
    力・出力ポートを持ち、複数の低速ATM入力回線イン
    タフェースを多重して前記高速ATMセルスイッチ部の
    前記入力・ポートの1つへ前記セルを多重するととも
    に、前記高速ATMセルスイッチ部の前記入力・出力ポ
    ートの1つから複数の低速ATM回線へ前記セルを分離
    する低速出力回線多重・分離部とを備えるATMセルス
    イッチ部と、前記高速ATMセルスイッチ部の前記入力
    ・出力ポートまたは前記低速入力回線多重・分離部の前
    記入力・出力ポートと接続し、かつ、回線とのインタフ
    ェースを持ち、その間にて物理レイヤとATMレイヤの
    処理をする回線インタフェース部とを有するATMセル
    交換および集線装置において、 前記低速入力回線多重・分離部と、該低速入力回線多重
    ・分離部に接続される前記低速ATM回線対応の前記回
    線インタフェース部と、前記高速ATMセルスイッチ部
    の前記入力・出力ポートと、前記低速入力回線多重・分
    離部の前記入力・出力ポートとの双方の接続インタフェ
    ース間に、伝送媒体を介して伝送する手段とを有するこ
    とを特徴とするATMセル集線装置。
JP5341194A 1994-03-24 1994-03-24 Atmセル交換および集線装置 Pending JPH07264205A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5341194A JPH07264205A (ja) 1994-03-24 1994-03-24 Atmセル交換および集線装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5341194A JPH07264205A (ja) 1994-03-24 1994-03-24 Atmセル交換および集線装置

Publications (1)

Publication Number Publication Date
JPH07264205A true JPH07264205A (ja) 1995-10-13

Family

ID=12942094

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5341194A Pending JPH07264205A (ja) 1994-03-24 1994-03-24 Atmセル交換および集線装置

Country Status (1)

Country Link
JP (1) JPH07264205A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6891844B1 (en) 1998-06-17 2005-05-10 Juniper Networks, Inc. Subscriber network system and method of setting information in concentrator thereof

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6891844B1 (en) 1998-06-17 2005-05-10 Juniper Networks, Inc. Subscriber network system and method of setting information in concentrator thereof
US7864784B2 (en) 1998-06-17 2011-01-04 Juniper Networks, Inc. Subscriber network system and method of setting information in concentrator thereof
US8467398B2 (en) 1998-06-17 2013-06-18 Juniper Networks, Inc. Subscriber network system and method of setting information in concentrator thereof

Similar Documents

Publication Publication Date Title
EP0700229B1 (en) Connectionless communications system, test method, and intra-station control system
EP0715470B1 (en) System for supplying a plurality of ATM cells
US5844887A (en) ATM switching fabric
JP2892689B2 (ja) パケット通信網およびパケット交換機
JP2906371B2 (ja) 系の切替え方式
US5303236A (en) Signalling apparatus for use in an ATM switching system
US6658006B1 (en) System and method for communicating data using modified header bits to identify a port
JP3516490B2 (ja) 回線インタフェース装置
EP0408061B1 (en) Packet concentrator and packet switching system
JP2000022707A (ja) データ伝送方法、およびデータ伝送システム
JPH02140037A (ja) Atm交換機
CA2062852C (en) Two-stage, at least doubled atm reversing switching network having (2n x 2n) switching matrices
JPH07264205A (ja) Atmセル交換および集線装置
JPH077520A (ja) ローカルネットワークおよびブリッジ素子
JP3349725B2 (ja) Lan間接続制御方法
KR100231698B1 (ko) 멀티캐스팅 시스템 구조 및 그 운용방법
KR100314355B1 (ko) 수요밀집형 광가입자 전송장치의 호스트 디지털 터미널에 있어서 비동기 전송모드 셀 송수신 방법
KR100299145B1 (ko) 비동기전송모드 교환기에서 스위치 대역 활용 방법 및 그 장치
JPH05167601A (ja) 制御信号転送方式
KR20030019835A (ko) 셀버스를 이용한 에이티엠 스위칭 장치
JP2853698B2 (ja) 二重化切替用セル送出装置
JP2848077B2 (ja) Atm交換システムにおけるグループ通信方式
KR0159365B1 (ko) 바이패싱 기능을 갖는 에이티엠 셀 분배 및 집속장치
JP3055548B2 (ja) Atm通信装置
JP2000041044A (ja) 多重伝送装置