JPH07184168A - 走査周波数変換回路 - Google Patents

走査周波数変換回路

Info

Publication number
JPH07184168A
JPH07184168A JP5326668A JP32666893A JPH07184168A JP H07184168 A JPH07184168 A JP H07184168A JP 5326668 A JP5326668 A JP 5326668A JP 32666893 A JP32666893 A JP 32666893A JP H07184168 A JPH07184168 A JP H07184168A
Authority
JP
Japan
Prior art keywords
scanning frequency
conversion
signal
video signal
vertical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5326668A
Other languages
English (en)
Inventor
Reiichi Kobayashi
玲一 小林
Masashi Okamura
正志 岡村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5326668A priority Critical patent/JPH07184168A/ja
Publication of JPH07184168A publication Critical patent/JPH07184168A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)
  • Color Television Systems (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】 【目的】水平走査周波数が約2倍異なる複数の映像信号
を入力可能な表示装置において、低い水平走査周波数が
入力された場合に入力した映像信号を走査周波数変換し
て2倍の走査周波数に変換すると同時に表示装置ではあ
たかも低い水平走査周波数の表示装置での見えかたを維
持することを目的とする。 【構成】入力されるディジタル映像信号をメモリ制御手
段で2倍の水平走査周波数に変換し、カウンタ回路1
6,ルックアップテーブル17,第2のD/A変換回路
18,垂直ドライブ回路19で構成されるディジタル垂
直偏向回路により2倍に水平走査周波数に変換された映
像信号を同一走査位置に2回走査することであたかも低
い水平走査周波数の表示装置での見えかたを維持させ
る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はテレビジョン受像機に関
し、特にNTSC信号が受像可能なハイビジョン受像機
やNTSC信号が受像可能なコンピュータディスプレイ
の表示装置の走査周波数変換回路に関する。
【0002】
【従来の技術】従来、ハイビジョン受像機に水平走査周
波数15KHzのNTSC信号を表示しようとした場
合、水平走査周波数を近くする目的でクリビジョン受像
機で採用されているフィールドメモリやラインメモリを
使用した動き適応走査線補間技術で水平走査周波数を倍
速に変換する手法が用いられていた(兼六館出版「クリ
アビジョンハンドブック」平成2年10月1日発行参
照)。
【0003】
【発明が解決しようとする課題】上述した動き適応走査
線補間技術はフィールドメモリを必要とするため回路が
高価であった。また動画時補間を行った走査線情報は例
えば上下の走査線の中央値であるので垂直解像度が劣化
する問題があった。
【0004】
【課題を解決するための手段】本発明は水平走査周波数
は倍に上がっていても表示情報は疑似的に同じなので解
像度が劣化する問題もなく、さらにラインメモリしか使
用しないので安価に製造することが可能となる。
【0005】
【実施例】本発明について図面を参照して説明する。
【0006】図1は本発明のブロック図である。図でメ
モリ制御手段11は1水平走査期間の容量を有するファ
ーストインファーストアウト構成のメモリで構成され、
n倍のfHのクロックでディジタル処理されたディジタ
ル映像信号を入力し、タイミング生成手段15より入力
されるn倍のfHクロックでこれをメモリに取り込み、
タイミング生成手段より入力される(2n+α)倍のf
Hクロックで入力されたメモリデータを時間圧縮しなが
ら1水平走査期間2回読み出すことで入力信号の倍速化
を実現する手段で、読み出された信号はブランキング処
理手段12へ出力される。ここでαはNTSC方式の信
号を表示する表示手段の画面縦横比で決まる値で、表示
画像が歪まないように決められ、表示手段の縦横比がN
TSC方式と同じ3:4であれば零である。
【0007】ブランキング処理回路12はメモリ制御手
段11より入力される倍速の映像信号に有効映像信号以
外ブランキングレベルを付加する回路で、タイミング生
成手段15より入力されるブランキングパルスにより所
定のブランキングレベルを付加し、この信号を第1のD
/A変換手段13へ出力する。第1のD/A変換手段1
3はタイミング生成手段15より入力される(2n+
α)倍のfHクロックにより入力される倍速の映像信号
をアナログ映像信号に変換し表示手段14へ出力する。
【0008】タイミング生成手段15は入力するHD信
号からn倍のfHクロック(2n+α)倍のfHクロッ
ク、ブランキングパルス、2倍のfH、2倍のHD信号
を生成しメモリ制御手段11、ブランキング処理手段1
2、第1のD/A変換手段13、水平偏向手段20、カ
ンウンタ回路16、第2のD/A変換手段18へ所望の
信号を出力する。カウンタ回路16はタイミング生成手
段15より入力される2倍のfH信号によりカウント動
作するカウンタ回路で、入力されるVD信号でカウント
値がクリアされる。また525回カウントした場合自動
的にカウンタを自己クリアする機能も有している。
【0009】カウンタの出力はルックアップテーブル回
路17へ出力する。ルックアップテーブル回路17はカ
ウンタ回路16より入力されるカウンタデータを参照
し、垂直偏向データに垂直リニア補正データを加えた値
を第2のD/A変換手段18へ出力する。第2のD/A
変換手段18はルックアップテーブル回路より入力した
データをタイミング発生手段より入力した2倍のfHの
信号で同期をとり垂直ドライブ手段19へアナログ値と
して垂直偏向電圧を出力する。垂直ドライブ手段19は
第2のD/A変換手段18より入力した垂直偏向電圧を
低インピーダンスで駆動し表示手段14の偏向ヨークに
所望の垂直偏向電流を供給する。
【0010】水平偏向手段20はタイミング生成手段1
5より出力された倍速HD信号を入力し表示手段14の
偏向ヨークに所望の水平偏向電流を供給する。表示手段
14は第1のD/A変換手段13より入力された映像信
号を入力し水平偏向手段20、垂直ドライブ手段19よ
り入力された所定の偏向電流によりCRTのビームを偏
向しこれを表示する。
【0011】
【発明の効果】ハイビジョン受像機のように水平走査周
波数が一般のテレビ受像機の倍の周波数で動作する受像
機は、従来動き適応走査線補間を行うことで水平偏向周
波数を31,5KHzにしてNTSC信号等の15.7
KHzの信号を受像していた。しかし、動き適応走査線
補間では動画像で画質が劣化するという問題やコストが
大幅にアップする問題があった。
【0012】本発明では、15.7KHzの信号を2度
書きで水平走査周波数を倍にし、表示自体は飛び越し走
査とすることで動き適応走査線補間による動画像の劣化
を防止した。コストも動き適応走査線補間で必要なフィ
ールドメモリを不要にしているので有利である。
【図面の簡単な説明】
【図1】本発明の一実施例における構成ブロック図。
【図2】水平走査周波数15.7KHzインターレーズ
受像機の走査線構造と垂直偏向電流波形の概念図。
【図3】水平走査周波数31.5KHzノンインターレ
ース受像機の走査線構造と垂直偏向電流波形の概念図。
【図4】本発明の水平走査周波数31.5KHzインタ
ーレース受像機の走査線構造と垂直偏向電流波形の概念
図。
【図5】本発明の実施例において、垂直リニアリティー
補正特性を加えたルックアップテーブル入出力特性例で
ある。
【符号の説明】
11 メモリ制御手段 12 ブランキング処理手段 13 第1のD/A変換手段 14 表示手段 15 タイミング生成手段 16 カウンタ回路 17 ルックアップテーブル 18 第2のD/A変換手段 19 垂直ドライブ手段 20 水平偏向手段

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 水平走査周波数fHのディジタル映像信
    号をアスペクト比変換を含めて水平走査周波数が倍のデ
    ィジタル映像信号に走査周波数変換するメモリ制御手段
    と、アスペクト比変換を行った場合に無画部にブランキ
    ングレベルを挿入するブランキング処理手段と、ブラン
    キング処理手段より出力される倍速のディジタル映像信
    号をアナログ映像信号に変換する第1のD/A変換回路
    と、走査線の垂直表示位置を決定するためのカウンタ回
    路とカウンタ回路の出力を入力することでディジタル垂
    直偏向鋸波を発生させるルックアップテーブル回路と前
    記ディジタル垂直偏向鋸波をアナログ垂直偏向鋸波へ変
    換する第2のD/A変換手段とアナログ垂直偏向鋸波を
    入力して表示手段を駆動する垂直ドライブ手段と、水平
    走査周波数fHのHD信号を入力することでHD信号に
    位相同期したメモリ制御手段を駆動するn倍のfHクロ
    ックとメモリ制御手段,ブランキング処理手段及び第1
    のD/A変換手段を駆動する2n+α倍のfHクロック
    とメモリ制御手段の書き込みアドレスをリセットするラ
    イトリセット信号とメモリ制御手段の読みだしアドレス
    をリセットするリードリセット信号とアスペクト比変換
    時に無画部にブランキングのタイミングを供給するブラ
    ンキングパルスと水平偏向手段を駆動する2倍のHD信
    号とカウンタ回路及び第2のD/A変換手段を駆動する
    2倍のfH信号とを出力するタイミング生成手段と2倍
    のHD信号を入力して表示手段を駆動する水平偏向手段
    と、第1のD/A変換手段より出力されるアナログ映像
    信号を水平偏向手段と垂直偏向ドライブ手段より出力さ
    れる水平垂直駆動信号により画面表示を行う表示手段を
    少なくとも有し、倍速変換後の映像信号を2回同一走査
    線上を走査させることで倍速前の映像信号の輝度、空間
    周波数特性を保ちながら映像走査周波数を2倍に変換す
    る走査周波数変換回路。
  2. 【請求項2】 ルックアップテーブル回路に垂直リニア
    リティー補正特性を付加することを特徴とする請求項1
    記載の走査周波数変換回路。
JP5326668A 1993-12-24 1993-12-24 走査周波数変換回路 Pending JPH07184168A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5326668A JPH07184168A (ja) 1993-12-24 1993-12-24 走査周波数変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5326668A JPH07184168A (ja) 1993-12-24 1993-12-24 走査周波数変換回路

Publications (1)

Publication Number Publication Date
JPH07184168A true JPH07184168A (ja) 1995-07-21

Family

ID=18190337

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5326668A Pending JPH07184168A (ja) 1993-12-24 1993-12-24 走査周波数変換回路

Country Status (1)

Country Link
JP (1) JPH07184168A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07115558A (ja) * 1993-10-14 1995-05-02 Victor Co Of Japan Ltd 映像再生装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07115558A (ja) * 1993-10-14 1995-05-02 Victor Co Of Japan Ltd 映像再生装置

Similar Documents

Publication Publication Date Title
JP4686800B2 (ja) 画像表示装置
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
US5812210A (en) Display apparatus
KR100246088B1 (ko) 화소수변환장치
AU4651599A (en) Video display apparatus and video display method
JPH0423994B2 (ja)
US6040868A (en) Device and method of converting scanning pattern of display device
KR20000022942A (ko) 영상표시장치
JP3166594B2 (ja) テレビジョン受像機
JPH07184168A (ja) 走査周波数変換回路
JP3727631B2 (ja) マトリクスディスプレイの制御装置
JP3473093B2 (ja) 表示システム
JPH07123335A (ja) 2画面表示テレビジョン受像機
JPH09247575A (ja) 走査線変換装置
JP2000148059A (ja) ライン数変換処理回路およびこれを搭載した表示装置
JP3469596B2 (ja) マトリクス型表示装置
KR0123769B1 (ko) 16 : 9 화면에서의 픽쳐 인 픽쳐 표시회로
KR100192949B1 (ko) 투사형 화상표시시스템의 순차주사변환장치
JP2002218415A (ja) 映像信号処理装置及び映像表示装置
JPH11308550A (ja) テレビジョン受信機
JP3045012B2 (ja) テレビジョン受像機
JPH0630349A (ja) 2画面表示テレビ受信機
JPH08265708A (ja) 映像信号処理方法および装置
AU3171299A (en) Image display and horizontal speed modulator
KR100280848B1 (ko) 비디오 주사방식 변환회로

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19990622