JPH0683511A - ディジタル信号処理装置 - Google Patents

ディジタル信号処理装置

Info

Publication number
JPH0683511A
JPH0683511A JP4253460A JP25346092A JPH0683511A JP H0683511 A JPH0683511 A JP H0683511A JP 4253460 A JP4253460 A JP 4253460A JP 25346092 A JP25346092 A JP 25346092A JP H0683511 A JPH0683511 A JP H0683511A
Authority
JP
Japan
Prior art keywords
signal processing
processing device
signals
input
external signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4253460A
Other languages
English (en)
Inventor
Hiroshi Takahashi
高橋  宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP4253460A priority Critical patent/JPH0683511A/ja
Publication of JPH0683511A publication Critical patent/JPH0683511A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

(57)【要約】 【目的】 ディジタル信号処理装置において、複数の外
部信号処理装置を利用可能とする回路規模を小さくし、
低コスト化を図る。 【構成】 複数の入出力端子3aからなるジャック盤3
を有するディジタル信号処理装置において、Mチャネル
の信号のうち、L本の信号を選択するとともに、上記ジ
ャック盤3に接続されたL個の外部信号処理装置2から
のL本の信号を選択するスイッチングマトリックス4お
よび逆スイッチングマトリック5と、これら選択された
2L本の信号を所定フォーマットに変換するエンコーダ
・デコーダ6,7と、上記L個の外部信号処理装置3が
接続されている上記ジャック盤3の入出力端子3aを検
出するとともに、上記エンコーダ・デコーダ6,7の不
使用箇所を検出して上記スイッチングマトリックス4お
よび逆スイッチングマトリック5の所定接点をオンとす
る制御回路8とを備えている。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明はミキシング・コンソウ
ール(デジタルコンソール)等のデジィタル信号処理装
置に係り、特に詳しくは外部信号処理装置を接続するジ
ャック盤を有するディジタル信号処理装置に関するもの
である。
【0002】
【従来の技術】この種のディジタル信号処理装置、例え
ばディジタルコンソールは、複数チャネルの入力信号を
所定処理する信号処理装置、例えば入力信号を切り替え
るスイッチ、この切り替えられた信号を所定ディジタル
処理する処理ブロック(イコライザ、ミキサ等)等を有
し、この処理によってステレオ信号等を出力することが
でき、またアナログコンソールと同様に外部信号処理装
置を接続するジャック盤を備えている。上記ジャック盤
には複数の外部信号処理装置のプラグを挿入可能とする
入出力端子(ジャック)が備えられており、このジャッ
ク盤に種々外部信号処理装置を接続することにより、上
記ディジタルコンソールを種々利用することができる。
一方、上記アナログコンソールでは、Mチャネルの信号
を信号処理する装置の挿入点(M個)から2M本の信号
ラインが全部ジャック盤にきており、つまりM個の外部
信号処理装置をジャック盤に接続することができ、例え
ば上記Mチャネルの信号をそれぞれ外部信号処理装置で
処理し、例えばトランペット音等に処理された信号をミ
キサで混合してステレオ信号とすることも可能である。
【0003】
【発明が解決しようとする課題】しかし、上記ディジタ
ル信号処理装置においては、上記アナログコンソールと
同じく、そのままM個の挿入点から2M本の信号ライン
をジャック盤に接続しようとすると、回路規模の増大、
コスト高を招くという問題点があった。すなわち、上記
ディジタル信号処理装置の処理ブロックにおける信号フ
ォーマットの形式と外部信号処理装置における信号フォ
ーマットの形式とが異なり、例えば上記外部信号処理装
置ではAES/EBU信号フォーマットが用いられ、上
記信号処理装置ではIC間信号フォーマット信号が用い
られるため、このフォーマット変換のためのエンコーダ
およびデコーダがそれそれM個必要とするからである。
【0004】ところで、上記ジャック盤を有するディジ
タル信号処理装置においては、M個の入出力端子にM個
の外部信号処理装置を接続することができるが、通常M
個より極めて少ない数、例えばL=M/8個の外部信号
処理装置を接続して利用することから、上記エンコーダ
およびデコーダをそれぞれL個とすれば、上記問題点を
解消することができる。しかしながら、上記Mチャネル
の信号を処理する信号処理装置とL個の外部信号処理装
置とを接続するためには、これら外部信号処理装置のプ
ラグを挿入する入出力端子を選択し、かつこれら外部信
号処理装置で処理された信号を信号処理装置の所定処理
ブロックに入力する必要があり、例えばキーボードやマ
ウスから指示する煩わしい操作等が必要である。
【0005】この発明は上記課題に鑑みなされたもので
あり、その目的は複数の外部信号処理装置の接続に際
し、Mチャネルの信号のフォーマット変換および逆変換
のための回路規模が小さくて済み、コスト低下を図るこ
とができ、かつ煩わしい操作なしにジャック盤に接続さ
れた複数の外部信号処理装置を利用することができるよ
うにしたディジタル信号処理装置を提供することにあ
る。
【0006】
【課題を解決するための手段】上記の目的を達成するた
めに、この発明は複数の外部信号処理装置を接続する複
数の入出力端子を有し、Mチャネルの信号のうち、L本
の信号を切り替えて上記入出力端子に接続されたL個の
外部信号処理装置で処理可能とし、これら処理された信
号を当該ディジタル信号処理装置の所定処理ブロックで
処理可能とするディジタル信号処理装置であって、上記
外部信号処理装置へのL本の信号を選択し、かつこの外
部信号処理装置からのL本の信号を選択して上記所定処
理ブロックに入力可能とするスイッチングマトリックス
および逆スイッチングマトリックスと、上記選択された
信号のうち、上記外部信号処理装置に入力する信号を同
外部信号処理装置で処理可能なフォーマットに変換する
エンコーダおよび上記外部信号処理装置からの信号を上
記処理ブロックで処理可能なフォーマットに変換するデ
コーダと、上記外部信号処理装置が接続されている入出
力端子を検出するともに、上記エンコーダおよびデコー
ダの不使用箇所を検出し、これら検出に基づいて上記ス
イッチングマトリックスおよび逆スイッチングマトリッ
クスを制御し、上記スイッチングマトリックスおよび逆
スイッチングマトリックスにおける信号の選択を可能と
する制御手段とを備えたものである。
【0007】
【作用】上記構成において、Mチェネルの信号のうち、
当該ディジタル信号処理装置の信号処理装置のスイッチ
で切り替えられた信号を外部信号処理装置で処理し、こ
の処理された信号を信号処理装置の所定処理ブロックに
入力する際、同外部信号処理装置のプラグが上記ジャッ
ク盤の任意の入出力端子(ジャック)に挿入されること
により、同入出力端子の所定接点がオンされ、この接点
オンの信号が上記制御手段に入力される。また、上記制
御手段において、上記エンコーダ・デコーダの不使用箇
所が検出され、この不使用箇所の検出および上記入出力
端子の検出に基づいて上記スイッチングマトリックスお
よび逆スイッチングマトリックスの所定箇所をオンとす
る制御が行われる。すると、上記Mチャネルの信号の所
定信号が上記スイッチングマトリックスで選択されて上
記エンコーダに入力され、このエンコーダで所定フォー
マットに変換された信号が上記逆スイッチングマトリッ
クスを介して上記ジャック盤の所定入出力端子に挿入さ
れた外部信号処理装置に入力される。また、上記外部信
号処理装置で処理された信号が再び上記逆スイッチング
マトリックスで選択されて上記デコーダに入力され、こ
のデコーダで所定フォーマットに変換された信号が上記
スイッチングマトリックスを介して上記所定処理ブロッ
クに入力される。これにより、上記エンコーダ・デコー
ダをL個とし、上記スイッチングマトリックスおよび逆
スイッチングマトリックスにおいて2M本の信号から2
L本の信号を選択可能とする構成とすれば、上記Mチャ
ネルの信号のうち、L本の信号を選択し、かつ所定フォ
ーマットに変換してL個(<M)の外部信号処理装置そ
れぞれ入力することができ、これら外部信号処理装置で
処理された信号を所定フォーマットに変換してそれそれ
所定処理ブロックに入力することができる。
【0008】
【実施例】この発明のディジタル信号処理装置は、複数
の外部信号処理装置を挿入可能とするジャック盤を有
し、その挿入可能点をM個とした場合、M個全部の入出
力端子を出さずに、それより少ないL個の入出力端子の
みを2M対2Lのスイッチングマトリックに通して2L
本の信号を選択し、この2L本の信号を2L対2Mの他
のスイッチングマトリックスに通して2M本の信号に戻
し、かつその2L本の信号をエンコーダ・デコーダで所
定フォーマットに変換し、当該ディジタル信号処理装置
の信号処理装置からのL本の信号をL個の外部信号処理
装置に入力し、同外部信号処理装置で処理されたL本の
信号を上記信号処理装置に入力可能とする。
【0009】そのため、図1乃至図4に示すように、こ
の発明のディジタル信号処理装置は、複数チャネル(M
チャネル)の信号を切り替えるスイッチやこの信号を所
定処理する処理ブロック(イコライザやミキサ等)等を
有する信号処理装置1と、複数(M個)の外部信号処理
装置2を接続可能とする2M個の入出力端子(ジャッ
ク)3aを有するジャック盤3と、上記Mチャネルの信
号の所定数(L本)の信号を選択してL個の外部信号処
理装置2にそれぞれ入力可能とするとともに、このL個
の外部信号処理装置2からの信号を選択して上記信号処
理装置1の所定処理ブロックに入力可能とするスイッチ
ングマトリックス4および逆スイッチングマトリックス
5と、この各マトリックス4,5で選択された信号を上
記外部信号処理装置2で処理可能なフォーマットに変換
し、また上記処理ブロックで処理可能なフォーマットに
変換するエンコーダ・デコーダ6、7と、上記外部信号
処理装置2が接続されている入出力端子3aの検出およ
び上記エンコーダ・デコーダ6、7の不使用箇所の検出
により、上記スイッチングマトリックス4および逆スイ
ッチングマトリックス5の所定箇所の接点をオンとする
制御回路8とを備えている。
【0010】上記ジャック盤3の入出力端子3aは、図
2に示すように、外部信号処理装置2のプラグ2a,2
bが抜き差し自在であり、そのプラグ2a,2bが差し
込まれたときLレベル(グランドレベル)となる接点3
bを有している。また、ジャック盤3と逆スイッチング
マトリックス5との間にはドライバ・レシーバのバッフ
ァ9,10が設けられており、上記プラグ2a,2bが
差し込まれたとき、同プラグ2a,2bの各部がそれぞ
れ入出力端子3aの接点3c,3dに接続し、同入出力
端子3aに対応するバッファを出力状態とし、かつ信号
の入出力を可能とする。上記制御回路8は、各入出力端
子3aの接点3bからの信号を図1の波線に示すライン
で入力して所定信号を取り出するマルチプレクサ8a
と、このマルチプレクサ8aからの信号により外部信号
処理装置2の挿入入出力端子3aを検出し、また上記エ
ンコーダ・デコーダ6,7の不使用箇所を検出し、これ
ら検出により上記スイッチングマトリックス4および逆
スイッチングマトリックス5の所定接点をオンとするマ
イクロコンピュータ8bとからなっている。
【0011】上記構成のディジタル信号処理装置におい
て、例えば入力信号をトランペット音に処理する外部信
号処理装置2が上記ジャック盤3に接続され、Mチャネ
ルの所定信号を上記外部信号処理装置2で処理するもの
とする。この場合、上記外部信号処理装置2のプラグ2
aがジャック盤3の所定入出力端子3aに挿入されるこ
とから、その入出力端子3aの接点3bがLレベルとな
る。このLレベルの信号がマルチプレクサ8で取り出さ
れてマイクロコンピュータ9に入力されるため、同マイ
クロコンピュータ9によって上記外部信号処理装置2が
接続されているジャック盤3の入出力端子3aが検出さ
れる。また、上記外部信号処理装置2のプラグ2bが入
出力端子3aに挿入された場合も、上記同様に同入出力
端子3aが検出される。したがって、上記外部信号処理
装置2が例えば1番目の入出力端子3aに挿入されてい
る場合、図4に示すg,hラインが検出されることにな
る。
【0012】さらに、上記マイクロコンピュータ9によ
って上記エンコーダ・デコーダ6,7をセンスして不使
用箇所が検出され、この不使用箇所の検出および上記外
部信号処理装置2の挿入ラインg,hの検出に基づいて
上記逆スイッチングマトリックス5の所定接点a,bが
オンにされ(閉じられ)、かつ予め決定されている当該
信号処理装置1の所定スイッチおよび所定処理ブロック
に対応して、図3に示すラインi,jと上記挿入ライン
g,hとを接続するために上記スイッチングマトリック
ス4の所定接点A,Bがオンにされる(閉じられる)。
【0013】上記信号処理装置1のスイッチで切り替え
られている信号(Mチャネルの所定信号)が図3に示す
ラインiに入力されると、この入力信号がスイッチング
マトリック4を介してエンコーダ6に入力されて所定フ
ォーマットに変換され、この所定フォーマットに変換さ
れた信号が逆スイッチングマトリックス5、図4に示す
ラインg、バッファ9を経て上記入出力端子3aに挿入
されている外部信号処理装置2に入力される。上記同様
に、上記外部信号処理装置2からの信号がバッファ1
1、図4に示すラインh、逆スイッチングマトリック5
を経てデコーダ7に入力されて所定フォーマットに変換
され、この所定フォーマットに変換された信号がスイッ
チングマトリックス4、図3に示すラインjを経て信号
処理装置1の所定処理ブロックに入力される。これによ
り、Mチャネルの所定信号が外部信号処理装置2でトラ
ンペット音に処理され、この処理されたトランペット音
の信号が上記所定処理ブロックに入力されるため、例え
ばこのトランペット音の信号と他の信号とをミックス
し、ステレオ信号として増幅器1a,1aを介して出力
することができる
【0014】ところで、上記ジャック盤3の上記スイッ
チングマトリック4および逆スイッチングマトリックス
5によって、Mチャネルの2M本の信号のうち、任意の
2L本の信号を選択し、ジャック盤3の入出力端子3a
による2M本の信号のうち、任意の2L本の信号を選択
することができる。また、上記エンコーダ・デコーダ
4,5によって、上記スイッチングマトリックス4から
のL本の信号を外部信号処理装置2で処理可能なフォー
マットに変換し、逆スイッチングマトリックス5からの
L本の信号を信号処理装置1で処理可能なフォーマット
に変換することができる。このようなことから、当該デ
ィジジタル信号処理装置においては、上記信号処理装置
1のL本の信号をL個の外部信号処理装置2で処理さ
せ、これら処理されたL本の信号を他の処理された信号
とともに、例えばミックスして出力することが可能であ
り、上記外部信号処理装置2が上記ジャック盤2の任意
の入出力端子3aに接続されても、同外部信号処理装置
2における処理が可能である。
【0015】したがって、上記信号処理装置1における
Mチャネルの2M本の信号のうち、任意の2L本の信号
をジャック盤3に取り出し可能とし、同ジャック盤3に
接続されている外部信号処理装置2のうち、最大L個の
外部信号処理装置2によって処理し、かつ同処理された
信号を上記信号処理装置1に入力可能とするために、上
記2M本の信号のうち、2L本の信号を選択可能とする
スイッチングマトリックス4および逆スイッチングマト
リックス5を設け、このスイッチングマトリックス4お
よび逆スイッチングマトリックス5を介した2L本の信
号をエンコーダ・デコーダ6,7で所定フォーマットに
変換するようにしたので、そのエンコーダ・デコーダ
6,7が各L個で済ませられることから、当該回路規模
を小さくすることができ、かつ各マトリック4,5等が
安価に済ませられることもあって、低コスト化を図るこ
とができる。
【0016】また、外部信号処理装置2が接続されてい
るジャック盤3の入出力端子3aを検出するとともに、
上記各L個のエンコーダ・デコーダ6,7の不使用箇所
を検出し、これら検出に基づいて上記スイッチングマト
リック4および逆スイッチングマトリックス5の所定接
点をオンとする制御回路8を備えたので、ジャック盤3
に外部信号処理装置2を接続する際、同ジャック盤3の
所定入出力端子3aを選択するために例えばキーボード
やマウスで指定する必要がなく、つまり煩わしい操作の
必要がなく、さらに上記ジャック盤3に接続されている
L個以上の外部信号処理装置2のうち、任意の外部信号
処理装置2を信号処理装置1に接続することができるこ
とから、使い勝手もよい。
【0017】
【発明の効果】以上説明したように、この発明のディジ
タル信号処理装置によれば、Mチャネルの2M本の信号
のうち、2L本の信号をジャック盤に取り出し可能とす
るスイッチングマトリックスおよび逆スイッチングマト
リックスと、同取り出された信号を同ジャック盤に接続
されている最大M個の外部信号処理装置で処理し、かつ
同処理された信号を信号処理ブロックで処理可能とする
ためのエンコーダ・デコーダとを備えたので、エンコー
ダ・デコーダの回路規模を小さくすることができ、ひい
ては低コスト化を図ることができるという効果がある。
また、上記2L本の信号を選択するために、上記ジャッ
ク盤に接続されている外部信号処理装置を検出するとと
もに、上記各L個のエンコーダ・デコーダの不使用ヶ所
を検出し、これら検出に基づいて上記スイッチングマト
リックスおよび逆スイッチングマトリックスの所定接点
をオンとするようにしていることから、上記Mチャネル
の信号のうち、外部信号処理装置に出力する信号を切り
替えるためのスイッチを制御し、外部信号処理装置のプ
ラグを挿入するジャック盤の入出力端子を選択する必要
がなく、つまり煩わしい操作の必要がないという効果が
ある。
【図面の簡単な説明】
【図1】この発明によるディジタル信号処理装置の一実
施例を示す概略的ブロック線図である。
【図2】図1に示すディジタル信号処理装置のジャック
盤を示す概略的構成図である。
【図3】図1に示すディジタル信号処理装置のスイッチ
ングマトリックスを示す概略的構成図である。
【図4】図1に示すディジタル信号処理装置の逆スイッ
チングマトリックスを示す概略的構成図である。
【符号の説明】
1 信号処理装置 2 外部信号処理装置 3 ジャック盤 3a 入出力端子 3b,3c,3d 接点(入出力端子3aの) 4 スイッチングマトリックス 5 逆スイッチングマトリックス 6 エンコーダ 7 デコーダ 8 制御回路 8a マルチプレクサ 8b マイクロコンピュータ 9,10 バッファ(レシーバ、ドライバ) a,b 接点(逆スイッチングマトリックス5の) A,B 接点(スイッチングマトリックス5の)

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 複数の外部信号処理装置が接続される複
    数の入出力端子を有するジャック盤を備え、当該ディジ
    タル信号処理装置の複数チャネルの信号を切り替えて前
    記外部信号処理装置で処理し、少なくとも該外部信号処
    理装置で処理された信号を当該デジィタル信号処理装置
    の信号処理装置で処理可能とするデジィタル信号処理装
    置であって、 前記複数チャネルの信号のうち所定数の信号を前記入出
    力端子に接続されている複数の外部信号処理装置に入力
    可能とするとともに、該複数の外部信号処理装置からの
    信号を前記信号処理装置に入力可能とするために、前記
    複数の外部信号処理装置への信号を選択し、かつ該外部
    信号処理装置からの信号を選択するスイッチングマトリ
    ックスおよび逆スイッチングマトリックスと、 前記選択された信号のうち、前記外部信号処理装置に入
    力する信号を同外部信号処理装置で処理可能なフォーマ
    ットに変換するエンコーダおよび前記外部信号処理装置
    からの信号を前記信号処理装置で処理可能なフォーマッ
    トに変換するデコーダと、 前記外部信号処理装置が接続されている入出力端子を検
    出するとともに、前記エンコーダおよびデコーダの不使
    用箇所を検出し、該検出に基づいて前記スイッチングマ
    トリックスおよび逆スイッチングマトリックスの所定接
    点をオンとし、同各マトリックスにおける信号の選択を
    可能とする制御手段とを備えたことを特徴とするディジ
    タル信号処理装置。
  2. 【請求項2】 前記エンコーダおよびデコーダは前記ス
    イッチングマトリックスおよび逆スイッチングマトリッ
    クスの間に同各マトリックスで選択可能な信号の数だけ
    設けられている請求項1記載のディジタル信号処理装
    置。
JP4253460A 1992-08-31 1992-08-31 ディジタル信号処理装置 Pending JPH0683511A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4253460A JPH0683511A (ja) 1992-08-31 1992-08-31 ディジタル信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4253460A JPH0683511A (ja) 1992-08-31 1992-08-31 ディジタル信号処理装置

Publications (1)

Publication Number Publication Date
JPH0683511A true JPH0683511A (ja) 1994-03-25

Family

ID=17251701

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4253460A Pending JPH0683511A (ja) 1992-08-31 1992-08-31 ディジタル信号処理装置

Country Status (1)

Country Link
JP (1) JPH0683511A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5864391A (en) * 1996-04-04 1999-01-26 Denso Corporation Radar apparatus and a vehicle safe distance control system using this radar apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5864391A (en) * 1996-04-04 1999-01-26 Denso Corporation Radar apparatus and a vehicle safe distance control system using this radar apparatus

Similar Documents

Publication Publication Date Title
KR0178020B1 (ko) 텔레비젼 시스템 및 텔레비젼 시스템용 상호 접속 장치
EP1427198A3 (en) Multi-mode imaging apparatus
NL9002174A (nl) Meerkanaalsaudioreproduktie-apparaat.
JPH0683511A (ja) ディジタル信号処理装置
JPH0787419A (ja) テレビ受像器のオーディオ信号出力制御回路
KR100571905B1 (ko) 잭의 공용화장치
EP1037504A3 (en) Audio equipment and method of displaying operation thereof
US8077883B2 (en) Intelligent solo-mute switching
JPH0715257A (ja) 電気機器のチャンネル選択装置
KR100220597B1 (ko) 고품위 텔레비젼(hdtv)의 오디오 출력 자동 절환장치
JPH1117472A (ja) 音声装置
KR19980023506A (ko) 에이브이(a/v)기기의 입출력단자 전환장치
JPH0662500A (ja) ミューズデコーダ
JPH1118016A (ja) 音声信号入力端子を有する映像装置
KR970000200B1 (ko) 음장모드 선택장치
JPH04132473A (ja) ビデオ信号切り換え装置
JPH0580909A (ja) キーボード装置
KR200241663Y1 (ko) 영상기기의 입력신호 자동 선택장치
JPH0511469B2 (ja)
JP2004120321A (ja) 音声信号処理装置
JPS61105993A (ja) 音響装置
KR200322366Y1 (ko) 텔레비전의 외부 입력 스위칭 장치
JPH07274204A (ja) 信号検出制御装置
JPH08111900A (ja) オーディオ出力装置
JPH07222300A (ja) Muse音声モード制御装置