JPH0646791B2 - ビデオ信号処理方法および装置 - Google Patents

ビデオ信号処理方法および装置

Info

Publication number
JPH0646791B2
JPH0646791B2 JP60202556A JP20255685A JPH0646791B2 JP H0646791 B2 JPH0646791 B2 JP H0646791B2 JP 60202556 A JP60202556 A JP 60202556A JP 20255685 A JP20255685 A JP 20255685A JP H0646791 B2 JPH0646791 B2 JP H0646791B2
Authority
JP
Japan
Prior art keywords
samples
sample
video signal
input
invalid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60202556A
Other languages
English (en)
Other versions
JPS6173484A (ja
Inventor
アンソニー・ジヨン・フイールド
Original Assignee
エヌ・ベー・フイリツプス・フルーイランペンフアブリケン
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エヌ・ベー・フイリツプス・フルーイランペンフアブリケン filed Critical エヌ・ベー・フイリツプス・フルーイランペンフアブリケン
Publication of JPS6173484A publication Critical patent/JPS6173484A/ja
Publication of JPH0646791B2 publication Critical patent/JPH0646791B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T3/00Geometric image transformations in the plane of the image
    • G06T3/60Rotation of whole images or parts thereof
    • G06T3/606Rotation of whole images or parts thereof by memory addressing or mapping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/2628Alteration of picture size, shape, position or orientation, e.g. zooming, rotation, rolling, perspective, translation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Studio Circuits (AREA)
  • Television Systems (AREA)
  • Image Processing (AREA)
  • Processing Or Creating Images (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】 この発明は、デイジタル的にエンコードされたサンプル
の形態を有し、順次のサンプルが表示スクリーン上にテ
レビジョン画像をラインならびにフィールド順次走査に
より発生するよう配列され、次のステップ: (a) 入力テレビジョン画像を現わす順次のビデオ信号
サンプルを具えた入力ビデオ信号をビデオ信号源から受
信し; (b) 前記入力テレビジョン画像に (b1)与えられた幾何学的修正に基づいてビデオフレーム
記憶装置のメモリ位置をアドレスするためのアドレスの
組を決定し、かつ (b2)前記入力ビデオ信号の各サン
プルにまたはそこから導出されるサンプルに前記アドレ
スの組のアドレスによって示されるメモリ位置を割り当
てる, ことによって前記与えられた幾何学的修正を加え; (c) ビデオ信号サンプルを前記ビデオフレーム記憶装
置のすくなくとも選択された部分から読み出す; 手順を具えたビデオ信号処理方法に関するものである。
この発明はまた、デイジタル的にエンコードされたサン
プルの形態を有し、順次のサンプルが表示スクリーン上
にテレビジョン画像をラインならびにフィールド順次走
査により発生するよう配列され、フレーム記憶装置と該
記憶装置のメモリ位置をアドレスするためのアドレスの
組を発生する第1のアドレス発生器とを具え、前記アド
レスの組は入力ビデオ信号サンプルによって現わされる
入力テレビジョン画像の与えられた幾何学的修正を定義
する入力信号から発生され、前記第1のアドレス発生器
は入力ビデオ信号またはそれから導出されるサンプルの
各サンプルに前記アドレスの組のアドレスによって示さ
れるメモリ位置を有効に割り当て、さらに、修正された
テレビジョン画像を現わすビデオ信号サンプルの系列を
形成すべく前記フレーム記憶装置の選択された部分の各
位置から順次に読み出されるビデオ信号サンプルを可能
ならしめるため前記フレーム記憶装置のすくなくとも前
記選択された部分のアドレスを発生する第2のアドレス
発生器を具えたビデオ信号処理装置に関するものであ
る。
かかる方法ならびに装置はUK特許出願第2119197A号に開
示されており、選択された回転角でフィールド記憶装置
にテレビジョン画像を記憶する方法ならびに装置が記載
されている。テレビジョン放送では特殊効果用にビデオ
映像を回転できるスタジオ装置を屡々必要とする。フィ
ールド記憶装置はテレビジョン画像のアナログ信号の画
素サンプルを記憶しラインならびにフィールド順次の走
査ベースで読み出されるよう配置される。画像の回転は
入力ビデオ信号を回転された画像が記憶されるよう記憶
装置に選択された位置に書き込まれるべく入力アドレス
を適切に修正することにより達成される。かかるシステ
ムの1つの問題はある与えられた回転角で入力情報が不
十分で記憶装置のあらゆる位置をみたせないということ
である。かくて記憶装置が読み出される時欠落部が表示
画像に現われ、すなわちある特定の記憶位置に記憶され
るサンプル情報がなかったという理由である画素が欠落
する。同様な問題が記憶装置に印加される入力アドレス
を修正することによって有効な操作がおこなわれる時画
像の部分伸長を含む入力テレビジョン画像の他の修正に
ついてもおこるだろう。
本発明の目的はかかる欠落を目で見て最小にできるビデ
オ信号処理の方法ならびにビデオ信号処理装置を提供せ
んとするものである。
すなわち冒頭に記述されたビデオ信号処理方法において
本発明はさらに以下のステップ: (d) サンプルが割り当てられていない前記選択された
部分のメモリ位置があったかどうかを決定する; (e) サンプルが割り当てられていないメモリ位置が検
出されると制御信号を発生する;そして (f) 前記制御信号の制御のもとに、サンプルが割り当
てられていない前記メモリ位置に対応する前記記憶装置
から読み出される順次のサンプルのその位置に、すくな
くとも1つの隣接して位置するサンプルから発生する置
換サンプルを挿入する; 手順を具えたことを特徴とするものである。
フレーム記憶装置から読み出されるビデオ信号サンプル
を調べることによって欠落部の存在が検出でき、欠落部
を隣接サンプルから導出されるサンプル、個々のサンプ
ルか、欠落部に隣接する複数のサンプル間内挿値かで置
き代えることができる。
前記決定ステップ(d)ではサンプルが割り当てられてい
ない順次のメモリ位置の与えられた数よりより多くの数
が存在するかどうかが決定され、前記挿入ステップ(f)
が、サンプルが割り当てられていない順次のメモリ位置
の数が前記与えられた数より多くない時のみ実行され
る。前記与えられた数は1であってもよい。
これはもし順次の位置の与えられた数より多い数が表示
画像に欠落部を発生するデータを含むその時は画像の縁
部が到達されてその場合画像の関連するサンプルデータ
が出力信号には挿入されないと想定されるから欠落部と
決定されるべき画像フレームの縁部との間の差異を明ら
かにできる。
本発明方法は、有効なサンプルを定義する限界以上存在
するコード化された情報を具えた無効なサンプルを;メ
モリ位置を割り当てる前記ステップ(b2)以前にフレーム
記憶装置のすくなくとも前記選択された部分のすべての
メモリ位置に書き込むステップを具えたことを特徴とす
るものであってもよい。
無効なサンプル値の検出はその特定な位置に信号が書き
込まれなかったことを示すから、画像信号サンプルがフ
レーム記憶装置のなにか特定な位置に読み込まれたか読
み込まれなかったかを検出するのはこれら手段によって
簡単になる。
本発明方法は、前記記憶装置を3つの部分に分割しその
3つの部分の各々について周期的に無効なコードをすべ
ての位置に書き込み、入力ビデオサンプルを前記アドレ
スの組によって示される位置に書き込み、かつ1フィー
ルド期間中に無効なコードが第1の部分に書き込まれ、
入力ビデオサンプルが第2の部分に書き込まれ、サンプ
ルが第3の部分から読み出されるようにすべての位置か
らサンプルを読み出すステップを具えたことを特徴とす
るものであってもよい。
無効なサンプルがラインならびにフィールドブランキン
グ期間中記憶装置の選択された部分のすべての位置に書
き込まれてもよい。
入力テレビジョン画像の与えられた幾何学的修正は画像
の平面に垂直な軸ならびに/または画像の平面内の2つ
の軸の1つまたは2つの軸のまわりの回転であり、その
なかで前記アドレスの組が与えられる回転角とそのまわ
りで回転がおこる軸から決定される。
本発明はさらに、サンプルが割り当てられていない前記
選択された部分のメモリ位置があったかどうかを決定す
る手段と、サンプルが割り当てられていないメモリ位置
が検出される時制御信号を発生する手段と、すくなくと
も1つの隣接位置サンプルから置換サンプルを発生する
置換サンプル発生器と、前記制御信号の制御のもとに前
記記憶装置から読み出される順次のサンプルのサンプル
が割り当てられていない前記メモリ位置に対応する位置
に置換サンプルを挿入する手段とを具えたことを特徴と
する、前記第2段に記述したビデオ信号処理装置に関す
るものである。
前記決定手段はサンプルの割り当てられていない順次の
メモリ位置の与えられた数よりより多くの数が存在する
かどうかを決定し、前記挿入手段はサンプルの割り当て
られていない順次のメモリ位置の数が与えられた数より
多くない時のみ置換サンプルを挿入し、その与えられた
数は1であってもよい。
すくなくともフレーム記憶装置の選択された部分のすべ
てのメモリ位置に有効なサンプルを定義する限界以上に
存在するコード化された情報を具えた無効サンプルを書
き込むための手段が備えられてもよい。前記決定手段は
無効信号がフレーム記憶装置から読み出されたかどうか
を決定してもよい。
置換サンプル発生手段は2つまたはそれ以上の隣接サン
プルから1つのサンプルを発生するための内挿装置を具
えてもよい。その内挿は先立ったそして後続のサンプル
の平均値を有する置換サンプルを発生するよう配置され
ている。
その無効コードは範囲0から15または241から255内の10
進数の等価2進数であってよい。
以下本発明の実施態様を添付図面を参照し例をあげて説
明する。
本発明の説明に先だち画像の線形の幾何学的変換が画像
の平面に垂直な軸のまわりの回転で形成されると仮定す
る。しかし本発明はこの特別な回転のみに限定されるこ
とはなく、画像の平面内の2つの軸のうちの1つまたは
2つの軸のまわりの回転、ズーミング,拡大等のような
他の幾何学的変換にも適用可能なことは明らかである。
第1図はフレーム記憶装置に記憶されるべき入力画像が
回転される時に、入力信号の各サンプルをその最近接の
記憶位置に記憶する(記憶先を図に矢印で表示)よう配
列すると、記憶装置のある記憶位置には書き込まれるサ
ンプル情報がない位置があるということを示している。
第1図では入力信号のサンプル位置は傾斜ラインのI1か
らI8の傾斜ラインに垂直な小さな切片によって表わされ
ており、記憶装置の記憶位置はラインL1からL16 とライ
ンS1からS20 の交点に位置する。第1図からわかるよう
に円でマークされた交点、例えばラインL2とラインS3,
S6,S10 との交点には記憶位置に書き込まれるべき有効
なサンプル情報がないことを示している。その結果サン
プルが記憶装置から読み出される時空の記憶位置が読み
出される欠落部のパターンが画像に存在する。正確なパ
ターンは回転の角度と画像の拡大度による。かくてパタ
ーンはある点が画像に関係した情報のない表示画像上に
発生される。
この問題を克服するためフレーム記憶装置の操作は第1
の周期ですべての位置(またはフィールド記憶装置の1
部のすべての位置)が無効なデータ(例えば零コード)
で満たされる。第2周期でビデオ信号サンプルが選択さ
れた位置に書き込まれ、第3周期でデータがすべての位
置から読み出される。サンプルが記憶装置から読み出さ
れ次にそれらが有効なまたは無効なデータを含むかどう
かの決定の検査がなされ、もし無効なデータが検出され
るとこれは隣接サンプルまたは複数の隣接サンプルから
導出されるデータで置き換えられる。形成される欠落は
通常ライン走査方向に1サンプル以上なくその結果もし
2つまたはそれ以上の順次のサンプルが無効データを具
えると画像の縁部が到達してしまうことはわかってい
た。この場合無効データは画像に関係するサンプルでは
置換されない。
第2図は本発明による方法を実行するための装置を示
す。この装置は入力1を具えそれにビデオ信号が繰返し
周波数13.5MHz で2進コード化サンプルの形態で印加さ
れる。入力ビデオ信号は回転制御とタイミング発生器4
によりライン3を経由して制御される回転器2に供給さ
れる。回転器2の出力はフレーム記憶装置5に供給さ
れ、そこでは回転制御とタイミング発生器4によりライ
ン7を経由して制御される書き込みアドレス発生器6の
手段で選択された位置に書き込まれる。順次のサンプル
は回転制御とタイミング発生器4によりライン9を経由
して制御される読み出しアドレス発生器8の手段でフレ
ーム記憶装置5から読み出され、ライン11を経て欠落部
検出器10とライン13を経て内挿装置12に印加される。内
挿装置12はライン14を経て欠落部検出器10により制御さ
れ内挿装置12の出力は出力15へ出力ビデオ信号として供
給される。
第3図に線図的に示されるごとくフレーム記憶装置5は
3つの部分5a,5bと5cに分割され、その各々はテレビジ
ョンフレームを形成するサンプルを記憶することができ
る。1フレーム期間無効なデータは部分5aに書き込ま
れ、入力サンプルは部分5bの選択された部分に書き込ま
れそして記憶されたサンプルは部分5cから読み出され
る。次に無効なデータが部分5cに書き込まれ、サンプル
は部分5bから読み出されそして入力サンプルは部分5aの
選択された位置に書き込まれる。さらに次には無効なデ
ータが部分5bに書き込まれ、サンプルは部分5aから読み
出されそして入力サンプルは部分5cの選択された位置に
書き込まれる。この順序は連続的に繰返えされる。かく
て各部分て無効なデータの書き込み、入力ビデオ信号サ
ンプルの選択された位置への書き込み、記憶されたサン
プルの読み出しの反復が連続してフレーム毎に繰返えさ
れる。
記憶装置の各部から読み出されたサンプルは順次に欠落
部検出器10に供給され、そこで読み出されたサンプルが
無効なデータを含むかどうかが決定され、もしそうなら
先立ったまたは後続のサンプルがまた無効なデータを含
むかどうかが決定される。もし孤立したサンプルが無効
なデータを有しすなわち先立ったそして後続のサンプル
が有効なビデオ信号サンプルを有すると欠落部検出器10
が検知すると、その時は検出器10は欠落部が検出された
と決定し、先立ったそして後続のサンプルを平均し、そ
の平均されたサンプル値を無効なサンプルデータの位置
で出力15に供給する。もし無効なデータを含む2つの引
続くサンプルが検出されると、画像の縁部が到達されそ
して無効なデータが出力15に供給される。
第4図は欠落部検出器10と内挿装置12とをより詳細に示
す。欠落部検出器10は比較器100 を具えその入力の1セ
ットに記憶装置5から読み出されたサンプルがライン11
を介して印加される。比較器入力の他のセットはプリセ
ットコード、例えばすべて零に接続される。もし入力の
2つのセットが一致すると比較器はANDゲート101 の第
1の入力に直接に、2つの遅延回路102 と103 の直列配
列を介してANDゲート101 の第2の入力に供給される出
力を発生する。ANDゲート101 の出力はANDゲート104の
第1の入力に接続されANDゲート104の出力はライン14に
接続される。2つの遅延回路102 と103 の接点はインバ
ータ105 を介してAND ゲート104 の第2の入力に接続さ
れる。遅延回路102 と103 とはともに1サンプル遅延を
生じる。内挿装置12は両者1サンプル遅延を生じる2つ
の遅延回路121 と122 および平均化回路123 の直列配列
を具えている。記憶装置5からのサンプルはライン13を
介して遅延回路121 の入力と平均化回路123 の1つの入
力とに供給される。平均化回路123 の他の入力は第2の
遅延回路122 の出力に接続される。平均化回路123 の出
力は切換えスイッチ装置124 の第1の入力に供給され、
一方遅延回路121 と122 の接点は切換えスイッチ装置の
他の入力に接続される。切換えスイッチ装置124 の出力
は出力15に接続され一方ライン14は切換えスイッチ装置
124 の制御入力に接続される。
8ビットコードとしてエンコードされるディジタルビデ
オ信号用の仕様は黒レベルを10進数16として白ピークを
10進数240 として定義する。従って10進数16以下または
241 と255 の間は無効コードである。サンプルに書き込
む前に各記憶位置にすべて零を有するサンプルを書き込
むことによって、それに書き込まれるサンプルのなかっ
た位置はどれも読み出しに際し零値サンプルを検出する
ことにより検出することができる。明らかに0から15ま
たは241 から255 のどの無効コードも最初から記憶装置
に書き込むことはできる。
第4図示の欠落部検出器10は以下のごとく操作する:記
憶装置から読み出されるサンプルがすべて零の時比較器
100 は2進数'0'出力を発生するが、他のすべてのサン
プル値については2進数'1'出力を発生する。欠落が検
出され3つの順次のサンプルが比較器をして数列'101'
を発生せしめると、その場合遅延回路103 の出力は2進
数'1'に、遅延回路102 の出力は2進数'0'にそして比較
器100 の出力は2進数'1'にある。その結果ANDゲート10
4 の出力は2進数'1'にあり欠落のあることを示す。こ
の出力は切換えスイッチ装置124 をして第4図示の状態
を採用せしめその結果出力15の出力信号は先立ったそし
て後続のサンプルの平均である。欠落が検出されない時
は切換えスイッチ装置124 は他の状態が採用され出力15
の出力サンプルは遅延回路121 の出力から導出される。
引続くサンプル位置が有効なデータを有しないことが考
えられそうもない時は、もしかかる情況がわかったなら
欠落部検出器10を修正し、2つまたはそれ以上の順次の
記憶位置が無効なデータを有する時検出し、有効なサン
プルについては、使用されるべき周囲の領域から準備
し、無効値については置換されるべきサンプルを発生す
ることができるのは明らかである。かかる場合には図示
されているものよりより広範囲の内挿装置が勿論要求さ
れる。
書き込みアドレス発生器6は第5図により詳細に示され
る。それは書き込みアドレスデコーダ201に接続する第
1および第2のアップ/ダウンカウンタを具えている。
書き込みアドレスデコーダ201はフレーム記憶装置5の
アドレスフォーマットにカウンタ200 と210 によって発
生する順次のアドレスを変換するプログラムのあるリー
ド オンリー メモリを具えていてもよい。カウンタ20
0 と210 はライン202 を介してタイミング発生器4から
サンプル速度のクロックが供給される入力を有し、ライ
ン203 と213 を介して回転制御から供給される入力およ
びライン204,214,205 と215 を介して回転制御から供給
される増分、減分およびイネーブル入力をプリセットす
る。書き込みアドレステコーダ201 はさらに2つの入力
を有し、それらは記憶装置領域の出力から第6図示の循
環制御を供給する。これら入力はアドレスされるべき記
憶装置の領域5a,5bまたは5cを制御する。
これまで説明してきた装置は記憶装置の選択された位置
にサンプルを書き込むことにより回転されるべき入力画
像を可能とする。アドレスされる位置はライン203,204,
205,213,214 と215 を経て回転制御4によって制御され
る。無効データを記憶装置の1部のすべての位置に書き
込むために書き込みアドレス発生器はまたさらにライン
202 を介してサンプル速度のクロックでクロックされる
カウンタ220 を具えている。このカウンタのクロックは
ラインならびにフレームグランキング期間中のみカウン
タの禁止入力を制御するライン221 上の信号の手段によ
り可能とされる。このラインは3つの切換えスイッチ装
置222, 223と224 の制御入力にも接続される。
書き込みアドレスデコーダ201 は、フレーム記憶装置の
行アドレスを定義し切換えスイッチ装置224 の第1の入
力に接続する出力225-1から225-nの第1の組と、フレー
ム記憶装置の列アドレスを定義し切換えスイッチ装置22
3 の第1の入力に接続する出力226-1 から226-n の第2
の組と、フレーム記憶装置の部分の小部分を定義し切換
えスイッチ装置222 の第1の入力に接続する出力227-1
から227-n の第3の組とを有する。
第3図に示すごとくフレーム記憶装置5の各部分、すな
わち5a,5bと5cはB1からB10 の10の小部分に分割され
る。都合よくするため、これらは分離されたプリント板
に位置付けられる。書き込みアドレスデコーダ201 の出
力227-1 から227-n は特定の回路板または記憶装置の各
部分の小部分の選択に使用される。記憶装置は、入力ビ
デオ信号サンプルがラインならびにフレーム走査期間に
記憶装置に書き込まれ、一方無効データがラインならび
にフレームブランキング期間に記憶装置の選択された部
分に書き込まれるよう配置される。かくて切換えスイッ
チ装置222,223 と224 は書き込みアドレスデコーダ201
からの出力かアドレスカウンタ220 から導出される出力
かを選択する。かくて出力228-1 から228-n-1 はスイッ
チ装置224 の第2の入力に第6図示の記憶領域循環制御
から導出されるライン228-n とともに接続される。これ
はフレーム記憶装置の列アドレスを与える。同様にカウ
ンタ220 からのライン229-1から229-n-1はスイッチ装置
223 の第2の入力に第6図示の記憶領域循環制御から導
出されるライン229-n とともに接続される。ラインとフ
レームブランキング期間はラインとフレーム走査期間よ
り短いから、入力ビデオ信号サンプルで満される記憶装
置の部分よりより速い速度で無効なデータで満される記
憶装置の部分をアドレスする必要がある。このため分離
小部分B1からB10 は無効データがはいる時には並列にア
ドレスされる。これは同じデータがすべての位置に書き
込まれるから可能である。このためスイッチ装置222 の
第2の入力に接続されるライン230-1 から230-n はすべ
ての板または部分に板または部分のイネーブル信号とし
て作用する固定の電位に接続される。
スイッチ装置224 の出力は行アドレス選択としてフレー
ム記憶装置に接続されるライン231-1 から231-n に供給
される。スイッチ装置223 の出力は列アドレスとしてフ
レーム記憶装置に接続されるライン232-1 から232-n に
接続される。スイッチ装置222 の出力はフレーム記憶装
置の各領域の特定の小部分をアドレスする板選択信号と
してライン233-1 から233-n に接続される。
第6図は記憶装置の3つの部分の各々を循環的に選択す
る装置を示す。第6図示の装置はライン302 を介してフ
レームパルスが供給されそしてその出力がリード オン
リー メモリ301 に接続されるリングカウンタ300 を具
えている。リード オンリー メモリはライン209 と20
7 上の出力がリングカウンタの各カウンタで状態を変化
するようプログラムされ、それでライン208 と209 の2
進コードは書き込みアドレスデコーダをして循環的に各
フレームパルスで部分を変更する記憶装置の3つの異な
った部分をアドレスする。同様にライン228-n と229-n
上の出力は無効なコードアドレスカウンタによりアドレ
スされる領域をして3つの部分を循環的に通過させ、無
効なアドレス部分は入力ビデオサンプルアドレスデコー
ダからオフセットされる。また同様にリングカウンタ循
環に従うライン238 と239 上のコードは読み出しアドレ
ス発生器をして前フレームに入力サンプルで書き込まれ
た記憶装置の部分から常に情報を読み出すような方法で
3つの分離した部分から循環的に読み出される。
原理的に無効なコードが1つの部分に書き込まれ、その
間に入力ビデオ信号が第2の部分に書き込まれそして出
力サンプルが第3の部分から読み出されるよう記憶装置
が3つの分離した部分に分割される必要があることか
ら、勿論記憶装置動作が実行されない1つまたはそれ以
上の部分をさらに付加することも可能である。これは例
えば標準の集積回路で容易に実行されるのでとりあげて
もよい。もし例えば第4の領域が加えられるとリングカ
ウンタ300 は4つのステップを持つが、リード オンリ
ー メモリは2つのラインが4状態を定義するのに十分
なのでそれ以上の出力はいらない。
【図面の簡単な説明】
第1図は、フレーム記憶装置の入力および出力平面を示
しさらにテレビジョン画像の欠落部の発生を示す図、 第2図は、本発明によるビデオ信号処理装置のブロック
線図、 第3図は、フレーム記憶装置レイアウトを線図的に示す
図、 第4図は、欠落部検出器と内挿装置を詳細に示す図、 第5図は、記憶装置書き込みアドレス発生器のブロック
線図、 第6図は、書き込み読み出し作業のため記憶装置の種々
の部分を循環的に割り当てる装置を示す図である。 1……入力、2……回転器 4……回転制御とタイミング発生器 5……フレーム記憶装置 5a,5b,5c……5の分割部分 6……書き込みアドレス発生器 8……読み出しアドレス発生器 10……欠落部検出器、12……内挿装置 15……出力、B1〜B10 ……分割小部分 100 ……比較器、101, 104……ANDゲート 102,103,121,122 ……遅延回路 105 ……インバータ、123 ……平均化回路 124 ……切換えスイッチ装置 201 ……書き込みアドレスデコーダ 200 ……アップカウンタ 210 ……ダウンカウンタ 220 ……アドレスカウンタ 300 ……リングカウンタ 301 ……リードオンリーメモリ

Claims (16)

    【特許請求の範囲】
  1. 【請求項1】デイジタル的にエンコードされたサンプル
    の形態を有し、順次のサンプルが表示スクリーン上にテ
    レビジョン画像をラインならびにフィールド順次走査に
    より発生するよう配列され、次のステップ: (a)入力テレビジョン画像を現わす順次のビデオ信号サ
    ンプルを具えた入力ビデオ信号をビデオ信号源から受信
    し; (b)前記入力テレビジョン画像に (b1)与えられた幾何学的修正に基づいてビデオフレーム
    記憶装置のメモリ位置をアドレスするためのアドレスの
    組を決定し、かつ (b2)前記入力ビデオ信号の各サンプルにまたはそこから
    導出されるサンプルに前記アドレスの組のアドレスによ
    って示されるメモリ位置を割り当てる, ことによって前記与えられた幾何学的修正を加え; (c)ビデオ信号サンプルを前記ビデオフレーム記憶装置
    のすくなくとも選択された部分から読み出す; 手順を具えたビデオ信号処理方法において、 さらに以下のステップ: (d)サンプルが割り当てられていない前記選択された部
    分のメモリ位置があったかどうかを決定する; (e)サンプルが割り当てられていないメモリ位置が検出
    されると制御信号を発生する;そして (f)前記制御信号の制御のもとに、サンプルが割り当て
    られていない前記メモリ位置に対応する前記記憶装置か
    ら読み出される順次のサンプルのその位置に、すくなく
    とも1つの隣接して位置するサンプルから発生する置換
    サンプルを挿入する; 手順を具えたことを特徴とするビデオ信号処理方法。
  2. 【請求項2】前記決定ステップ(d)でサンプルが割り当
    てられていない順次のメモリ位置の与えられた数より多
    くが存在するかどうかが決定され、前記挿入ステップ
    (f)が、サンプルが割り当てられていない順次のメモリ
    位置の数が前記与えられた数より多くない時のみ実行さ
    れることを特徴とする特許請求の範囲第1項に記載の方
    法。
  3. 【請求項3】前記与えられた数が1であることを特徴と
    する特許請求の範囲第2項に記載の方法。
  4. 【請求項4】有効なサンプルを定義する限界以上存在す
    るコード化された情報を具えた無効なサンプルを;メモ
    リ位置を割り当てる前記ステップ(b2)以前にフレーム記
    憶装置のすくなくとも前記選択された部分のすべてのメ
    モリ位置に書き込むステップを具えたことを特徴とする
    特許請求の範囲第1項から第3項のいずれかに記載の方
    法。
  5. 【請求項5】前記決定ステップ(d)は、無効な信号が記
    憶装置の選択された部分から読み出されるかどうかを決
    定することを具えることを特徴とする特許請求の範囲第
    4項に記載の方法。
  6. 【請求項6】前記記憶装置を3つの部分に分割しその3
    つの部分の各々について周期的に無効なコードをすべて
    の位置に書き込み、入力ビデオサンプルを前記アドレス
    の組によって示される位置に書き込み、かつ1フィール
    ド期間中に無効なコードが第1の部分に書き込まれ、入
    力ビデオサンプルが第2の部分に書き込まれ、サンプル
    が第3の部分から読み出されるようにすべての位置から
    サンプルを読み出すステップを具えたことを特徴とする
    特許請求の範囲第3項から第5項のいずれかに記載の方
    法。
  7. 【請求項7】無効なサンプルがラインならびにフィール
    ドブランキング期間中前記記憶装置の選択された部分の
    すべての位置に書き込まれることを特徴とする特許請求
    の範囲第6項に記載の方法。
  8. 【請求項8】入力テレビジョン画像の前記与えられた幾
    何学的修正が画像の平面に垂直な軸ならびに/または画
    像の平面内の2つの軸の1つまたは2つの軸のまわりの
    回転で、かつそのなかで前記アドレスの組が与えられた
    回転角とそのまわりで回転がおこる軸から決定されるこ
    とを特徴とする特許請求の範囲第1項から第7項のいず
    れかに記載の方法。
  9. 【請求項9】デイジタル的にエンコードされたサンプル
    の形態を有し、順次のサンプルが表示スクリーン上にテ
    レビジョン画像をラインならびにフィールド順次走査に
    より発生するよう配列され、フレーム記憶装置と該記憶
    装置のメモリ位置をアドレスするためのアドレスの組を
    発生する第1のアドレス発生器とを具え、前記アドレス
    の組は入力ビデオ信号サンプルによって現わされる入力
    テレビジョン画像の与えられた幾何学的修正を定義する
    入力信号から発生され、前記第1のアドレス発生器は入
    力ビデオ信号またはそれから導出されるサンプルの各サ
    ンプルに前記アドレスの組のアドレスによって示される
    メモリ位置を有効に割り当て、さらに、修正されたテレ
    ビジョン画像を現わすビデオ信号サンプルの系列を形成
    すべく前記フレーム記憶装置の選択された部分の各位置
    から順次に読み出されるビデオ信号サンプルを可能なら
    しめるため前記フレーム記憶装置のすくなくとも前記選
    択された部分のアドレスを発生する第2のアドレス発生
    器を具えたビデオ信号処理装置において、サンプルが割
    り当てられていない前記選択された部分のメモリ位置が
    あったかどうかを決定する手段と、サンプルが割り当て
    られていないメモリ位置が検出される時制御信号を発生
    する手段と、すくなくとも1つの隣接位置サンプルから
    置換サンプルを発生する置換サンプル発生器と、前記制
    御信号の制御のもとに前記記憶装置から読み出される順
    次のサンプルのサンプルが割り当てられていない前記メ
    モリ位置に対応する位置に置換サンプルを挿入する手段
    とを具えたことを特徴とするビデオ信号処理装置。
  10. 【請求項10】前記決定手段がサンプルの割り当てられ
    ていない順次のメモリ位置の与えられた数より多くの数
    が存在するかどうかを決定し、前記挿入手段がサンプル
    の割り当てられていない順次のメモリ位置の数が前記与
    えられた数より多くない時のみ置換サンプルを挿入する
    ことを特徴とする特許請求の範囲第9項に記載の装置。
  11. 【請求項11】前記与えられた数が1であることを特徴
    とする特許請求の範囲第10項に記載の装置。
  12. 【請求項12】前記フレーム記憶装置のすくなくとも前
    記選択された部分のすべてのメモリ位置に有効なサンプ
    ルを定義する限界以上に存在するコード化された情報を
    具えた無効サンプルを書き込む手段を具えたことを特徴
    とする特許請求の範囲第9項から第11項のいずれかに記
    載の装置。
  13. 【請求項13】前記決定手段が無効な信号が前記フレー
    ム記憶装置から読み出されたかどうかを決定することを
    特徴とする特許請求の範囲第12項に記載の装置。
  14. 【請求項14】前記置換サンプル発生手段が2つまたは
    それ以上の隣接サンプルから1つのサンプルを発生する
    ための内挿装置を具えたことを特徴とする特許請求の範
    囲第9項から第13項のいずれかに記載の装置。
  15. 【請求項15】前記内挿装置が先立ったそして後続のサ
    ンプルの平均値を有する置換サンプルを発生するよう配
    置されたことを特徴とする特許請求の範囲第14項に記載
    の装置。
  16. 【請求項16】前記無効コードが範囲0から15または24
    1 から255内の10進数の等価2進数であることを特徴と
    する特許請求の範囲第9項から第15項のいずれかに記憶
    の装置。
JP60202556A 1984-09-14 1985-09-14 ビデオ信号処理方法および装置 Expired - Lifetime JPH0646791B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB8423324 1984-09-14
GB08423324A GB2164519A (en) 1984-09-14 1984-09-14 Processing video signals

Publications (2)

Publication Number Publication Date
JPS6173484A JPS6173484A (ja) 1986-04-15
JPH0646791B2 true JPH0646791B2 (ja) 1994-06-15

Family

ID=10566742

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60202556A Expired - Lifetime JPH0646791B2 (ja) 1984-09-14 1985-09-14 ビデオ信号処理方法および装置

Country Status (5)

Country Link
US (2) US4725887A (ja)
EP (1) EP0177997B1 (ja)
JP (1) JPH0646791B2 (ja)
DE (1) DE3586078D1 (ja)
GB (1) GB2164519A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0674196U (ja) * 1993-03-29 1994-10-21 武彦 菊池 縫いぐるみ

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2164519A (en) * 1984-09-14 1986-03-19 Philips Electronic Associated Processing video signals
JPH0661103B2 (ja) * 1986-07-22 1994-08-10 日本電気株式会社 回転図形生成装置
JP2771809B2 (ja) * 1987-04-17 1998-07-02 ソニー株式会社 特殊効果装置
JP2639012B2 (ja) * 1988-10-31 1997-08-06 キヤノン株式会社 画像処理装置
US5172237A (en) * 1989-05-17 1992-12-15 Ricoh Corporation High quality color image compression system
JP3009702B2 (ja) * 1990-03-22 2000-02-14 パイオニア株式会社 巡回型ノイズ低減装置
NO942080D0 (no) * 1994-06-03 1994-06-03 Int Digital Tech Inc Bildekoder
US7554829B2 (en) 1999-07-30 2009-06-30 Micron Technology, Inc. Transmission lines for CMOS integrated circuits
DE10009536A1 (de) * 2000-02-29 2001-09-06 Cgk Comp Ges Konstanz Mbh Verfahren und Vorrichtung zur Transformation von Bildern in zwei Koordinatensystemen
US8026161B2 (en) * 2001-08-30 2011-09-27 Micron Technology, Inc. Highly reliable amorphous high-K gate oxide ZrO2
US7160577B2 (en) * 2002-05-02 2007-01-09 Micron Technology, Inc. Methods for atomic-layer deposition of aluminum oxides in integrated circuits
US7589029B2 (en) * 2002-05-02 2009-09-15 Micron Technology, Inc. Atomic layer deposition and conversion
US7205218B2 (en) 2002-06-05 2007-04-17 Micron Technology, Inc. Method including forming gate dielectrics having multiple lanthanide oxide layers
US7662729B2 (en) * 2005-04-28 2010-02-16 Micron Technology, Inc. Atomic layer deposition of a ruthenium layer to a lanthanide oxide dielectric layer
US7927948B2 (en) 2005-07-20 2011-04-19 Micron Technology, Inc. Devices with nanocrystals and methods of formation

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2008888B (en) * 1977-10-27 1982-06-30 Quantel Ltd Drop-out compensation system
JPS54143017A (en) * 1978-04-28 1979-11-07 Sony Corp Time base error correction unit
FR2480545A1 (fr) * 1980-04-10 1981-10-16 Micro Consultants Ltd Dispositif et procede pour imprimer un deplacement angulaire a une image de television
EP0069541A3 (en) * 1981-07-04 1985-12-27 Gec-Marconi Limited Data processing arrangement
GB2119197B (en) * 1982-03-19 1986-02-05 Quantel Ltd Video processing system for picture rotation
GB2160740B (en) * 1982-07-16 1986-11-19 British Broadcasting Corp Concealment of defects in a video signal
NL8302544A (nl) * 1983-07-15 1983-10-03 Oce Nederland Bv Werkwijze voor het geroteerd weergeven van een beeld dat rastervormig is opgebouwd uit afzonderlijke beeldelementen.
GB2164519A (en) * 1984-09-14 1986-03-19 Philips Electronic Associated Processing video signals

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0674196U (ja) * 1993-03-29 1994-10-21 武彦 菊池 縫いぐるみ

Also Published As

Publication number Publication date
US4725887A (en) 1988-02-16
EP0177997A2 (en) 1986-04-16
EP0177997B1 (en) 1992-05-20
GB2164519A (en) 1986-03-19
JPS6173484A (ja) 1986-04-15
DE3586078D1 (de) 1992-06-25
US4858010A (en) 1989-08-15
EP0177997A3 (en) 1988-09-07
GB8423324D0 (en) 1984-10-17

Similar Documents

Publication Publication Date Title
JPH0646791B2 (ja) ビデオ信号処理方法および装置
US5644364A (en) Media pipeline with multichannel video processing and playback
US4569079A (en) Image data masking apparatus
JPS6055836B2 (ja) ビデオ処理システム
US4698674A (en) Interlace/non-interlace data converter
JP2558236B2 (ja) 画像変換メモリ装置
KR930024500A (ko) 디지탈 데이타 변환 장치 및 방법
US5121210A (en) Video composing system using special effect apparatus
EP0063865B1 (en) Digital scan converter with randomized decay function
US4570161A (en) Raster scan digital display system
AU593394B2 (en) Interpolator for television special effects system
JPS5930229B2 (ja) 輝度制御装置
JP2006141042A (ja) マルチチャネル映像処理および再生を備えたメディア・パイプライン
US5943097A (en) Image processing means for processing image signals of different signal formats
JPH0683356B2 (ja) 画像情報記録装置
EP0093143B1 (en) A method and arrangement for correcting distortion in an image which is recorded electronically and built up along lines
US4912771A (en) Image memory apparatus
JP3350982B2 (ja) 画像縮小装置
JPH03196376A (ja) 全フイールド記憶装置から複数の隣接記憶位置に並列にアクセスするアドレス指定機構
JPS6246818B2 (ja)
US6111615A (en) Address generating and mapping device of video capture system
JP2661343B2 (ja) 画像特殊効果装置及び画像特殊効果装置用アドレス発生回路
SU1675929A1 (ru) Устройство дл отображени информации
KR0165295B1 (ko) 개선된 픽쳐인픽쳐 시스템 및 이에 적합한 픽쳐인픽쳐신호 발생방법
JPH0311145B2 (ja)