JPH06180985A - ダイナミックram装置 - Google Patents

ダイナミックram装置

Info

Publication number
JPH06180985A
JPH06180985A JP4351933A JP35193392A JPH06180985A JP H06180985 A JPH06180985 A JP H06180985A JP 4351933 A JP4351933 A JP 4351933A JP 35193392 A JP35193392 A JP 35193392A JP H06180985 A JPH06180985 A JP H06180985A
Authority
JP
Japan
Prior art keywords
signal
cbr
refresh
self
ras
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4351933A
Other languages
English (en)
Other versions
JP2864922B2 (ja
Inventor
Shinji Sakuragi
信二 櫻木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP4351933A priority Critical patent/JP2864922B2/ja
Publication of JPH06180985A publication Critical patent/JPH06180985A/ja
Application granted granted Critical
Publication of JP2864922B2 publication Critical patent/JP2864922B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Dram (AREA)

Abstract

(57)【要約】 【目的】 ダイナミックRAMにおいて、CBRセルフ
リフレッシュ時の反転RASリセットからリフレッシュ
完全終了までの時間であるtrps の測定評価を可能にす
る。 【構成】 テストモーデ判定回路10によりテストモー
ドを判定し、テスト信号を生成する。このテスト信号に
よりタイマによってオンオフされるCBR信号の発生を
CBR判定回路1にて禁止し、その代りに擬似的にCB
R信号を強制的に発生させる。これにより、反転RAS
信号のリセットとCBR信号のセットとが同時にでき、
trps の評価が可能となる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はダイナミックRAM装置
に関し、特にCAS(カラムアドレスストローブ)ビフ
ォアRAS(ローアドレスストローブ)リフレッシュ方
式によりセルフリフレッシュを行うダイナミックRAM
型の半導体記憶装置に関するものである。
【0002】
【従来の技術】CASビフォアRASリフレッシュ方式
はCBRリフレッシュ方式とも称されるもので、その機
能ブロック図が図4に示されており、図5にその動作タ
イムチャートが示されている。図において、CBR判定
回路1は反転RAS信号の立下り(アクティブ化)より
も前に反転CAS信号の立下り(アクティブ化)があっ
たことを検出して、タイマ5のためのタイマ制御信号を
生成し、またセルフリフレッシュ開始のためのCBR信
号を生成する。
【0003】RAS系制御信号発生回路2はこのCBR
信号を受けてリフレッシュ時のRAS系の制御信号(図
示せず)を発生すると共に、セルフリフレッシュの終了
毎にリフレッシュ終了信号を発生する。CAS系制御信
号発生回路3は、反転CAS信号がアクティブ状態(ロ
ー状態)にある間CAS系の制御信号(図示せず)を発
生するものである。
【0004】CBSセルフリフレッシュ制御回路4はC
BR信号,タイマ5からのタイマ信号,リフレッシュ終
了信号等を受けてCBRセルフリフレッシュ動作の制御
を行うもので、CBSセルフリフレッシュ状態に入った
ことを示すセルフリフレッシュエントリ信号を生成して
ナンドゲート6を閉に制御し、以降反転RAS信号の受
付を禁止し、その代りに内部RAS信号を生成してナン
ドゲート7を介してRAS系制御信号発生回路2へ内部
RAS信号を供給する(RAS1として示している)。
また、反転CAS禁止信号をも発生してナンドゲート9
を介して内部のCAS信号としてCAS系制御信号発生
回路3へ供給する(CAS1として示している)。
【0005】インバータ8は反転RAS信号の立上り
(非アクティブ化またはリセット)を検出して、RAS
終了信号(RAS END)を発生し、CBRセルフリ
フレッシュ制御回路4へ供給するものである。
【0006】CBR判定回路1のCBR信号発生部分の
回路を図6(A)に示し、その動作波形を図6(B)に
示す。図6に示す如く、CBR判定回路1は反転RAS
信号の立下り以前に反転CAS信号が立下ったことを検
出して、セルフリフレッシュ開始のためのCBR信号を
発生する。
【0007】反転RAS信号及び反転CAS信号がアク
ティブであるロー状態に維持されている間、タイマ5に
よって100μs経過した時点で、CBRセルフリフレ
ッシュ制御回路4からセルフリフレッシュエントリ信号
が発生され、セルフリフレッシュモード状態に入ったこ
とが示される。この信号によってナンドゲート6が閉と
なって反転RAS信号は内部回路と切離され、内部回路
はCBRセルフリフレッシュ制御回路4から生成される
内部RAS信号により制御されることになる。
【0008】CBRセルフリフレッシュモードに入る
と、反転CAS禁止信号がCBRセルフリフレッシュ制
御回路4から生成されゲート9によって反転CAS信号
に関係なく、CAS1信号がアクティブ状態(ハイ状
態)に維持される。また、内部RAS信号はタイマ5に
よりある一定周期でセットされ、リフレッシュ終了信号
によりリセットされるようになっている。
【0009】CBR反転回路1では、CAS1信号がハ
イ状態でかつ内部RAS信号のゲート7を経たRAS1
信号が一定周期でアクティブとなることにより、この周
期に同期してセルフリフレッシュ用のCBR信号が発生
されるようになっているのである。このCBR信号によ
りメモリ(図示せず)はリフレッシュフレされるので、
一定周期でCBR信号が到来すれば、メモリはこの周期
でリフレッシュされることになる。
【0010】CBRリフレッシュモードから抜けるに
は、反転RAS信号を非アクティブ化すなわちハイレベ
ルにリセットすれば、インバータ8を経たRAS EN
D信号が立下ってCBRセルフリフレッシュ制御回路4
はリセットされて、CBRリフレッシュモードは終了す
る。
【0011】この場合、内部のタイマ5によりCBR信
号が発生した瞬間に、反転RAS信号をリセットしても
このCBR信号によるリフレッシュが完全に終了するま
ではCBRリフレッシュモードから抜けられない。従っ
て、その間は反転RAS信号は非アクティブ状態(ハイ
状態)のままスタンバイ状態としておく必要があり、こ
の時間がtrps (セルフリフレッシュ時のRASプリチ
ャージ時間)と称され、ダイナミックRAMの主要特性
の一つとなっている。
【0012】
【発明が解決しようとする課題】この種のCBRリフレ
ッシュ方式のダイナミックRAM装置では、このtrps
の値をユーザに開示する必要があるが、上述した従来の
CBRセルフリフレッシュ回路では、このtrps の値を
測定することができない。
【0013】すなわち、従来の回路では、CBR信号の
セットは内部タイマにより制御されているので、外部か
らこのCBR信号のセットの制御は不可能であり、よっ
てCBR信号の発生の瞬間に反転RAS信号をリセット
することは極めて困難となっている。その結果、CBR
信号の発生と同時に反転RAS信号をリセットさせて、
当該CBR信号によるリフレッシュが完全に終了するま
でのtrps を測定することは不可能なのである。
【0014】従って、現状ではこのtrps を正しく評価
できないために、実際のメモリ製品の実力値が判定でき
ず、ユーザに対してtrps の最適値を提供できないとい
う欠点がある。
【0015】本発明の目的は、このtrps の値を実測可
能として真のtrps をユーザに提供できるようにしたダ
イナミックRAM装置を提供することである。
【0016】
【課題を解決するための手段】本発明によれば、CAS
ビフォアRASリフレッシュ方式によりセルフリフレッ
シュを行うべくRAS信号のアクティブ化に応答して一
定周期のセルフリフレッシュ信号を発生せしめ前記RA
S信号の非アクティブ化に応答して前記セルフリフレッ
シュ信号の発生を終了せしめるよう構成されたダイナミ
ックRAM装置であって、テストモードに応答して前記
一定周期のセルフリフレッシュ信号の発生を禁止する手
段と、このセルフリフレッシュ信号の発生の禁止期間中
に、前記RAS信号の非アクティブ化と同時に外部から
供給される外部指令に応答して単発の擬似セルフリフレ
ッシュ信号を強制的に生成する手段とを含むことを特徴
とするダイナミックRAM装置が得られる。
【0017】
【実施例】以下、図面を参照しつつ本発明の実施例につ
き詳述する。
【0018】図1は本発明の実施例のブロック図であ
り、図4と同等部分は同一符号にて示されている。本実
施例では、図4の構成に、テストモード判定回路10が
追加されており、このテストモード判定回路10は反転
RAS信号,反転CAS信号,反転WE信号(ライトイ
ネーブル信号)が全てアクティブとなったときにテスト
モード状態に移行したことを検出してテスト信号を生成
するものである。
【0019】このテストモード状態への移行条件は、上
記三つの信号が全てアクティブになることであるが、こ
の条件はJEDEC(メモリの国際標準規格)に定めら
れたスペックに依るものである。
【0020】このテスト信号はCBR判定回路1及びC
BRセルフリフレッシュ制御回路4へ入力されている。
CBR判定回路1では、図3(A)にその一部回路を、
また(B)にその動作タイムチャートを示す如く、イン
バータ32を介してCBR信号発生のためのナンドゲー
ト30をこのテスト信号により閉として、CBR信号の
発生が禁止されるようになっている。
【0021】CBRセルフリフレッシュ制御回路4で
は、このテスト信号によりセルフリフレッシュエントリ
信号が発生されると共に反転CAS禁止信号が発生され
るようになっている。
【0022】更に、外部入力信号がCBR判定回路1及
びCBRセルフリフレッシュ制御回路4へ入力されてい
る。CBR回路1では図3に示す如く、外部入力信号が
インバータ31を介してナンドゲート33へ入力される
と、テスト信号がハイレベルのアクティブ状態にあるの
で、ナンドゲート34から単発の擬似CBR信号が生成
される。
【0023】CBRセルフリフレッシュ制御回路4で
は、この外部入力信号に応答して内部RAS信号が生成
され、先の擬似CBR信号と共にセルフリフレッシュが
可能となるようになっている。
【0024】図2は図1のブロックの動作タイムチャー
トであり、テストモード時の動作波形が示されている。
尚、通常のCBRセルフリフレッシュの動作時において
は、図3のタイムチャートと同じであるのでその説明は
省略する。
【0025】図2を参照すると、反転RAS信号,反転
CAS信号,反転WE信号が全てアクティブ状態になっ
たときにテストモード判定回路10はテストモードであ
ることを検出し、テスト信号をアクティブ(ハイレベ
ル)とする。このテスト信号を受けてセルフリフレッシ
ュモード状態となるが、このとき、CBR判定回路1で
は、図3に示した様にインバータ32の出力によりナン
ドゲート30が閉となってCBR信号の発生が禁止され
る。
【0026】これに代って外部入力信号により擬似CB
R信号がセットされるようになっている。すなわち、外
部入力信号がインバータ31,ナンドゲート33及び3
4を動作させて、この外部入力信号の入力に応答して擬
似CBR信号が生成される。
【0027】この擬似CBR信号によりメモリ(図示せ
ず)がリフレッシュされると、リフレッシュ終了信号が
RAS系制御信号発生回路2から出力され、擬似CBR
信号がリセットされ、結果的に外部入力信号に応答して
単発的に擬似CBR信号が発生されたことになる。
【0028】よって、テストモード時に反転RAS信号
を非アクティブ(リセット)すると同時に、外部入力信
号を印加すれば、反転RAS信号のリセットと共に擬似
的にCBR信号が単発的に生成されるので、CBRリフ
レッシュ時のtrps を実測することが可能となるのであ
る。
【0029】
【発明の効果】叙上の如く、本発明によれば、テストモ
ード時に外部入力信号に応答して擬似的にCBR信号を
単発的に発生可能としたので、反転RAS信号のリセッ
トとCBR信号のセットとを同時に発生させることがで
きるようになってtrps の測定評価が可能になるという
効果がある。
【図面の簡単な説明】
【図1】本発明の実施例のブロック図である。
【図2】本発明の実施例の動作を示すタイムチャートで
ある。
【図3】(A)は図1のCBR判定回路の一部具体例を
示す図,(B)はその動作タイムチャートである。
【図4】従来のCBRセルフリフレッシュ制御回路のブ
ロック図である。
【図5】図4のブロックの動作を示すタイムチャートで
ある。
【図6】(A)は図4のCBR判定回路の一部具体例を
示す図,(B)はその動作タイムチャートである。
【符号の説明】
1 CBR判定回路 2 RAS系制御信号発生回路 3 CAS系制御信号発生回路 4 CBRセルフリフレッシュ制御回路 5 タイマ 10 テストモード判定回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 CASビフォアRASリフレッシュ方式
    によりセルフリフレッシュを行うべくRAS信号のアク
    ティブ化に応答して一定周期のセルフリフレッシュ信号
    を発生せしめ前記RAS信号の非アクティブ化に応答し
    て前記セルフリフレッシュ信号の発生を終了せしめるよ
    う構成されたダイナミックRAM装置であって、テスト
    モードに応答して前記一定周期のセルフリフレッシュ信
    号の発生を禁止する手段と、このセルフリフレッシュ信
    号の発生の禁止期間中に、前記RAS信号の非アクティ
    ブ化と同時に外部から供給される外部指令に応答して単
    発の擬似セルフリフレッシュ信号を強制的に生成する手
    段とを含むことを特徴とするダイナミックRAM装置。
JP4351933A 1992-12-09 1992-12-09 ダイナミックram装置 Expired - Fee Related JP2864922B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4351933A JP2864922B2 (ja) 1992-12-09 1992-12-09 ダイナミックram装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4351933A JP2864922B2 (ja) 1992-12-09 1992-12-09 ダイナミックram装置

Publications (2)

Publication Number Publication Date
JPH06180985A true JPH06180985A (ja) 1994-06-28
JP2864922B2 JP2864922B2 (ja) 1999-03-08

Family

ID=18420618

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4351933A Expired - Fee Related JP2864922B2 (ja) 1992-12-09 1992-12-09 ダイナミックram装置

Country Status (1)

Country Link
JP (1) JP2864922B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100522312B1 (ko) * 2000-12-19 2005-10-18 (주)이엠엘에스아이 슈도우 에스램의 셀프 리프레쉬 정지 장치
JP2017157258A (ja) * 2016-03-01 2017-09-07 力晶科技股▲ふん▼有限公司 セルフリフレッシュ制御装置及び揮発性半導体記憶装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100522312B1 (ko) * 2000-12-19 2005-10-18 (주)이엠엘에스아이 슈도우 에스램의 셀프 리프레쉬 정지 장치
JP2017157258A (ja) * 2016-03-01 2017-09-07 力晶科技股▲ふん▼有限公司 セルフリフレッシュ制御装置及び揮発性半導体記憶装置

Also Published As

Publication number Publication date
JP2864922B2 (ja) 1999-03-08

Similar Documents

Publication Publication Date Title
US7652943B2 (en) Semiconductor memory device, test circuit and test method
KR940026954A (ko) 클록동기형 반도체 메모리장치의 리프레시 카운터에 대한 테스트회로
US9959921B2 (en) Apparatuses and methods for refresh control
KR930024023A (ko) 반도체 기억 장치
JP2627475B2 (ja) 半導体メモリ装置
US5583818A (en) Self-refresh method and refresh control circuit of a semiconductor memory device
KR20080063108A (ko) 반도체 메모리 및 반도체 메모리의 동작 방법
JP3001342B2 (ja) 記憶装置
KR100284477B1 (ko) 디램 탑재된 반도체 집적 회로
KR970023464A (ko) 테스트 회로가 설치된 반도체 메모리
KR100614200B1 (ko) 리얼 억세스 타임 측정을 위한 의사 스태틱 램의 셀프리프레쉬 회로 및 이를 위한 셀프 리프레쉬 회로의 동작방법
KR20120046333A (ko) 로우 어드레스 제어 회로, 이를 포함하는 반도체 메모리 장치 및 로우 어드레스 제어 방법
JP2985834B2 (ja) シンクロノスディラムのリフレッシュカウンターテストモード方法及びその装置
KR100462085B1 (ko) 반도체 기억 회로
KR20040014237A (ko) 반도체 기억 장치 및 반도체 기억 장치의 시험 방법
JP2864922B2 (ja) ダイナミックram装置
KR100712492B1 (ko) 반도체 메모리 장치의 셀프 리프레쉬 회로 및 그 방법
US7287142B2 (en) Memory device and method for arbitrating internal and external access
JPH10214133A (ja) 回路内部タイミングを外部制御するための回路および方法
US7075854B2 (en) Semiconductor memory device, write control circuit and write control method for the same
JP2001307499A (ja) 半導体記憶装置
KR100286346B1 (ko) 에스디램의 리프레쉬 회로
JP3705759B2 (ja) 同期式半導体記憶装置
JP2786961B2 (ja) 半導体記憶装置
JP3087691B2 (ja) 半導体記憶装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19960716

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19981117

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071218

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081218

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091218

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091218

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101218

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees