JPH0590991A - 同期制御された周波数帯域の変調信号の受信器 - Google Patents

同期制御された周波数帯域の変調信号の受信器

Info

Publication number
JPH0590991A
JPH0590991A JP4049941A JP4994192A JPH0590991A JP H0590991 A JPH0590991 A JP H0590991A JP 4049941 A JP4049941 A JP 4049941A JP 4994192 A JP4994192 A JP 4994192A JP H0590991 A JPH0590991 A JP H0590991A
Authority
JP
Japan
Prior art keywords
frequency
loop
circuit
receiver
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4049941A
Other languages
English (en)
Inventor
Emile Tonello
エミル・トネロ
Christian Herbere
クリスチアン・エルベール
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales Alenia Space France SAS
Original Assignee
Alcatel Thomson Espace SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel Thomson Espace SA filed Critical Alcatel Thomson Espace SA
Publication of JPH0590991A publication Critical patent/JPH0590991A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/02Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
    • H03D3/24Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits
    • H03D3/241Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop
    • H03D3/242Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop combined with means for controlling the frequency of a further oscillator, e.g. for negative frequency feedback or AFC

Abstract

(57)【要約】 (修正有) 【目的】中間周波数フィルタを含む周波数中継回路と、
このフィルターで受信させる信号の再調整ループ、及び
このループの閉路決定回路を含んだ、同期制御周波数帯
域の変調信号の位相ループ復調受信器を提案する。 【構成】位相ループ復調器40と、中間周波数フィルタ
36を含む周波数中継回路30と、このフィルタ36で
受信される信号の再調整ループ44とを備える変調信号
の受信器。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、同期制御された周波数
帯域の変調信号の受信器に係る。
【0002】
【従来の技術及び発明が解決しようとする課題】ある種
の位相ループ受信器では、非常に雑音の大きい環境、即
ち有効信号に非常に近い周波数を有しており且つ非常に
高い出力レベル(例えば50dBcの雑音対信号比B/
Sで±2.6MHz)を有する寄生信号を伴う環境で性
能を維持することができなければならない。これらの受
信器のうちには、これらの性能を宇宙環境で維持できな
ければならないものがあり、その場合、温度、エージン
グ等に結び付けられる問題がある。
【0003】これらの性能は、復調回路に入力される信
号が中間周波数(IF)フィルタで完全に調整される場
合に最適である。従って、受信信号をこのIFフィルタ
の中心周波数に自動的に再調整するシステムを使用する
ことが必要である。
【0004】仏国特許出願公開第2596220号は、
図1に関して以下に記載するように、チャネル選択回路
と、中間周波数選択回路と、周波数自動制御回路とを含
む従来技術の周波数復調器を記載している。
【0005】このような復調器は、中間周波数フィルタ
の品質によってしか非常に強いレベルの雑音から保護さ
れず、各々通過帯域の調節を必要とする3個の制御ルー
プを含む、等の欠点がある。
【0006】英国特許出願公開第279552号は、中
間周波数フィルタを有する周波数中継回路と、位相ルー
プ閉鎖決定回路とを含む、位相同期二重ループ周波数変
調信号受信システムを記載している。この装置の位相ル
ープの閉路決定は、同期検出からのみ行われる。
【0007】このような復調器は同様に、雑音の保護が
中間周波数フィルタによってしか確保されないので不十
分である。更に、位相ループを閉じる前に同期を生じた
信号の種類を認識するように構成されていないので、雑
音又は信号のどちらに同期したかに関係なく、同期が検
出されるとループを閉じる。
【0008】本発明の目的はこれらの欠点を解消するこ
とである。
【0009】
【課題を解決するための手段】このために本発明は、位
相ループ復調器を含む同期制御された周波数帯域の変調
信号の受信器を提案するものであり、該受信器は、中間
周波数フィルタを含む周波数中継回路と、このフィルタ
で受信される信号の再調整ループとを含むことを特徴と
する。
【0010】有利にはこの受信器は更に、再調整ループ
の閉路決定回路を含む。
【0011】本発明の受信器の有利な実施態様によると
周波数中継回路は、増幅器と、画像周波数除去フィルタ
と、VCO(電圧制御発振器Voltage Cont
rol Oscillator)からの信号を受け取る
混合器と、第1の利得制御増幅器と、帯域通過IFフィ
ルタと、第2の利得制御増幅器と、2個の利得制御増幅
器を制御するIFレベル調節回路に接続された結合器と
を、受信器の入力である該回路の入力と該回路の出力と
の間に順次含む。
【0012】位相ループ周波数復調器は、混合器と、受
信器の出力である出力を有するループ濾波増幅器と、こ
の出力と混合器の第2の入力との間に接続された発振器
とを順次含む。
【0013】再調整ループは、KとIFフィルタの周波
数との比(IF/K)で表される周波数を有する基準発
振器と、第1のプログラマブル周波数分割器と、第2の
プログラマブル周波数分割器を介して位相ループ周波数
復調器の発振器の出力に配置された結合器からの信号を
その第2の入力で受け取る位相/周波数比較器と、ルー
プフィルタと、周波数中継回路のVCOに接続された出
力を有する電気的に制御可能なスイッチとを順次含む。
【0014】再調整ループの閉路決定回路は、2つのプ
ログラマブル周波数分割器からの信号を2個の入力で受
け取る周波数偏移検出回路と、2つの結合器に接続され
た入力を有する復調器のロック指示回路からの信号を第
2の入力で受け取る同期検出回路とを順次含む。この同
期検出回路は一方でスイッチを制御し、他方で「受信
可」指示信号を発生する。
【0015】
【実施例】以下、添付図面に関する非限定的な実施例の
説明により本発明の特徴及び利点を明示する。
【0016】仏国特許出願公開第2596220号に記
載されている従来技術の復調器は、チャネル選択回路1
0、中間周波数選択回路11、及び周波数自動制御回路
12を含む。チャネル選択回路10は、所定の搬送周波
数に周波数変調された信号を受信する増幅器14と、発
振器15とに接続された入力を有する混合器13を含
む。中間周波数選択回路11は、直列に配置された増幅
器16、通過帯域フィルタ17及び利得自動制御回路1
8から構成される。周波数自動制御回路12は、第1の
周波数分割器20を介して比較すべき周波数を有する信
号を受信し、基準発振器21及び第2の周波数分割器2
2を介して基準周波数を有する信号を受信する比較器1
9を含む。比較器19の出力は積分器23に向かって送
信され、該積分器はチャネル選択回路の発振器15の制
御電圧信号を発生する。この復調器は更に、中間周波数
選択回路11の出力に位相同期ループ24を含んでお
り、該ループは、電圧制御発振器25と、中間周波数選
択回路11の出力及び発振器25の出力を受信する混合
器26と、ループフィルタ27とを備えており、該ルー
プ24は更に、ループの該発振器25の入力に接続され
た出力と、復調器の出力(S)でもあるループ24の出
力及び比較器19の出力に接続された第2の積分器29
から成る修正電圧発生器の出力に接続された入力とを有
する加算器28を含む制御電圧修正回路を発振器25の
上流に備える。
【0017】この復調器は次のように動作する。
【0018】−有効信号が存在しない時に、エレメント
25,20,19,29及び28から形成されるループ
は、位相ループ復調器の発振器25の周波数の安定性を
確保する。
【0019】−受信器の入力に有効信号が存在する場
合、位相ループ復調器24は混合器26及び発振器25
により中継及び濾波される信号に同期する。エレメント
13,16,17,18,26,25,20,19,2
3及び15により形成されるループは、発振器15の周
波数を偏移させることによりフィルタ17でIF信号を
再調整する。
【0020】図2に示すような本発明の受信器は以下の
要素を含む。
【0021】−増幅器31と、画像周波数除去フィルタ
32と、VCO(電圧制御発振器)34からの信号を受
け取る混合器33と、第1の利得制御増幅器35と、帯
域通過IFフィルタ36と、第2の利得制御増幅器37
と、2個の利得制御増幅器35及び37を制御するIF
レベル調節回路39に接続された結合器38とを、受信
器の入力Eでもあるその入力と出力との間に順次含む周
波数中継回路30。
【0022】−混合器41と、受信器の出力Sでもある
出力を有するループ濾波増幅器42と、この出力と混合
器41の第2の入力との間に接続された発振器43とを
順次含む位相ループ周波数復調器40。
【0023】−IFフィルタで受信され中継された信号
の再調整ループ44であって、KとIFフィルタ36と
の比(IF/K)で表される周波数を有する基準発振器
45と、第1のプログラマブル周波数分割器46と、第
2のプログラマブル周波数分割器49を介して、位相ル
ープ周波数復調器40の発振器43の出力に配置された
結合器48からの信号を第2の入力で受け取る位相/周
波数比較器47と、ループフィルタ50と、中継回路3
0のVCOに接続された出力を有する電気的に制御可能
なスイッチ51とを順次含む信号再調整ループ。
【0024】−2つのプログラマブル周波数分割器46
及び49からの信号を2つの入力上で受け取る周波数偏
移検出回路53と、2個の結合器38及び48に接続さ
れた入力を有する復調器のロック指示回路55からの信
号を第2の入力LSで受け取る同期検出回路54とを順
次含む再調整ループ44の閉路決定回路52。この同期
検出回路54は一方でスイッチ51を制御し、他方で
「受信可」指示信号SIを発生する。
【0025】中継回路30の目的は、周波数復調器40
に入力される信号を中継し、濾波し、調整することであ
る。この回路30は、受信器の入力に信号が存在しない
場合に復調器40の入力に注入される雑音レベルが発振
器43の周波数を帯域通過IFフィルタ36の中心周波
数に維持できるように構成されている。従って、制御ル
ープは不要である。
【0026】2つのプログラマブル周波数分割器46及
び49は、変調指数/決定速度の関係を最適にする役割
を有する。
【0027】位相/周波数比較器47は、再調整ループ
44で検出器として機能する。
【0028】スイッチ51は開放時に発振器34に一定
電圧を加え、回路53が指令すると再調整ループ44を
閉じる。この周波数偏移回路53は実際に、受信器の入
力Eに存在する信号の周波数と発振器45から発生され
る信号の基準周波数との間の周波数偏移を算定すること
ができる。
【0029】このように規定される本発明の受信器は、
次のように動作する。
【0030】受信器の入力Eに信号が存在しない場合、
周波数中継回路30は位相ループ復調器の発振器43が
信号の平均周波数、従って中間周波数フィルタ36の中
心周波数に調整され続けるような雑音レベルをこの復調
器40の入力に有する。従って、この発振器43の調整
装置を受信器に組み込む必要はない。回路55は復調器
の同期情報を発生せず、決定回路52は再調整ループ4
4を閉じない。
【0031】非常に強いレベルの(例えば最小受信レベ
ルより50dB高い)雑音が存在するとき、位相ループ
復調器40はこの雑音に同期され、ロック情報LSは有
効である。周波数偏移検出器53は周波数偏移の値を測
定する。この偏移は、(調整可能であり得る)設定値よ
りも大きく、決定回路52は再調整ループ44の閉路を
指令しない。従って、受信器は非常に高いレベルの雑音
が存在する場合であっても公称受信周波数に調整され続
ける。
【0032】(「ドップラー」効果により又はエージン
グもしくは温度の効果により)偏移した有効信号が存在
する場合、位相ループ復調器40はIF信号に同期され
る。ロック情報LSは有効である。周波数偏移検出器5
3は再調整ループ44の閉路を指令し、該ループはVC
O45に作用することにより、IFフィルタ36で受け
取られ、中継された信号を再調整する。従って、復調性
能は入力信号即ち発振器VCO34の周波数の変化に関
係なく最適である。
【0033】上記のような受信器の使用は、獲得ループ
を正確に制御しなければならない(例えば有効信号より
も50dB高いレベルを有する数MHzの雑音を有す
る)非常に雑音の強い環境で必要である。獲得範囲の誤
差は数パーセントのオーダであり得る。
【0034】分割器46及び49の分割範囲を最適に調
節することにより、変調指数/決定時間の関係を調節す
ることができる。
【0035】例えば獲得帯域(800kHz)の限度内
の有効信号の場合、約1500の変調指数で決定時間は
約75ms、「受信可」指示時間は約1秒である。
【0036】当然のことながら、以上の説明は本発明の
好適例示に過ぎず、発明の範囲内で構成エレメントを等
価エレメントに置き換えることができる。
【0037】例えば、より低雑音の環境で使用する場
合、決定回路52を省略することができ、その場合、ス
イッチ51はロック指示回路55により制御される。こ
のより簡単なシステムは受信信号を全く同様に有効に調
整するが、非常に強い雑音に対する耐性は保証しない。
VCO34の制御電圧の電気的制限により、受信器が雑
音に同期するのを阻止し、公称受信周波数から著しくず
れるのを阻止することができる。
【図面の簡単な説明】
【図1】従来技術の周波数復調器のブロック図である。
【図2】本発明の周波数変調信号受信器のブロック図で
ある。
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成4年4月13日
【手続補正1】
【補正対象書類名】図面
【補正対象項目名】全図
【補正方法】変更
【補正内容】
【図1】
【図2】

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 位相ループ復調器を含む同期制御された
    周波数帯域の変調信号の受信器であって、中間周波数フ
    ィルタを含む周波数中継回路と、このフィルタで受信さ
    れる信号の再調整ループとを含むことを特徴とする同期
    制御された周波数帯域の変調信号の受信器。
  2. 【請求項2】 更に、再調整ループの閉路決定回路を含
    むことを特徴とする請求項1に記載の受信器。
  3. 【請求項3】 周波数中継回路が、増幅器と、画像周波
    数除去フィルタと、VCOからの信号を受け取る混合器
    と、第1の利得制御増幅器と、帯域通過IFフィルタ
    と、第2の利得制御増幅器と、2つの利得制御増幅器を
    制御するIFレベル調節回路に接続された結合器とを、
    受信器の入力である該回路の入力と該回路の出力との間
    に順次含むことを特徴とする請求項1に記載の受信器。
  4. 【請求項4】 位相ループ周波数復調器が、混合器と、
    受信器の出力である出力を有するループ濾波増幅器と、
    この出力と混合器の第2の入力との間に接続された発振
    器とを順次含むことを特徴とする請求項1に記載の受信
    器。
  5. 【請求項5】 再調整ループが、KとIFフィルタの周
    波数との比(IF/K)で表される周波数を有する基準
    発振器と、第1のプログラマブル周波数分割器と、第2
    のプログラマブル周波数分割器を介して位相ループ周波
    数復調器の発振器の出力に配置された結合器からの信号
    をその第2の入力で受け取る位相/周波数比較器と、ル
    ープフィルタと、周波数中継回路のVCOに接続された
    出力を有する電気的に制御可能なスイッチとを順次含む
    ことを特徴とする請求項1に記載の受信器。
  6. 【請求項6】 再調整ループの閉路決定回路が、2つの
    プログラマブル周波数分割器からの信号を2つの入力で
    受け取る周波数偏移検出回路と、2つの結合器に接続さ
    れた入力を有する復調器のロック指示回路からの信号を
    第2の入力で受け取る同期検出回路とを順次含んでお
    り、該同期検出回路が、一方でスイッチを制御し、他方
    で「受信可」指示信号を発生することを特徴とする請求
    項2に記載の受信器。
JP4049941A 1991-03-08 1992-03-06 同期制御された周波数帯域の変調信号の受信器 Pending JPH0590991A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9102816 1991-03-08
FR9102816A FR2673782B1 (fr) 1991-03-08 1991-03-08 Recepteur de signaux modules en frequence a bande d'accrochage controlee.

Publications (1)

Publication Number Publication Date
JPH0590991A true JPH0590991A (ja) 1993-04-09

Family

ID=9410515

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4049941A Pending JPH0590991A (ja) 1991-03-08 1992-03-06 同期制御された周波数帯域の変調信号の受信器

Country Status (5)

Country Link
US (1) US5416805A (ja)
EP (1) EP0504015A1 (ja)
JP (1) JPH0590991A (ja)
CA (1) CA2062343A1 (ja)
FR (1) FR2673782B1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012506205A (ja) * 2008-10-16 2012-03-08 クゥアルコム・インコーポレイテッド 無線通信のためのインクリメンタル冗長中継器

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2982567B2 (ja) * 1993-07-20 1999-11-22 松下電器産業株式会社 受信装置
JPH07250115A (ja) * 1994-03-09 1995-09-26 Toshiba Corp デジタルデータ受信装置
US5603109A (en) * 1994-03-29 1997-02-11 P-Com, Inc. Automatic frequency control which monitors the frequency of a voltage controlled oscillator in a PLL demodulator
JP3349830B2 (ja) * 1994-07-29 2002-11-25 沖電気工業株式会社 クロック発生回路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2079552B (en) * 1980-07-02 1984-02-01 Philips Electronic Associated Double phase lock loop
JPS5957534A (ja) * 1982-09-27 1984-04-03 Alps Electric Co Ltd 衛星放送用受信器の屋内ユニツト
FR2596220A1 (fr) * 1986-03-21 1987-09-25 Portenseigne Demodulateur de frequence
US4837853A (en) * 1987-06-05 1989-06-06 Motorola, Inc. Dual port FM demodulation in phase locked receivers
US5060297A (en) * 1988-04-04 1991-10-22 Ma John Y TVRO receiver system with tracking filter for rejection of image frequencies
US4910467A (en) * 1988-11-02 1990-03-20 Motorola, Inc. Method and apparatus for decoding a quadrature modulated signal
IT1231650B (it) * 1989-07-21 1991-12-18 Selenia Ind Elettroniche Circuito per la ricostruzione del clock da un messaggio da utilizzare in sistemi di trasmissione dati

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012506205A (ja) * 2008-10-16 2012-03-08 クゥアルコム・インコーポレイテッド 無線通信のためのインクリメンタル冗長中継器
US9444587B2 (en) 2008-10-16 2016-09-13 Qualcomm Incorporated Incremental redundancy relays for wireless communication

Also Published As

Publication number Publication date
EP0504015A1 (fr) 1992-09-16
US5416805A (en) 1995-05-16
CA2062343A1 (fr) 1992-09-09
FR2673782B1 (fr) 1994-04-08
FR2673782A1 (fr) 1992-09-11

Similar Documents

Publication Publication Date Title
EP0122657B1 (en) Receiver for rf signals comprising a pair of parallel signal paths
EP0596440B1 (en) Station selecting apparatus for digital modulation signal use
JP2971033B2 (ja) テレビジョン信号受信機におけるディジタル搬送波復旧装置及び方法
US4837853A (en) Dual port FM demodulation in phase locked receivers
US3939425A (en) Noise-squelching circuit using a phase-locked loop
JPS6223931B2 (ja)
US6717981B1 (en) Transmitter image suppression in TDD transceivers
US4910800A (en) Dual branch receiver with wobbled oscillator for distortion reduction
US4993048A (en) Self-clocking system
JPH0590991A (ja) 同期制御された周波数帯域の変調信号の受信器
US4905307A (en) Synchronous receiver with direct mixing
IL100366A (en) Synchronization of frequency and oil groove by using coil filtering
JP2877177B2 (ja) 周波数分割多元接続通信方式における受信装置
US6259315B1 (en) FM demodulator being tuned to reference frequency by auxiliary detector
JP3820063B2 (ja) 周波数制御回路
JP3052614B2 (ja) Pll選局装置
JPH0342807B2 (ja)
JP3263251B2 (ja) 受信回路
JPS6111012B2 (ja)
JP3047189B2 (ja) 高感度fm復調回路
JPS5811143B2 (ja) 送信周波数制御装置
JPH04189034A (ja) Afcループ併用位相同期ループ補捉回路
JPH06152458A (ja) Pll選局装置
JPS63299505A (ja) 受信装置
JPS61131681A (ja) 搬送波再生回路