JPH0548597A - フレーム同期装置 - Google Patents

フレーム同期装置

Info

Publication number
JPH0548597A
JPH0548597A JP3228677A JP22867791A JPH0548597A JP H0548597 A JPH0548597 A JP H0548597A JP 3228677 A JP3228677 A JP 3228677A JP 22867791 A JP22867791 A JP 22867791A JP H0548597 A JPH0548597 A JP H0548597A
Authority
JP
Japan
Prior art keywords
frame synchronization
bits
backward
backward protection
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3228677A
Other languages
English (en)
Inventor
Hiroshi Kojima
浩 小島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP3228677A priority Critical patent/JPH0548597A/ja
Publication of JPH0548597A publication Critical patent/JPH0548597A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】 【目的】 後方保護段数を最適に設定可能なフレーム同
期装置を得る。 【構成】 受信信号中のフレーム同期パターンと受信側
で保有しているフレーム同期パターンとの一致ビット数
が所定のスレッシュホールドレベル数を越えたフレーム
の数を計数し、その計数値が後方保護段数に達するとフ
レーム同期確立信号を出力している後方保護用計数部の
前記後方保護段数を、前記一致ビット数に応じて切り替
える切替部を設けた。 【効果】 回線の誤り率に応じた最適な後方保護段数を
設定することが可能なフレーム同期装置が得られる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、ディジタル伝送系に
おける送受信信号の同期を確立するフレーム同期装置に
関するものである。
【0002】
【従来の技術】図3は例えば特開昭60−21649号
公報に示された従来のフレーム同期装置を示すブロック
図である。図において、1は受信信号中のフレーム同期
パターンと受信側で保有しているフレーム同期パターン
との一致・不一致を検出する同期パターン一致・不一致
検出回路である。
【0003】2はこの同期パターン一致・不一致検出回
路1より出力される一致パルスであり、3は同じく同期
パターン一致・不一致検出回路1より出力される不一致
パルスである。
【0004】4は前記同期パターン一致・不一致検出回
路1からの一致パルス2を計数して後方保護を行う後方
保護用カウンタであり、5はこの後方保護用カウンタ4
が後方保護段数だけ前記一致パルス2を計数した場合に
出力する、同期確立状態を示すフレーム同期確立信号で
ある。
【0005】6は前方保護段数が変更可能に構成され、
前記同期パターン一致・不一致検出回路1からの不一致
パルス3を計数して前方保護を行う前方保護用カウンタ
であり、7はこの前方用カウンタ6が設定されている前
方保護段数だけ前記不一致パルス3を計数した場合に出
力する、同期外れ状態を示す同期外れ信号である。
【0006】8は同期が確立した回線の誤り率を検出す
る誤り検出回路であり、9はこの誤り検出回路8より出
力される前方保護段数切替情報に基づいて、前記前方保
護用カウンタ6の前方保護段数の切り替えを制御する前
方保護段数切替回路である。
【0007】10は誤り率が低いときにこの誤り検出回
路8より前記前方保護段数切替情報として出力される信
号、11は同じく誤り率が中程度のときに前方保護段数
切替情報として出力される信号、12は誤り率が大のと
きに前方保護段数切替情報として出力される信号であ
る。
【0008】次に動作について説明する。同期パターン
一致・不一致検出回路1は、受信信号を受信側で保有し
ているフレーム同期パターンと比較する。そして一致し
ていたら一致パルス2を後方保護用カウンタ4および前
方保護用カウンタ6に出力し、不一致であったら不一致
パルス3を前方保護用カウンタ6に出力する。
【0009】後方保護用カウンタ4は受け取った一致パ
ルス2の計数を行い、その計数値が後方保護段数に達す
るとフレーム同期確立信号5を出力する。フレーム同期
が確立されると、誤り検出回路8による誤り率の監視が
行われ、その結果は前方保護段数切替情報として前方保
護段数切替回路9に送られる。
【0010】前方保護切替回路9では当該前方保護段数
情報として誤り率小を示す信号10受けた場合には、フ
レーム同期パターンが誤る確率は低く、むしろ誤同期に
はいった場合に早く抜け出せるように前方保護段数を小
さくする。
【0011】また、誤り率中を示す信号11を受けた場
合には、フレームパターンが誤っても同期がはずれにく
いように前方保護段数を大きくし、誤り率大を示す信号
12を受けた場合には、誤り率がスレッシュホールドレ
ベルを越えた場合に早く再ハンチング状態に入るよう
に、前方保護段数を小さくする。
【0012】
【発明が解決しようとする課題】従来のフレーム同期方
式は以上のように構成されているので、後方保護段数が
固定であり、誤り率によって最適な後方保護段数を設定
することができないという問題点があった。
【0013】この発明は上記のような問題点を解消する
ためになされたもので、後方保護段数を最適に設定する
ことのできるフレーム同期方式を得ることを目的とす
る。
【0014】
【課題を解決するための手段】この発明に係るフレーム
同期方式は、受信信号中のフレーム同期パターンと受信
側で保有しているフレーム同期パターンとの一致ビット
数が所定のスレッシュホールドレベル数を越えたフレー
ムの数を計数し、その計数値が後方保護段数に達すると
フレーム同期確立信号を出力している後方保護用計数部
の前記後方保護段数を、前記一致ビット数に応じて切り
替える切替部を設けたものである。
【0015】
【作用】この発明における切替部は、後方保護用計数部
の後方保護段数を、受信信号中のフレーム同期パターン
と受信側で保有しているフレーム同期パターンとの一致
ビット数に応じて切り替え、前記後方保護用計数部に、
前記一致ビット数がスレッシュホールドレベル数を越え
たフレームの数が、その後方保護段数に達したときにフ
レーム同期確立信号を出力させることにより、後方保護
段数を最適に設定可能なフレーム同期装置を実現する。
【0016】
【実施例】実施例1.以下、この発明の一実施例を図に
ついて説明する。図1において、13は受信信号中のフ
レーム同期パターンと受信側で保有しているフレーム同
期パターンとを比較して、両者の一致・不一致ビット数
を計測するフレーム同期検出部としての同期パターン一
致・不一致ビット数計測回路であり、14はこの同期パ
ターン一致・不一致ビット数計測回路13より出力され
る計測信号である。
【0017】15は同期パターン一致・不一致ビット数
計測回路13からの計測信号14を受け、一致ビット数
があらかじめ定められたスレッシュホールドレベル数M
を越えたフレームの数を計数して、その計数値が後方保
護段数に達するとフレーム同期が確立したものとしてフ
レーム同期確立信号5を出力する後方保護用計数部とし
ての後方保護用カウンタ回路であり、その後方保護段数
は外部より設定変更可能となっている。
【0018】16は同期パターン一致・不一致ビット数
計測回路13からの計測信号14の不一致ビット数に基
づいて前方保護を行う前方保護用カウンタ回路である。
17は前記後方保護用カウンタ回路15の後方保護段数
を、前記計測信号14の一致ビット数に応じて切り替え
る切替部としての後方保護段数切替回路である。
【0019】次に動作について説明する。フレーム同期
が確立していない状態において同期パターン一致・不一
致ビット数検出回路13は、受信信号を保有しているフ
レーム同期パターンと比較して一致・不一致ビット数を
計数し、それを計測信号14として出力する。
【0020】一致ビット数があるスレッシュホールドレ
ベル数M以上になったら、受信信号の中で次にフレーム
同期パターンがあると思われる部分と保有しているフレ
ーム同期パターンとの一致・不一ビット数を再びカウン
トする。
【0021】後方保護用カウンタ回路15は、その一致
ビット数がスレッシュホールドレベル数M以上の信号を
計数し、その計数値が設定されている後方保護段数を越
えたら、フレーム同期が確立したものとしてフレーム同
期確立信号5を出力する。
【0022】ここで、後方保護段数切替回路17による
後方保護用カウンタ回路15の後方保護段数の切り替え
について、保有しているフレーム同期パターンとの一致
ビット数が大の時M1、小の時M2である場合を例に説
明する。
【0023】今、同期パターン一致・不一致ビット数計
測回路13からの計測信号14の一致ビット数がM1と
大きな時には、回線の誤りが小さく、次のフレーム同期
パターンも誤りにくいと考えられる。そこで後方保護段
数切替回路17は後方保護用カウンタ回路15の後方保
護段数を小さくし、フレーム同期の確立が速くできるよ
うにする。
【0024】また、前記計測信号14の一致ビット数が
M2と小さな時には、回線の誤りが大きく、フレーム同
期を誤確立し易い。そこで後方保護段数切替回路17は
後方保護用カウンタ回路15の後方保護段数を大きくし
てフレーム同期の誤確立をしにくくする。
【0025】実施例2.なお、上記実施例では、フレー
ム同期検出部を同期パターン一致・不一致ビット数計測
回路13で、後方保護用計数部を後方保護用カウンタ回
路15で、切替部を後方保護段数切替回路17でそれぞ
れハードウェア的に実現した場合について説明したが、
それらをマイクロコンピュータ等によってソフトウェア
的に実現するようにしてもよく、上記実施例と同様の効
果を奏する。
【0026】図2にその場合のフローチャートを示す。
処理の基本的な流れは図1に示した実施例の場合と同様
であり、フレーム同期未確立状態でまず、ステップST
1にてフレーム同期パターンの一致・不一致ビット数の
計測を行い、ステップST2〜ST4でその一致ビット
数に対応した後方保護段数の設定を行う。
【0027】その後、ステップST5においてそれ以降
のフレーム同期パターンの一致・不一致ビット数が計測
され、ステップST6にて、当該一致ビット数が所定の
スレッシュホールドレベル数M以上になったフレーム数
が、設定された後方保護段数に達したことが確認される
とフレーム同期が確立する。
【0028】
【発明の効果】以上のように、この発明によれば、後方
保護用計数部の後方保護段数を、フレーム同期パターン
の一致ビット数に応じて切り替え、前記一致ビット数が
スレッシュホールドレベル数を越えたフレームの数が、
その後方保護段数に達したときにフレーム同期確立信号
を出力させるように構成したので、回線の誤り率に応じ
た最適な後方保護段数を設定することが可能なフレーム
同期装置が得られる効果がある。
【図面の簡単な説明】
【図1】この発明の一実施例によるフレーム同期装置を
示すブロック図である。
【図2】この発明の他の実施例の処理の流れを示すフロ
ーチャートである。
【図3】従来のフレーム同期装置を示すブロック図であ
る。
【符号の説明】
13 フレーム同期検出部(同期パターン一致・不一致
ビット数計測回路) 15 後方保護用計数部(後方保護用カウンタ回路) 17 切替部(後方保護段数切替回路)

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 受信信号中のフレーム同期パターンと受
    信側で保有しているフレーム同期パターンとを比較し
    て、両者の一致ビット数を計測するフレーム同期検出部
    と、前記フレーム同期検出部にて計測された一致ビット
    数があらかじめ定められたスレッシュホールドレベル数
    を越えたフレームの数を計数し、当該計数値が後方保護
    段数に達するとフレーム同期確立信号を出力する後方保
    護用計数部と、前記後方保護用カウンタの後方保護段数
    を、前記一致ビット数に応じて切り替える切替部とを備
    えたフレーム同期装置。
JP3228677A 1991-08-14 1991-08-14 フレーム同期装置 Pending JPH0548597A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3228677A JPH0548597A (ja) 1991-08-14 1991-08-14 フレーム同期装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3228677A JPH0548597A (ja) 1991-08-14 1991-08-14 フレーム同期装置

Publications (1)

Publication Number Publication Date
JPH0548597A true JPH0548597A (ja) 1993-02-26

Family

ID=16880085

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3228677A Pending JPH0548597A (ja) 1991-08-14 1991-08-14 フレーム同期装置

Country Status (1)

Country Link
JP (1) JPH0548597A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06326700A (ja) * 1993-05-18 1994-11-25 Nippon Hoso Kyokai <Nhk> 同期信号処理回路
JP2007258792A (ja) * 2006-03-20 2007-10-04 Fujitsu Ltd 同期装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06326700A (ja) * 1993-05-18 1994-11-25 Nippon Hoso Kyokai <Nhk> 同期信号処理回路
JP2007258792A (ja) * 2006-03-20 2007-10-04 Fujitsu Ltd 同期装置

Similar Documents

Publication Publication Date Title
JPH07177116A (ja) デジタル信号伝送装置
JPH0771060B2 (ja) フレーム同期保護回路
JPH0548597A (ja) フレーム同期装置
EP0344751B1 (en) Code violation detection circuit for use in AMI signal transmission
US5208840A (en) Method and arrangement for detecting framing bit sequence in digital data communications system
US6600793B1 (en) Minimal overhead early late timing recovery
JP2639277B2 (ja) ディジタルデータ瞬断検出回路
JP2697421B2 (ja) ディジタル伝送システムのフレーム同期回路
JP2762855B2 (ja) フレーム同期保護回路
KR0135335B1 (ko) 디에스3(ds3)통신 시스템에서의 경보표시신호(ais)검출회로
JPS6021649A (ja) フレ−ム同期回路
US5570394A (en) Signal transmission system
JPH0614640B2 (ja) フレ−ム同期回路
JPH03239081A (ja) 文字放送信号のスライス信号制御回路
US6307904B1 (en) Clock recovery circuit
JP2684466B2 (ja) フレーム同期判定回路
CN117614597A (zh) 一种帧长动态可变过程中的最优帧同步方法
JP2849952B2 (ja) フレーム同期回路
JPH01228337A (ja) フレーム同期保護回路
JPH07250056A (ja) フレーム同期回路
JP2559886B2 (ja) データ処理装置
JPH05219040A (ja) 高速受信信号の位相調整回路
JPH0568030A (ja) 同期回路
JPH08111694A (ja) ビットエラーレート劣化検出回路
JPH03201635A (ja) フレーム同期回路