JPH0541818A - 垂直同期分離回路 - Google Patents

垂直同期分離回路

Info

Publication number
JPH0541818A
JPH0541818A JP14517491A JP14517491A JPH0541818A JP H0541818 A JPH0541818 A JP H0541818A JP 14517491 A JP14517491 A JP 14517491A JP 14517491 A JP14517491 A JP 14517491A JP H0541818 A JPH0541818 A JP H0541818A
Authority
JP
Japan
Prior art keywords
output
comparator
circuit
vertical
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14517491A
Other languages
English (en)
Other versions
JP3252968B2 (ja
Inventor
Yumiko Mito
由美子 水戸
Yutaka Murayama
裕 村山
Takahiko Tamura
孝彦 田村
Satoshi Miura
悟司 三浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP14517491A priority Critical patent/JP3252968B2/ja
Publication of JPH0541818A publication Critical patent/JPH0541818A/ja
Application granted granted Critical
Publication of JP3252968B2 publication Critical patent/JP3252968B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

(57)【要約】 【目的】 幅の狭くなった垂直同期信号を安定して分離
でき、集積化に好適な垂直同期分離回路を提供する。 【構成】 積分された垂直同期信号をスライスレベルの
異なる比較器1及び2に入力する。垂直周波数のクロッ
クパルスを入力するアップダウンカウンタ3に、スライ
スレベルの大きい比較器1の出力がU/D端子に入力す
ると、判別回路4はハイレベルを出力してスイッチング
手段5をH側に切り換え、比較器1の出力VSHが出力
される。積分されて比較器1のスライスレベルに届かな
い幅の狭い同期信号は、スライスレベルの小さい比較器
2でスライスされるとともに、判別回路4はローレベル
を出力してスイッチング手段5をL側に切り換え、比較
器2の出力VSLが出力される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、テレビジョン受像機の
垂直同期分離回路に関する。
【0002】
【従来の技術】テレビジョン受像機の垂直同期分離回路
は、図3に示すように、映像信号は、容量C1、抵抗R
1、トランジスタQ1、電流源I1からなるクランプ回
路6に入力される。このクランプ回路6のクランプレベ
ルは、トランジスタQ1のベースに接続されたクランプ
電圧V1よりもトランジスタQ1の1Vbe分だけ低い
電圧となり、このクランプレベルでシンクチップがクラ
ンプされる。そして、入力された映像信号の同期信号区
間でトランジスタQ1が導通してコレクタに電流が流
れ、負荷抵抗R2によって電圧変換され、前記コレクタ
電流の流れた区間を比較器7で検出してパルス化する。
このパルス化した信号は、水平同期成分と垂直同期成分
を含んでおり、このパルスは積分器8で積分されて垂直
同期成分のみ周波数分離されて、垂直同期成分だけを比
較器9スライスレベルVsでスライスして抜き出し垂直
同期信号を出力する。
【0003】この回路に図4のに示す通常の信号を入
力すると、前記積分器8の出力は図4のの積分波形と
なる。また、図4のに示すように、垂直同期信号の幅
が狭い信号(ダビング防止等)を入力すると、積分波形
は図4のになり、比較器9のスライスレベルVsにと
どかず、垂直同期信号が出力されない。
【0004】このような信号に対して、従来、以下説明
する対策が施されていた。一つの方法は、図5のAに示
すようなスライスレベルVsに届かなかった波形を、前
記図3に示す回路において、積分器8の積分感度をあげ
て図5のBに示すように、積分波形を設定したスライス
レベルVsまで大きくする方法であるが、この場合は垂
直同期信号の他にノイズ成分も積分により大きくなるの
で、ノイズ成分も検出し易くなる。
【0005】他の方法は、図6のAに示すように、垂直
同期信号の積分波形をトランジスタQ2、容量C2、抵
抗R3で構成されるピークホールド回路でピークホール
ドし、このピークホールド電圧を比較器10のスライス
レベルに設定するもので、図6のBに示すようにスライ
スレベルが積分波形のレベルに追従して変化するため安
定した出力が得られる。
【0006】しかし、ピークホールド回路の時定数は垂
直同期周波数だけ保持する必要性から大きな値にしなけ
ればならないが、集積化する場合は、集積回路内におい
て大きな容量は作りにくいので、ピークホールド回路を
集積回路に内蔵することは困難である。従って、専用の
ピンを1ピン追加して外付けで作らなければならない欠
点がある。
【0007】
【発明が解決しようとする課題】本発明は、テレビジョ
ン受像機の垂直同期分離回路において、外付け部品を削
減し、外付け部品用のピンを増加することなく集積化で
きる耐ノイズ性の良好な垂直同期分離回路を提供する点
にある。
【0008】
【課題を解決するための手段】テレビジョン受像機の垂
直同期分離回路において、映像信号のシンクチップをク
ランプするクランプ回路と、該クランプ回路の出力をパ
ルス化する比較器と、該比較器の出力を積分する積分器
と、該積分器の出力を入力とする異なったスライスレベ
ルを有する複数の比較器と、比較器の出力の一つと、垂
直周波数(60Hz)のクロックパルスとを入力して比
較器の出力の有無を検出する検出手段と、該検出手段の
出力の状態に基づいて前記複数の比較器出力を選択する
判別回路とを備え、垂直同期信号の幅が狭くなっている
信号をも安定して出力できるテレビジョン受像機の垂直
同期分離回路を構成することを特徴とするものである。
【0009】
【実施例】図1は、本発明垂直同期分離回路を、また、
図2は、該回路の動作波形をそれぞれ示している。図1
において、この実施例は、スライスレベルの異なる比較
器を2個利用している。この実施例において、積分器ま
での動作は図3に示す従来例の回路を構成する積分器8
までの動作と異なるところはないので、前記積分器出力
が入力される以降の回路について説明する。
【0010】映像信号から分離された垂直同期信号の積
分波形は、スライスレベルがVHの比較器1及びスライ
スレベルがVLの比較器2にそれぞれ入力される。ここ
で、VH>VLであり、比較器1の出力をVSH、比較
器2の出力をVSLとする。次に、比較器1の出力VS
Hは、3ビット・アップダウン・カウンタ3のU/D端
子に入力される。該カウンタ3のクロクパルス入力端子
CKに入力されるクロックパルスは、垂直周波数と同じ
周波数(60Hz)で、水平周波数の32倍の周波数で
ある500KHzを分周して、垂直同期分離出力とは別
に作成する。
【0011】前記比較器1及び2に通常の信号の積分波
形が入力すると、図2のAに示すように、比較器1のス
ライスレベルVHでスライスされて高レベル出力が前記
アップダウンカウンタ3に入力され、該アップダウンカ
ウンタ3はアップカウントを始め、その出力が全て論理
1になると、判別回路4の出力はハイレベルとなる。そ
して、判別回路4のハイレベル出力によりスイッチング
手段5はH側に切り換えられ、比較器1の出力VSHが
垂直同期信号として出力される。
【0012】次に、図2のBに示すような幅の狭い垂直
同期信号の積分波形が比較器1及び2に入力すると、比
較器1の出力は低レベルとなり、前記アップダウンカウ
ンタ3がダウンカウントを行いその出力が全て論理0に
なると、判別回路4の出力はローレベルとなって前記ス
イッチング手段5はL側に切り換わる。従って、比較器
2の出力VSLが垂直同期信号として出力される。前記
スイッチング手段5は、OR回路、NOR回路、AND
回路、NAND回路等を組み合わせて、前記判別回路5
の出力によって制御されるスイッチとして構成するのが
好適である。
【0013】このように、前記判別回路4による判別結
果がハイレベルの時は、比較器1の出力VSHを、ロー
レベルの時は、比較器2の出力VSLが選択されて垂直
同期信号として出力される。そして、前記アップダウン
カウンタ3でスライスレベルを切り換えるのは、比較器
1の出力VSHの出力の変化に直ちに反応するのではな
くヒシテリシスを持たせて誤動作を防止するためであ
る。
【0014】
【発明の効果】本発明によれば、垂直同期信号の幅の狭
い信号においても、スライスされないことはなく安定し
た垂直同期信号が得られ、耐ノイズ性が向上し、また、
外付け部品として余分な時定数回路を使う必要もなく、
集積化した際に集積回路装置のピンが増えない垂直同期
分離回路を達成できる。
【図面の簡単な説明】
【図1】本発明の垂直同期分離回路を示す図である。
【図2】本発明垂直同期分離回路の動作波形図である。
【図3】従来の垂直同期分離回路を示す図である。
【図4】従来の垂直同期分離回路の動作波形図である。
【図5】従来の垂直同期分離回路の動作波形図である。
【図6】従来の垂直同期分離回路及びその動作波形図で
ある。
【符号の説明】
1、2・・比較器 3・・アップダウンカウンタ 4・
・判別回路 5・・スイッチング手段
───────────────────────────────────────────────────── フロントページの続き (72)発明者 三浦 悟司 東京都品川区北品川6丁目7番35号 ソニ ー株式会社内

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 テレビジョン受像機の垂直同期分離回路
    において、映像信号のシンクチップをクランプするクラ
    ンプ回路と、該クランプ回路の出力をパルス化する比較
    器と、該比較器の出力を積分する積分器と、該積分器の
    出力を入力とする異なったスライスレベルを有する複数
    の比較器と、比較器の出力の一つと、垂直周波数のクロ
    ックパルスとを入力して比較器の出力の有無を検出する
    検出手段と、該検出手段の出力の状態に基づいて前記複
    数の比較器出力を選択する判別回路とを備え、垂直同期
    信号の幅が狭くなっている信号をも安定して出力できる
    ことを特徴とするテレビジョン受像機の垂直同期分離回
    路。
JP14517491A 1991-05-22 1991-05-22 垂直同期分離回路 Expired - Fee Related JP3252968B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14517491A JP3252968B2 (ja) 1991-05-22 1991-05-22 垂直同期分離回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14517491A JP3252968B2 (ja) 1991-05-22 1991-05-22 垂直同期分離回路

Publications (2)

Publication Number Publication Date
JPH0541818A true JPH0541818A (ja) 1993-02-19
JP3252968B2 JP3252968B2 (ja) 2002-02-04

Family

ID=15379150

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14517491A Expired - Fee Related JP3252968B2 (ja) 1991-05-22 1991-05-22 垂直同期分離回路

Country Status (1)

Country Link
JP (1) JP3252968B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11411262B2 (en) 2015-02-04 2022-08-09 Latent Heat Solutions, Llc Systems, structures and materials for electrochemical device thermal management

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11411262B2 (en) 2015-02-04 2022-08-09 Latent Heat Solutions, Llc Systems, structures and materials for electrochemical device thermal management

Also Published As

Publication number Publication date
JP3252968B2 (ja) 2002-02-04

Similar Documents

Publication Publication Date Title
US5498985A (en) Dual comparator trigger circuit for glitch capture
EP1241883B1 (en) Data slice circuit
US4170026A (en) Circuitry for line recognition of a television signal
JPH0541818A (ja) 垂直同期分離回路
JPH0342033B2 (ja)
US4789896A (en) Vertical synchronizing pulse generating circuit
JPH05291899A (ja) ヒステリシスコンパレータ回路
JP3232594B2 (ja) 同期回路
JP2000137048A (ja) ノイズレベル判別回路
KR890003223B1 (ko) 텔리텍스트 데이타 신호 검출회로
KR0146430B1 (ko) 휘도신호 자동판별회로
JPH05227452A (ja) 同期分離回路
JPS595789A (ja) 映像信号に含まれるデ−タ信号分離回路
JPH11184422A (ja) 同期信号処理回路および方法、表示装置、記憶媒体
JPH07162707A (ja) 同期分離回路
JPH06253316A (ja) 方式判別回路
JPS62250773A (ja) 一致回路
JPH04290383A (ja) 同期信号検出回路
JPH1023379A (ja) データスライス方法及びデータスライス回路
JPS6231297A (ja) ビ−トレベル検知回路
JPH0646284A (ja) 同期信号分離器
JPH0490269A (ja) 同期信号判別回路
JPH07235863A (ja) 遅延回路
JPH04297187A (ja) 同期分離回路
JPH05316384A (ja) 水平同期検出回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees