KR890003223B1 - 텔리텍스트 데이타 신호 검출회로 - Google Patents

텔리텍스트 데이타 신호 검출회로 Download PDF

Info

Publication number
KR890003223B1
KR890003223B1 KR1019850009073A KR850009073A KR890003223B1 KR 890003223 B1 KR890003223 B1 KR 890003223B1 KR 1019850009073 A KR1019850009073 A KR 1019850009073A KR 850009073 A KR850009073 A KR 850009073A KR 890003223 B1 KR890003223 B1 KR 890003223B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
output
data signal
data
Prior art date
Application number
KR1019850009073A
Other languages
English (en)
Other versions
KR870006782A (ko
Inventor
인웅식
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR1019850009073A priority Critical patent/KR890003223B1/ko
Publication of KR870006782A publication Critical patent/KR870006782A/ko
Application granted granted Critical
Publication of KR890003223B1 publication Critical patent/KR890003223B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

내용 없음.

Description

텔리텍스트 데이타 신호 검출회로
제1도는 종래의 검출 회로도.
제2도는 일반적인 영상신호의 파형도.
제3도는 본 발명의 검출 회로도.
제4도는 제3도의 각 부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 증폭 검출회로 2 : 타이밍 회로
3 : 데이타 신호 검출회로 4 : 제어신호 발생회로
5 : 데이타 신호 판별회로 6 : 기준신호 발생회로
7 : 데이타 신호 출력회로 SEP : 동기 분리회로
PG1, PG2: 펄스 발생기 LPF : 저역통과 필터
MM1, MM2: 모노멀티 CO1: 5진 카운터
COM1, COM2: 비교기 SHC : 샘플 홀드회로
AMP1, AMP2: 증폭기
본 발명은 텔레비젼 수상기의 영상 신호내에 포함된 수직 귀선라인(line)중에서 일반적으로 제17 및 18라인에 실려 전송되는 텔리텍스트(taletext)의 데이타 신호를 검출하는 텔리텍스트 데이타 신호 검출회로에 관한 것이다.
종래의 텔리텍스트 데이타 신호 검출회로는 제1도에 도시한 바와같이 영상신호 입력단자(VS)로 입력되는 영상신호를 증폭 검출회로(1)에서 증폭 검출하고, 그 검출된 신호를 타이밍 회로(2)에서 출력되는 펄스 신호와 비교한 후 그 비교된 결과를 기준 전압으로 데이타 신호 검출회로(3)에서 영상신호 내에 포함된 텔리텍스트 데이타 신호를 검출하여 출력시켰다.
그러나, 이와같은 종래의 텔리텍스트 데이타 신호 검출회로는 텔리텍스트 데이타 신호의 여부를 판별할 수 있는 회로가 없으므로 데이타 신호의 전송 도중에 잡음 신호가 혼합되면, 데이타 신호를 검출할 수 없고, 또한 실제로 필요한 하밍(Harming)코트 신호부터 데이타 신호를 검출할 수 없어 정확한 데이타 신호의 검출이 매우 어려운 결함이 있었다.
본 발명은 이와같은 종래의 결합을 감안하여, 데이타 신호를 판별하는 회로를 구성하여 데이타 신호의 여부를 정확히 판별하고, 그 판별된 결과에 따라 하밍 코드 신호로부터 데이타 신호를 정확히 검출하여 출력시키게 창안한 것이다.
먼저, 제2도의 파형도로 텔리텍스트 데이타 신호가 실린 영상신호에 대하여 설명하면 다음과 같다.
영상신호는 동기신호(S1) 가 출력된 후 일정시간이 경과하면, 컬러 버스트 신호(S2)가 출력되고 컬러 버스트 신호(S2)가 출력된 후 일정시간이 경과하면, 클럭 런인(run-in) 신호(S3) 및 하밍 코드 신호(S4), 데이타 신호(S5)가 순차적으로 출력되는 데, 여기서 동기 신호(S1)가 출력되는 시간부터 클럭 런인 신호(S3)가 출력될 때까지는 약 12μsec가 소요된다.
이하, 첨부된 제3도 및 제4도의 도면에 의하여 본 발명을 상세히 설명하면 다음과 같다.
제3도는 본 발명의 데이타 신호 검출회로도로서, 이에 도시한 바와같이 영상신호 입력단자(VS)가 입력측에 접속된 동기 분리회로(SEP)의 출력측을 펄스발생기(PG1)(PG2) 및 모노멀티(MM1)의 입력측에 접속하여 제어신호 발생회로(4)를 구성하고, 입력측이 영상신호 입력단자(VS)에 접속된 증폭기(AMP1)의 출력측은 비교기(COM1)의 비반전 입력단자(+)에 접속함과 아울러 저역통과 필터(LPF)를 통해 비교기(COM1)의 반전 입력단자(-)에 접속하여 비교기(COM1)의 출력측을 상기 제어신호 발생회로(4)의 펄스 발생기(PG1)의 출력측이 인에이블 단자(EN)에 접속된 5진 카운터(CO1)의 입력측에 접속하고, 5진 카운터(CO1)의 출력측은 모노멀티(MM2)의 입력측에 접속하여 데이타 신호 판별회로(5)를 구성하며, 영상신호 입력단자(VS)를 상기 제어신호 발생회로(4)의 펄스 발생기(PG1)(PG2)의 출력측이 제어단자에 접속된 전자스위치(SW1)(SW2)를 통해 콘덴서(C1)(C2)에 접속함과 동시에 그 접속점을 저항(R1)(R2)를 통해 상호 접속하여 기준신호 발생회로(6)를 구성하는 한편, 상기 제어신호 발생회로(4) 및 데이타 신호 판별회로(5)의 모노멀티(MM1)(MM2)의 출력측을 앤드게이트(AND1) 및 콘덴서(C3)를 통해 저항(R3) 및 트랜지스터(TR1)의 베이스에 접속하여 그의 에미터를 입력측에 상기 기준신호 발생회로(6)의 저항(R1)(R2)의 접속점이 접속된 샘플 홀드회로(SHC)의 제어단자(CT)에 접속하고, 샘플 홀드회로(SHC)의 출력측은 콘덴서(C4)에 접속함과 동시에 그 접속점을 영상신호 입력단자(VS)가 증폭기(AMP2)를 통해 비반전 압력단자(+)에 접속된 비교기(COM2)의 반전 입력단자(-)에 접속하여 데이타 신호 출력회로(7)를 구성한 것으로, 도면중 미설명 부호 Vcc는 전원단자이다.
이와같이 구성된 본 발명 데이타 신호 검출회로의 작용 효과를 상세히 설명하면 다음과 같다.
전원단자(Vcc)에 전원이 인가되고, 영상신호 입력단자(VS)에 제4(a)도에 도시한 바와같이 영상신호가 입력되면, 그 영상신호는 제어신호 발생회로(4)의 동기 분리회로(SEP)에 입력되어 동기신호(S1)가 분리된 후 펄스 발생기(PG1)(PG2) 및 모노멀티(MM1)에 기준 신호로 입력된다.
여기서, 펄스 발생기(PG1)(PG2)는 동기 분리회로(SEP)에서 분리된 동기신호(S1)를 기준으로 하여 클럭 런인 신호(S3) 및 컬러 버스트 신호(S2)가 입력되는 시간 동안 고전위를 출력시키게 하면, 그의 출력측에는 제4(b)도 및 제4(c)도에 도시한 바와같이 출력되고, 모노멀티(MM1)는 12μsec 즉, 동기신호(S1)가 입력되는 시간부터 클럭 런인 신호(S3)가 입력되는 시간까지 고전위를 출력하게 하면, 그의 출력측에는 제4(d)도에 도시한 바와같이 출력된다.
그리고, 영상신호 입력단자(VS)로 입력된 영상신호는 데이타 신호 판별회로(5)의 증폭기(AMP1)에 입력되어 증폭된 후 비교기(COM1)의 비반전 입력단자(+)에 인가됨과 동시에 저역통과 필터(LPF)를 통해 제4(e)도에 도시한 바와같이 필터링되어 비교기(COM1)의 반전 입력단자(-)에 인가되므로 비교기(COM1)의 출력측에는 제4(f)도에 도시한 바와같이 펄스신호가 출력되어 5진 카운터(CO1)의 입력측에 입력되고, 이때 5진 카운터(CO1)의 인에이블 단다(EN)에는 상기와 같이 펄스 발생기 (PG1)에서 출력된 제4(b)도에 도시한 고전위가 인가되므로 5진 카운터(CO1)는 비교기(COM1)의 출력 펄스 신호를 계수하면서 5번째 펄스신호가 입력될 때 제4(g)도에 도시한 바와같이 고전위가 출력되어 모노멀티(MM2)의 입력측에 트리거 펄스로 입력된다.
따라서, 모노멀티(MM1)의 출력측에는 제4(h)도에 도시한 바와같이 고전위가 출력되어 데이타 신호 출력회로(7)의 앤드게이트(AND1) 일측 입력단자에 인가되고, 그의 타측 입력단자에는 상기와 같이 모노멀티(MM1)에서 출력된 제4(d)에 도시한 고전위가 인가되어 있으므로 앤드게이트(AND1)의 출력측에는 제4(i)도에 도시한 바와같이 고전위가 출력되어 콘덴서(C3)를 통해 트랜지스터(TR1)의 베이스에 인가되고, 이에 따라 트랜지스터(TR1)의 에미터에는 제4(j)도에 도시한 바와같이 고전위가 출력되어 샘플 홀드회로(SHC)의 제어단자(CT)에 샘플링 신호로 인가된다.
한편, 영상신호 입력단자(VS)로 영상신호중에 포함된 클럭 런인 신호(S3) 및 컬러 버스트 신호(S2)가 입력될때 상기와 같이 펄스 발생기(PG1)(PG2)의 출력측에는 제4(b)도 및 제4(c)도에 도시한 고전위가 출력되어 기준신호 발생회로(6)의 전자스위치(SW1)(SW2) 제어단자에 인가되므로 영상신호의 클럭 런인 신호(S3) 및 컬러 버스트 신호(S2)는 전자스위치(SW1)(SW2)를 통하고, 콘덴서(C1)(C2)를 통해 제4(k)도 및 제4(l)도에 도시한 바와같이 된 후 저항(R1)(R2)을 통하여 데이타 신호 출력회로(7)의 샘플 홀드회로(SHC)의 입력측에 기준전압으로 인가되므로 샘플 홀드회로(SHC)의 출력측에는 상기와 같이 그의 제어단자(CT)에 인가된 샘플링신호에 의해 입력측에 인가된 기준 전압을 샘플링하여 제4(m)도에 도시한 바와같이 콘덴서(C4)에 충전함과 아울러 비교기(COM2)의 반전 입력단자(-)에 인가된다.
여기서 콘덴서(C4)는 자연방전에 의하여 일정시간 동안 고전위를 유지하며, 그 고전위를 유지하는 시간은 1수직 귀선라인 기간 정도가 되게 한다.
따라서, 비교기(COM2)의 출력측에는 영상신호 입력단자(VS)로 입력되어 증폭기(AMP1)에서 증폭된 후 비교기(COM2)의 비반전 입력단자(+)에 인가되는 영상신호중에서 하밍 코드신호(S4)부터 텔리텍스트 데이타신호가 출력된다.
한편, 영상신호 입력단자(VS)에 데이타 신호가 실리지 않은 영상신호가 입력될 경우에는 수직동기 라인이 블랙 레벨(Black-level)을 유지하고 있으므로 저역통과 필터 (LPF)에는 저전위가 출력되고, 비교기(COM1)의 출력측도 저전위가 출력되어 5진 카운터(CO1)의 출력측에 저전위가 출력되므로 모노멀티(MM2) 및 앤드게이트(AND1)의 출력측에 저전위가 출력되고, 이에따라 샘플 홀드회로(SHC)의 출력측에 저전위가 출력되어 비교기(COM2)의 반전 입력단자(-)에 인가되고, 이에 따라 비교기(COM2)의 출력측에는 고전위가 출력된다.
이상에서 설명한 바와같이 본 발명은 영상신호내에 실리는 텔리텍스트 데이타 신호의 여부를 정확히 판별하여 데이타 신호를 출력시키고, 또한 데이타 신호의 하밍코드 신호부터 출력시켜 정확히 데이타 신호를 검출할 수 있는 효과가 있다.

Claims (1)

  1. 영상신호의 동기신호를 분리한 후 그 동기신호를 기준으로 클럭 런인 신호 및 컬러 버스트 신호, 동기신호부터 클럭 런인 신호의 기간동안 고전위를 출력하는 제어신호 발생회로(4)와, 저역통과 필터(LPF)를 통한 영상신호 및 그 영상신호를 비교한 후 그 비교 출력된 펄스신호에서 상기 제어신호 발생회로(4)의 제어에 의해 클럭 런인 신호 기간동안 카운트하여 5번째 펄스신호부터 고전위를 출력하는 데이타 신호 판별회로(5)와, 상기 제어신호 발생회로(4)의 제어에 의해 클럭 런인 신호와 컬러 버스트 신호를 입력시켜 평활한 후 그 두 신호의 평균치를 출력시키는 기준신호 발생회로(6)와, 상기 제어신호 발생회로(4) 및 데이타 신호 판별회로(5)의 출력신호로 상기 기준신호 발생회로(6)의 출력신호를 샘플링 한 후 영상신호와 비교하여 데이타 신호를 출력시키는 데이타 신호 출력회로(7)로 구성함을 특징으로 하는 텔리텍스트 데이타 신호 검출회로.
KR1019850009073A 1985-12-03 1985-12-03 텔리텍스트 데이타 신호 검출회로 KR890003223B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019850009073A KR890003223B1 (ko) 1985-12-03 1985-12-03 텔리텍스트 데이타 신호 검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019850009073A KR890003223B1 (ko) 1985-12-03 1985-12-03 텔리텍스트 데이타 신호 검출회로

Publications (2)

Publication Number Publication Date
KR870006782A KR870006782A (ko) 1987-07-14
KR890003223B1 true KR890003223B1 (ko) 1989-08-26

Family

ID=19243963

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850009073A KR890003223B1 (ko) 1985-12-03 1985-12-03 텔리텍스트 데이타 신호 검출회로

Country Status (1)

Country Link
KR (1) KR890003223B1 (ko)

Also Published As

Publication number Publication date
KR870006782A (ko) 1987-07-14

Similar Documents

Publication Publication Date Title
KR910009557B1 (ko) 동기신호 처리회로
US6912009B2 (en) Data slice circuit separating data added to a signal superposed on a video signal based on slice level
US4170026A (en) Circuitry for line recognition of a television signal
US7345714B2 (en) Video signal clamp
KR890003223B1 (ko) 텔리텍스트 데이타 신호 검출회로
US20020140856A1 (en) Data slicer circuit
KR20050031386A (ko) 데이터 슬라이서 회로, 집적 회로 및 데이터 검출 방법
JPS61269595A (ja) ビデオ信号処理装置
US4359755A (en) Gating network for a sampling circuit
KR900002812B1 (ko) 수평동기신호의 주파수 판별회로
KR100433874B1 (ko) 동기신호 및 모드 검출장치와 방법
JP3862419B2 (ja) ビデオ信号処理装置
KR100207983B1 (ko) 복합 동기신호를 분리하기 위한 분리 회로
JPH0583747A (ja) ピーク値抽出回路
JPS595789A (ja) 映像信号に含まれるデ−タ信号分離回路
KR950001262Y1 (ko) 모니터의 비엔씨 및 디서브 코넥터 자동 절환회로
KR940002836Y1 (ko) 브이씨알(vcr)의 입력 자동 절환장치
KR0146077B1 (ko) 동기신호 유무 검출장치
JPH0541818A (ja) 垂直同期分離回路
KR900010953Y1 (ko) 모니터의 문자합성 회로
KR200145587Y1 (ko) 동기신호 판별장치
KR100259142B1 (ko) 톱니파 신호를 제거하기 위한 회로장치
JPH02252368A (ja) 映像信号処理回路
JPS6272278A (ja) 同期信号分離装置
JPH09130647A (ja) 映像信号クランプ装置および方法

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19991224

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee