JPH0537378A - Time a/d conversion circuit - Google Patents

Time a/d conversion circuit

Info

Publication number
JPH0537378A
JPH0537378A JP3189832A JP18983291A JPH0537378A JP H0537378 A JPH0537378 A JP H0537378A JP 3189832 A JP3189832 A JP 3189832A JP 18983291 A JP18983291 A JP 18983291A JP H0537378 A JPH0537378 A JP H0537378A
Authority
JP
Japan
Prior art keywords
pulse
time
phase difference
input
pulse signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3189832A
Other languages
Japanese (ja)
Other versions
JP2757600B2 (en
Inventor
Takamoto Watanabe
高元 渡辺
Yoshinori Otsuka
義則 大塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
NipponDenso Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NipponDenso Co Ltd filed Critical NipponDenso Co Ltd
Priority to JP3189832A priority Critical patent/JP2757600B2/en
Publication of JPH0537378A publication Critical patent/JPH0537378A/en
Application granted granted Critical
Publication of JP2757600B2 publication Critical patent/JP2757600B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

PURPOSE:To precisely encode a pulse phase difference even when a delay time, that is, a time resolution fluctuates due to the fluctuation of a temperature or a power supply voltage, in a pulse phase difference encoding circuit using a gate delay. CONSTITUTION:A first pulse difference encoding circuit 108a inputs a pulse PA, and afterwards inputs a pulse PB after an arbitrary delay. On the other hand, a second pulse difference encoding circuit 108b inputs the pulse PA, and afterwards inputs a pulse PC after the lapse of a fixed time compensated by a crystal oscillator 103. At that time, the pulse phase difference encoding circuits 108a and 108b have plural gate delays which allow the pulse PA to pass, and the pulse phase difference is encoded corresponding to the PA passage position in the input timing of the pulse PB or PC. The time resolution of the circuit 108a and 108b fluctuates in the same way, and then a pulse phase difference DAB to be measured is defined as a relative ratio to a pulse phase difference DAC based on the stable pulse PC by an arithmetic circuit 109, so that an output Do can be obtained as an always stable value.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、例えば任意の位相関係
にある2つのパルス信号の位相差等、微小時間を数値化
する時間A/D変換回路に関する。そして、この時間A
/D変換回路は、例えば2つのパルスの位相差の正確な
測定から圧力等の物理量の正確な測定を行う測定装置
や、レーザ光線の反射波から対象物までの距離を測定す
るレーザレーダの応用機器に採用して好適なものであ
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a time A / D conversion circuit for digitizing a minute time such as a phase difference between two pulse signals having an arbitrary phase relationship. And this time A
The D / D conversion circuit is an application of, for example, a measuring device that accurately measures a phase difference between two pulses to a physical amount such as pressure, or a laser radar that measures a distance from a reflected wave of a laser beam to an object. It is suitable for use in equipment.

【0002】[0002]

【従来の技術】例えば、2つのパルスPA ,PB 間の位
相差を検出したい場合に、パルスの位相差を複数ビット
のデジタル信号に符号化することにより、2つのパルス
A とPB の位相の正負両方向のずれ(位相差)を検出
できる。この方式によると、デジタル信号のビット数を
増やすことにより、位相のズレの検出範囲を検出精度を
低下させずに拡大することが可能である。
BACKGROUND ART For example, two pulses P A, when it is desired to detect a phase difference between the P B, by encoding a plurality of bits of digital signals the phase difference between the pulses, two pulses P A and P B It is possible to detect the deviation (phase difference) of the phase in both positive and negative directions. According to this method, by increasing the number of bits of the digital signal, it is possible to expand the detection range of the phase shift without lowering the detection accuracy.

【0003】しかし、ビット数の増加により回路規模が
著しく拡大してしまう。また、回路規模を変えずに検出
範囲を拡大しようとすると、検出精度が低下してしま
う。そこで、本発明者らは、回路規模の拡大と検出精度
との低下なしに検出範囲を拡大することができるものと
して、複数の遅延素子(ゲートディレイ)をリング状に
連結し、任意のタイミングで入力される1つのパルスP
A を周回させるとともにその周回回数をカウントし、任
意の位相差をもって入力される別のパルスP B の入力タ
イミングに相当するパルスPA の周回位置を特定し、そ
の特定位置とカウント数により2つのパルスPA ,PB
の位相差を検出するパルス位相差符号化回路を先に特願
平2−15865号にて提案している。
However, the circuit scale is increased due to the increase in the number of bits.
It will expand significantly. Also, detection without changing the circuit scale
If you try to expand the range, the detection accuracy will decrease.
U Therefore, the present inventors have expanded the circuit scale and detected accuracy.
With the ability to expand the detection range without deterioration
Then, multiple delay elements (gate delays) are formed into a ring shape.
One pulse P connected and input at any timing
AAnd the number of laps, and
Another pulse P input with the desired phase difference BInput
Pulse P corresponding to immingAThe orbiting position of the
Two pulses P depending on the specific position of PA, PB
First applied for a pulse phase difference encoding circuit that detects the phase difference of
Proposed in No. 2-15865.

【0004】このものによれば、ゲートディレイの最終
段を帰還させ、ゲートディレイを何度も使用するように
しているため、回路規模の増大を招くことなく検出範囲
の拡大を実現することができる。
According to this, since the final stage of the gate delay is fed back and the gate delay is used many times, the detection range can be expanded without increasing the circuit scale. ..

【0005】さらに、この回路の検出精度(時間分解
能)はゲートディレイ1段分の遅延時間のみで決定され
るため、検出範囲が拡大されても精度低下を招くことは
なく、例えば1ns以下の分解能が実現できる。
Further, since the detection accuracy (time resolution) of this circuit is determined only by the delay time of one stage of gate delay, the accuracy is not deteriorated even if the detection range is expanded, and the resolution is, for example, 1 ns or less. Can be realized.

【0006】[0006]

【発明が解決使用とする課題】しかしながら、本発明者
らが実験的考察を重ねた結果、このものによれば、ゲー
トディレイ1段分の遅延時間のみで確かに1nsレベル
の高分解能を実現できるものの、温度や電源電圧の変動
をうけてゲートディレイ時間が変動することが明らかと
なった。即ち、温度,電源電圧の変動によりわずかなが
らその分解能が変動してしまうことになる。
However, as a result of repeated experimental consideration by the present inventors, according to this, it is possible to realize a high resolution of 1 ns level with only a delay time of one stage of gate delay. However, it became clear that the gate delay time fluctuates due to fluctuations in temperature and power supply voltage. That is, the resolution slightly changes due to changes in temperature and power supply voltage.

【0007】本発明はこの問題に鑑みてなされたもので
あり、その目的は、検出精度(分解能)が変動したとし
ても、安定してパルス位相差等微小時間を高速,高精度
に数値化できる時間A/D変換回路を提供するものであ
る。
The present invention has been made in view of this problem, and an object thereof is to stably quantify a minute time such as a pulse phase difference with high speed and high accuracy even if the detection accuracy (resolution) changes. A time A / D conversion circuit is provided.

【0008】[0008]

【発明の概要】上記目的を実現する本発明の概略的構成
は、特願平2−15865号等にて提案される遅延素子
を用いたパルス位相差符号化手段(M1,M2)を用
い、温度や電源電圧の変動によるゲートディレイ時間の
変動を補正するために、温度や電源電圧の変動に影響さ
れない安定な基準パルスPC と測定すべき信号パルスP
B の時間の相対比較(割合比較)を行うことを特徴とし
ている。ここで、基準パルスPC は一例として水晶発振
器からの発振パルスを使用することができる。
SUMMARY OF THE INVENTION A schematic configuration of the present invention which achieves the above object uses pulse phase difference encoding means (M1, M2) using a delay element proposed in Japanese Patent Application No. 2-15865. A stable reference pulse P C that is not affected by fluctuations in temperature and power supply voltage and a signal pulse P to be measured in order to correct fluctuations in gate delay time due to fluctuations in temperature and power supply voltage.
It is characterized by performing relative comparison (ratio comparison) of B times. Here, as the reference pulse P C, for example, an oscillation pulse from a crystal oscillator can be used.

【0009】図1に示す本発明の基本的な回路構成を、
図2に示すタイミングで入力される3つの信号パルスP
A ,PB ,PC に基づいて説明する。第1のパルス位相
差符号化手段M1は、入力パルスPA ,PB の時間差T
ABに対応するデジタル値DABを出力し、第2のパルス位
相差符号化手段M2は同様に入力パルスPA ,PC の時
間差TACに対応するデジタル値DACを出力する。ここ
で、PA とPB の時間差TABを精度良く測定するため、
パルス位相差符号化手段のゲートディレイ1段分の遅延
時間を精度良く補正する必要がある。そのため、演算手
段M3では次に示す補正演算を行うことになる。ここ
で、パルスPC は安定して発振を行う例えば水晶発振器
のクロックにより発生されたものであり、パルスPA
C との時間差TACは常に正確な値とみなすことができ
る。
The basic circuit configuration of the present invention shown in FIG.
Three signal pulses P input at the timing shown in FIG.
A description will be given based on A , P B , and P C. The first pulse phase difference encoding means M1 detects the time difference T between the input pulses P A and P B.
The digital value D AB corresponding to AB is output, and the second pulse phase difference encoding means M2 similarly outputs the digital value D AC corresponding to the time difference T AC between the input pulses P A and P C. Here, in order to accurately measure the time difference T AB between P A and P B ,
It is necessary to accurately correct the delay time of one stage of gate delay of the pulse phase difference encoding means. Therefore, the calculation means M3 performs the following correction calculation. Here, the pulse P C is generated by a clock of, for example, a crystal oscillator that stably oscillates, and the time difference T AC between the pulses P A and P C can always be regarded as an accurate value.

【0010】第2のパルス位相差符号化手段M2でのゲ
ートディレイ1段当たりの遅延時間TG
The delay time T G per one stage of the gate delay in the second pulse phase difference encoding means M2 is

【0011】[0011]

【数1】TG =TAC/DAC となる。また、被測定時間であるパルスPA ,PB の時
間差TABは、第1のパルス位相差符号化手段M1が上述
のM1と同一のものであるため、同じ遅延時間TG を用
いて次のようにあらわすことができる。
## EQU1 ## T G = T AC / D AC . Further, the time difference T AB between the pulses P A and P B , which is the time to be measured, is the same as that of the above-mentioned M1 in the first pulse phase difference encoding means M1, so that the same delay time T G is used for the following. Can be represented as.

【0012】[0012]

【数2】TAB=DAB/TG 即ち、数1より、(2) T AB = D AB / T G

【0013】[0013]

【数3】TAB=(DAB/DAC)・TAC となり、演算手段M3では数3に基づいて、M1,M2
各々からのデジタル出力を比較(除算)することによ
り、TABを例えば水晶発振器の精度にて検出できること
になる。
## EQU3 ## T AB = (D AB / D AC ) T AC , and the calculation means M3 calculates M1 and M2 based on the formula 3.
By comparing (dividing) the digital outputs from each, T AB can be detected with the accuracy of, for example, a crystal oscillator.

【0014】即ち、図2に示すタイミングチャートにお
いて、パルスPA に対して位相差をもって入力される信
号パルスPB の入力タイミングを基準パルスPC の入力
タイミングに対する相対的な比率としてとらえるように
し、例えばパルスPA ,PC 間の時間差TACを基準時間
として1000ns一定とした場合、パルスPB の入力
タイミングがPA に対し500ns後である場合(PB1
入力時)はパルスPC に対して50%であるとして検出
し、また、350nsの場合(PB2入力時)には35%
として検出することになる。
That is, in the timing chart shown in FIG. 2, the input timing of the signal pulse P B input with a phase difference with respect to the pulse P A is taken as a relative ratio to the input timing of the reference pulse P C , For example, when the time difference T AC between the pulses P A and P C is fixed as 1000 ns as a reference time and the input timing of the pulse P B is 500 ns after P A (P B1
(At input) is detected as being 50% of the pulse P C , and 35% at 350 ns (when P B2 is input).
Will be detected as.

【0015】次に、本構成によってゲートディレイ1段
当たりの遅延時間が温度あるいは電源電圧変動によって
変動した場合に補正できることを具体的数値を用いて説
明する。
Next, it will be explained with reference to specific numerical values that the delay time per one stage of gate delay can be corrected by this configuration when it changes due to temperature or power supply voltage fluctuation.

【0016】変動を受けない場合、ゲートディレイ1段
当たりの遅延時間TG が1nsである場合を想定する
と、TAC=1000nsの場合、第2のパルス位相差符
号化手段M2のデジタル出力DACは数1より1000に
相当するものとなる。この場合パルスPB が入力したこ
とによる第1のパルス位相差符号化手段M1のデジタル
出力DABが500に相当するものであった場合には、測
定されるべきTAB(パルスPA ,PB の時間差)は数3
を用いて、
When there is no fluctuation, assuming that the delay time T G per one stage of gate delay is 1 ns, when T AC = 1000 ns, the digital output D AC of the second pulse phase difference encoding means M2 Is equivalent to 1000 from the number 1. In this case, if the digital output D AB of the first pulse phase difference encoding means M1 due to the input of the pulse P B corresponds to 500, then T AB (pulses P A , P) to be measured Time difference of B ) is number 3
Using,

【0017】[0017]

【数4】 TAB=(500/1000)×1000ns=500ns として確定される。ここで、パルスPA ,PB ,PC
入力タイミングは不変としてゲートディレイ1段あたり
の遅延時間TG が変動をうけてTG ´=1.25nsと
なったと想定すると、数1より第2のパルス位相差符号
化手段M2のデジタル出力DACは800に相当するもの
となる。一方、第1のパルス位相差符号化手段M1のデ
ジタル出力DABは400に相当するものとなる。従っ
て、測定されるべきパルス時間差TABは数3を用いて、
Equation 4] T AB = (500/1000) is determined as × 1000 ns = 500 ns. Here, assuming that the input timings of the pulses P A , P B , and P C are unchanged and the delay time T G per one stage of the gate delay is fluctuated, T G ′ = 1.25 ns. the digital output D AC two pulse phase difference encoding means M2 becomes equivalent to 800. On the other hand, the digital output D AB of the first pulse phase difference encoding means M1 becomes equivalent to 400. Therefore, the pulse time difference T AB to be measured is given by

【0018】[0018]

【数5】 TAB=(400/800)×1000ns=500ns と確定され、数4,5より遅延素子の遅延時間が変動し
ても補正により、常に正確な検出を行うことができるこ
とがわかる。
## EQU00005 ## It is determined that T.sub.AB = (400/800) .times.1000 ns = 500 ns, and it can be understood from Equations 4 and 5 that correct correction can always be performed even if the delay time of the delay element changes.

【0019】以上のように本発明の時間A/D変換回路
によれば、検出精度(時間分解能)が変動したとしても
常に安定してパルス位相差等微小時間を高速,高精度に
数値化することができる。
As described above, according to the time A / D conversion circuit of the present invention, even if the detection accuracy (time resolution) changes, the minute time such as the pulse phase difference can be digitized with high speed and high accuracy. be able to.

【0020】[0020]

【実施例】以下、本発明を図に示す実施例に基づいて説
明する。図3には、本発明をレーザレーダの光往復時間
測定に実現した場合の時間A/D変換回路100の一実
施例であるブロック回路構成を示す。図3において、時
間A/D変換回路100は入力端子101よりレーザ光
線発射時刻に対応して立上がる入力パルスPA を入力
し,また,入力端子102よりレーザ光線受光時刻に対
応して立上がる入力パルスPB を入力する。また、内蔵
の水晶発振子103を備えている。
The present invention will be described below with reference to the embodiments shown in the drawings. FIG. 3 shows a block circuit configuration which is an embodiment of the time A / D conversion circuit 100 when the present invention is realized for measuring the optical round trip time of a laser radar. In FIG. 3, the time A / D conversion circuit 100 inputs from the input terminal 101 an input pulse P A which rises in response to the laser beam emission time, and also rises from the input terminal 102 in response to the laser beam reception time. Input the input pulse P B. It also has a built-in crystal oscillator 103.

【0021】以下、図4のタイムチャートを参照しつ
つ、本実施例構成を説明する。水晶発振子103は信号
INCKC に示すように、一定の周波数にて安定した発振を
行っている。ここで入力端子101より、レーザ発振に
対応した信号パルスP A が入力されると、制御回路10
4は信号パルスPA に対応したRST 信号をカウンタ10
5に送出する。カウンタ105は、PA のパルス立上が
りに対応して一定時間経過後に立上がる基準パルスPC
を発生するもので、その発生タイミングはRST 信号の立
下がりに応じてINCKC 信号のパルス数のカウントを開始
し所定パルスだけカウントすることにより設定される。
なお、水晶振動子103の発振パルスでなく、例えばマ
イコンのクロックのように外部の安定クロック信号EXCK
Cを外部クロック入力端子107より入力しても同様の
基準パルスPC を発生し得るものである。
Hereinafter, referring to the time chart of FIG.
First, the configuration of this embodiment will be described. Crystal oscillator 103 is a signal
As shown in INCKC, stable oscillation at a constant frequency
Is going. Here, from the input terminal 101, laser oscillation
Corresponding signal pulse P AIs input, the control circuit 10
4 is a signal pulse PAThe RST signal corresponding to the counter 10
Send to 5. The counter 105 is PAThe rising edge of
A reference pulse P that rises after a certain period of timeC
Is generated, and the timing of occurrence is the rising edge of the RST signal.
Starts counting the number of pulses of the INCKC signal in response to falling
Then, it is set by counting only a predetermined pulse.
Note that instead of the oscillation pulse of the crystal unit 103, for example,
External stable clock signal EXCK like icon clock
Even if C is input from the external clock input terminal 107, the same
Reference pulse PCCan occur.

【0022】ここでパルス符号化回路108a,108
bは、例えば図5に示す回路構成となっており、入力パ
ルスPA に対して遅れて入力されるパルスPB (あるい
はP C )のその時間差を符号化してデジタル値DAB(あ
るいはDAC)として出力するものである。
Here, the pulse encoding circuits 108a and 108a
b has, for example, the circuit configuration shown in FIG.
Ruth PAPulse P that is input afterB(Okay
Is P C) Is encoded and the digital value D is encoded.AB(Ah
Ruiha DAC) Is output.

【0023】図5に示すパルス位相差符号化回路の概略
構成を説明すると、この回路は、主に多数の信号遅延回
路(以下ゲートディレイともいう)を持ったリング遅延
パルス発生回路1,カウンター2,パルスセレクター
3,エンコーダー4の各ブロックから構成されるもの
で、端子6に入力パルスの1つPA が与えられると、リ
ング遅延パルス発生回路1の途中から、そのパルスPA
が通過したゲートディレイの段数によって遅延時間が決
まるところの複数の遅延パルスが出力され、パルスセレ
クター3に入力される。一方、パルスセレクター3では
端子8からパルスP A より遅れて別のパルスPB (ある
いはPC )が入力され,このパルスPB (あるいは
C )が入力されると、パルスPA が達している段のリ
ング遅延パルス回路1からの入力だけをパルスセレクタ
ー3が選択し、この選択された入力に対応する信号をエ
ンコーダー4に入力する。すると,そのエンコーダー入
力に対応する2進数デジタル信号がエンコーダー4の出
力9より出力される。また、リング遅延パルス発生回路
1のゲートディレイの最終端5がOR回路1aに戻るよ
うに接続され、その結果、ゲートディレイがリング状に
つながっているため、全ゲートディレイ分の遅延時間を
伴って、繰り返しパルスPA がリング遅延パルス発生回
路1の左端に戻り、最終端5の出力によりカウンター2
はパルスPA がゲートディレイを何周したかをエンコー
ダー4の出力9の上述ビットとして出力10より出力
し、これら出力9,10により、パルスPA ,PB (あ
るいはPC )の時間差がデジタル値DAB(あるいは
AC)として出力される。なお、図5においてNAND入力
7を0にすることにより、リング遅延パルス発生回路1
のリセットが行われる。
Schematic of the pulse phase difference encoding circuit shown in FIG.
Explaining the configuration, this circuit mainly uses a large number of signal delay circuits.
Ring delay with a path (hereinafter also referred to as gate delay)
Pulse generation circuit 1, counter 2, pulse selector
3, consisting of each block of encoder 4
Then, one of the input pulses P at terminal 6AIs given,
Pulse P from the middle of the delay pulse generation circuit 1A
Delay time depends on the number of stages of gate delay that the
Multiple delayed pulses in the whole area are output and the pulse selection
It is input to the actor 3. On the other hand, in the pulse selector 3
Pulse P from terminal 8 AAnother pulse P laterB(is there
I'm PC) Is input and this pulse PB(Or
PC) Is input, pulse PAThe stage that has reached
Input pulse from the delaying pulse circuit 1
-3 selects the signal corresponding to this selected input.
Input to the encoder 4. Then enter the encoder
The binary digital signal corresponding to the force is output from encoder 4.
Output from force 9. Also, ring delay pulse generator
The final end 5 of the gate delay 1 returns to the OR circuit 1a.
So that the gate delay becomes ring-shaped.
Since it is connected, the delay time for all gate delays
Along with this, the repetitive pulse PAIs the ring delay pulse generation time
Return to the left end of the road 1, and the output of the last end 5 causes the counter 2
Is the pulse PAHow many times the gate delay has taken
Output from output 10 as the above bit of output 9
Then, with these outputs 9 and 10, the pulse PA, PB(Ah
Ruiha PC) Time difference is digital value DAB(Or
DAC) Is output. In addition, in FIG. 5, NAND input
By setting 7 to 0, the ring delay pulse generation circuit 1
Is reset.

【0024】即ち、図3において、レーザ光線反射波受
信のタイミングを示すパルスPB が、発振(PA の入力
タイミング)より遅れて入力端子102より入力される
と、パルス位相差符号化回路108aは上述したように
してその入力時間差TABをそのゲートディレイによる分
解能によってデジタル変換し、デジタル値DABとして出
力する。ここで、この1回分のA/D変動動作による出
力タイミングは、次の入力パルスPB の入力までの期間
が設定されるものである。
That is, in FIG. 3, when the pulse P B indicating the reception timing of the laser beam reflected wave is input from the input terminal 102 after the oscillation (the input timing of P A ), the pulse phase difference encoding circuit 108a. As described above, the input time difference T AB is digitally converted by the resolution by the gate delay and is output as a digital value D AB . Here, the output timing by this one A / D fluctuation operation is such that the period until the input of the next input pulse P B is set.

【0025】また、もう一方のパルス位相差符号化回路
108bにおいても、上述のタイミングで立上がる基準
パルスPC を入力し、そのPA 入力からPC 入力までの
入力時間差TACをそのゲートディレイによる分解能によ
ってデジタル変換し、デジタル値DACとして出力するも
のである。なお、ここで108a,108bは同構成,
同一チップ上に形成されるものであり、そのゲートディ
レイによる遅延時間は温度,電源電圧の変動をうけて同
じように変動するものである。
Also in the other pulse phase difference encoding circuit 108b, the reference pulse P C rising at the above-mentioned timing is input, and the input time difference T AC from the P A input to the P C input is calculated by the gate delay. It is digitally converted by the resolution according to and output as a digital value D AC . Here, 108a and 108b have the same structure,
They are formed on the same chip, and the delay time due to the gate delay changes in the same manner due to changes in temperature and power supply voltage.

【0026】回路108a,108bはそのデジタル出
力DAB,DACを演算回路109へ送出する。演算回路1
09では、レーザの発振から受信までに相当する時間差
ABを、回路108bから送出される出力DACに対する
相対比率として、水晶発振子103により常に安定した
パルス信号に基づいて設定される正確な値TACによって
補正するように、上述の数3に示す演算処理に基づき、
回路108a,108b各々からのデジタル出力値
AB,DACを比較(除算)し、安定したTABに相当する
O を出力するものである。なお、DOはレーザ光線の
往復時間を示し、被測定距離に相当する。
The circuits 108a and 108b send their digital outputs D AB and D AC to the arithmetic circuit 109. Arithmetic circuit 1
In 09, the time difference T AB corresponding to to the reception from the oscillation of the laser, as a relative ratio to output D AC sent from the circuit 108b, the exact value which is set based on the pulse signal always stably by a crystal oscillator 103 Based on the arithmetic processing shown in the above-mentioned Equation 3 so as to be corrected by T AC ,
The digital output values D AB and D AC from the circuits 108a and 108b are compared (divided) and D O corresponding to stable T AB is output. D O indicates the round-trip time of the laser beam and corresponds to the measured distance.

【0027】ここで、上述のように、回路108a,1
08bのゲートディレイによる遅延時間は同様に変動す
るものであるため、例え遅延時間(即ち時間分解能)が
変動したとしても演算回路109による演算により、常
に安定した出力値DO を得るものである。即ち、時間分
解能が1nsから仮に1.25nsに変動しても、例え
ば500nsを測定した場合、その測定精度が500n
s±0.5nsから500ns±0.625nsになる
のみであり、安定した測定が常に実現できる。
Here, as described above, the circuits 108a, 1a
Since the delay time due to the gate delay of 08b similarly changes, even if the delay time (that is, time resolution) changes, the operation circuit 109 always obtains a stable output value D O. That is, even if the time resolution fluctuates from 1 ns to 1.25 ns, if 500 ns is measured, the measurement accuracy is 500 n.
Only from s ± 0.5 ns to 500 ns ± 0.625 ns, stable measurement can always be realized.

【0028】以上のように、本実施例では、レーザ往復
の微小時間をゲートディレイ1段当たりできまる時間分
解能にて高速,高精度で数値化しており,レーザレーダ
の距離測定周期のみならず距離分解能をも短縮すること
ができる。また,水晶発振子の安定度でデジタル演算に
より精度を補正することができ、補正のための調整が不
要となる。さらに、高温によりゲート遅延時間が増大し
て検出精度が低下しても、許容される範囲内であれば、
デジタル回路が動作する高温(200℃以上)でも正常
動作が可能であり、従来のアナログ回路の動作温度範囲
をより上まわることができる。
As described above, in the present embodiment, the minute time of the laser round trip is digitized at high speed and with high accuracy by the time resolution that can be obtained for each stage of the gate delay. The resolution can also be shortened. In addition, the accuracy can be corrected by digital calculation based on the stability of the crystal oscillator, and adjustment for correction is unnecessary. Furthermore, even if the gate delay time increases due to high temperature and the detection accuracy decreases, if it is within the allowable range,
Normal operation is possible even at high temperatures (200 ° C. or higher) where digital circuits operate, and the operating temperature range of conventional analog circuits can be exceeded.

【0029】また、上述の実施例に用いた時間A/D変
換回路100はレーザレーダのみならず、他のセンサに
は適宜応用することができる。例えば加速度センサに採
用した例を図6に示す。
Further, the time A / D conversion circuit 100 used in the above embodiment can be applied not only to the laser radar but also to other sensors. For example, an example adopted in an acceleration sensor is shown in FIG.

【0030】図6において、110は加速度検出を行
い、その加速度変化量をデジタル値として出力するよう
に、センシング部と回路部を同一基板上に作り込んだイ
ンテリジェントセンサである。このインテリジェントセ
ンサは例えば特開平3−49267号公報にて提案され
ている製造方法にて形成することができる。また、12
0は加速度をうけて重り130が変位することで歪みを
発生する薄肉状の梁であり、梁120にはその歪みに応
じて抵抗値が変化するピエゾ抵抗効果素子140が形成
されている。
In FIG. 6, reference numeral 110 denotes an intelligent sensor in which a sensing unit and a circuit unit are formed on the same substrate so as to detect acceleration and output the amount of change in acceleration as a digital value. This intelligent sensor can be formed, for example, by the manufacturing method proposed in Japanese Patent Laid-Open No. 3-49267. Also, 12
Reference numeral 0 denotes a thin-walled beam that is distorted by the displacement of the weight 130 due to acceleration, and the beam 120 is formed with a piezoresistive effect element 140 whose resistance value changes according to the strain.

【0031】回路側において、150は発振器であり、
ピエゾ抵抗効果素子140の抵抗変化に応じてその発振
周波数が変化するものである。この発振器150はさら
に波形整形回路を有しており、そのピエゾ抵抗素子14
0の抵抗変化によって決まる発振周波数に等しい周波数
のパルス信号CKG を出力する。160は公知のカウンタ
であり、発振器150から出力されるパルス信号CKGを
計算し、カウント信号C0〜C3を出力する。170はデコ
ーダであり、デコーダ170はカウンタ160の計数値
が所定値(例えば9)に達した時カウンタ160に対し
てリセット信号RST を出力する。また、デコーダ170
は、予め設定されたカウント値、例えば初期値0のとき
に図6(b)に示すパルス信号PA を出力し、カウント
値が9となったときにパルス信号PB を出力するもので
ある。
On the circuit side, 150 is an oscillator,
The oscillation frequency of the piezoresistive effect element 140 changes according to the change in resistance. The oscillator 150 further has a waveform shaping circuit, and the piezoresistive element 14
The pulse signal CKG having a frequency equal to the oscillation frequency determined by the resistance change of 0 is output. Reference numeral 160 is a known counter, which calculates a pulse signal CKG output from the oscillator 150 and outputs count signals C0 to C3. Reference numeral 170 is a decoder, and the decoder 170 outputs a reset signal RST to the counter 160 when the count value of the counter 160 reaches a predetermined value (for example, 9). Also, the decoder 170
6 outputs the pulse signal P A shown in FIG. 6B when the preset count value is 0, for example, and outputs the pulse signal P B when the count value is 9. ..

【0032】ここにおいて、ピエゾ抵抗効果素子140
は変位量(歪み)を受けるとその抵抗値が変化するもの
であり、発振器150はその抵抗値変化小〜大に応じて
その発振周波数が高〜低と変化するものであるから、図
6(b)に示すように、発振器150からのパルス信号
CKG を10カウントして発生されるパルス信号PB はパ
ルス信号PA に対してその立上がり位置が、ピエゾ抵抗
効果素子140の抵抗変化即ち重り130に加わった加
速度変化の大きさに応じて変化するものである。従っ
て、重り130に作用した加速度変化をパルス信号
A ,PB の時間差T ABの変化として検出することがで
きる。なお、この時間差TABはパルス信号PB が発生す
るまでの個々のパルス信号に含まれる発振周波数の変化
分を累積するものであるため、加速度変化に対する検出
感度が向上し、わずかな加速度変化による発振周波数の
変化をも検出することが可能となる。
Here, the piezoresistive effect element 140
Is the one whose resistance value changes when it receives a displacement (strain)
And the oscillator 150 responds to the change in resistance value from small to large.
Since the oscillation frequency changes from high to low,
As shown in FIG. 6 (b), the pulse signal from the oscillator 150
Pulse signal P generated by counting 10 CKGsBIs
Loose signal PAThe rising position is the piezo resistance
The resistance change of the effect element 140, that is, the addition of the weight 130
It changes according to the magnitude of speed change. Obey
The pulse signal to the acceleration change acting on the weight 130.
PA, PBTime difference T ABCan be detected as a change in
Wear. This time difference TABIs the pulse signal PBOccurs
Change in the oscillation frequency contained in each pulse signal until
Minutes are accumulated, so detection of changes in acceleration
The sensitivity is improved and the oscillation frequency
It is also possible to detect changes.

【0033】そして、上述の時間A/D変換回路100
はパルス信号PA ,PB を入力し、加速度変化をあらわ
す時間差TABを数値化し、デジタル信号DO として出力
するものである。
Then, the time A / D conversion circuit 100 described above is used.
Is for inputting the pulse signals P A and P B , digitizing the time difference T AB representing the acceleration change, and outputting it as a digital signal D O.

【0034】ここで時間A/D変換回路100は、上述
したようにパルス信号PA ,PB のみならず、安定した
クロック信号CKC を入力し、それにより自己の時間分解
能の変動を補正するようにしているため、本構造のセン
サは温度,電源電圧変動によらず、常に安定した精度に
て出力値DO を出力することができる。
Here, the time A / D conversion circuit 100 inputs not only the pulse signals P A and P B but also the stable clock signal CKC as described above, and thereby corrects the fluctuation of its own time resolution. Therefore, the sensor of this structure can always output the output value D O with stable accuracy, regardless of temperature and power supply voltage fluctuations.

【0035】なお、図6に示す適用例においては、ピエ
ゾ抵抗素子を利用して抵抗値変化を2つのパルス信号の
時間差として与えるようにした加速度センサを示した
が、加速度変化を例えば容量変化としてとらえるように
した加速度センサに応用することもできる。さらには、
センシング部を適宜変更することにより、例えば磁気セ
ンサ等にも応用可能となるものである。
The application example shown in FIG. 6 shows an acceleration sensor in which a piezoresistive element is used to give a change in resistance as a time difference between two pulse signals. It can also be applied to an acceleration sensor designed to be captured. Moreover,
By appropriately changing the sensing unit, it can be applied to, for example, a magnetic sensor.

【0036】次に本発明の他の実施例である時間A/D
変換回路の概略的なブロック回路構成を図7に示す。上
記一実施例においては、図3に示すように2つのパルス
位相差符号化回路108a,108bを使用するもので
あったが、本実施例においては1つのパルス位相差符号
化回路108にて回路を実現するものである。パルス位
相差符号化回路を1つで構成すべく本実施例においては
パルス位相差符号化回路108に入力するパルス信号P
B ,PC を時分割により付与するようにしている。
Next, another embodiment of the present invention, time A / D
FIG. 7 shows a schematic block circuit configuration of the conversion circuit. In the above-described embodiment, two pulse phase difference encoding circuits 108a and 108b are used as shown in FIG. 3, but in the present embodiment, one pulse phase difference encoding circuit 108 is used. Is realized. In the present embodiment, the pulse signal P to be input to the pulse phase difference encoding circuit 108 is formed so as to configure one pulse phase difference encoding circuit.
B and P C are assigned by time division.

【0037】以下、その回路動作を図8のタイムチャー
トを用いて説明する。図8に示されるパルス波形を有す
るパルス信号PA がパルス位相差符号化回路108に入
力される。また、パルス信号PA のその立下がりに同期
して、その状態が変化するセレクト信号SEL により、パ
ルス位相差符号化回路108に入力されるもう1つのパ
ルス信号PB ,PCの何れか一方が選択される。即ち、
図8において信号SEL がHレベルにあるときはパルス信
号PA に対して検出されるべき任意の位相差をもって入
力されるパルス信号PB が選択され、一方、信号SELが
Lレベルにあるときはパルス信号PA に対して常に安定
した位相差TACをもって入力される基準パルス信号PC
が選択される。そして、パルス位相差符号化回路108
は入力されたパルス信号PA とパルス信号PB (あるい
はPC )の時間差TAB(あるいはTAC)に相当する上述
のデジタル変換をその時間分解能により行い、デジタル
値DAB(あるいはDAC)として出力する。そして、演算
回路109では時分割で入力されてくるこれらデジタル
値DAB,DACに基づいて数3に示す所定の演算を行い、
パルス位相差符号化回路108の時間分解能の変動に起
因してデジタル値DABに含まれる誤差を、その精度が保
証できる時間差TACに基づくデジタル値DACにて補正
し、この補正された時間差TABに相当するデジタル値を
O として出力する。
The circuit operation will be described below with reference to the time chart of FIG. The pulse signal P A having the pulse waveform shown in FIG. 8 is input to the pulse phase difference encoding circuit 108. Further, one of the other pulse signals P B and P C input to the pulse phase difference encoding circuit 108 is selected by the select signal SEL whose state changes in synchronization with the fall of the pulse signal P A. Is selected. That is,
In FIG. 8, when the signal SEL is at the H level, the pulse signal P B input with an arbitrary phase difference to be detected with respect to the pulse signal P A is selected, while when the signal SEL is at the L level, Reference pulse signal P C that is always input with a stable phase difference T AC with respect to pulse signal P A
Is selected. Then, the pulse phase difference encoding circuit 108
Performs the above-mentioned digital conversion corresponding to the time difference T AB (or T AC ) between the input pulse signal P A and the pulse signal P B (or P C ) with its time resolution to obtain a digital value D AB (or D AC ). Output as. Then, the arithmetic circuit 109 performs the predetermined arithmetic operation shown in the equation 3 on the basis of these digital values D AB and D AC input in time division,
The error contained in the digital value D AB due to the fluctuation of the time resolution of the pulse phase difference encoding circuit 108 is corrected by the digital value D AC based on the time difference T AC whose accuracy can be guaranteed, and this corrected time difference The digital value corresponding to T AB is output as D O.

【0038】本実施例構成においても、上記一実施例同
様の効果を得ることができ、また、回路面積も小さくす
ることができるため、各種センサ回路に用いて好適であ
る。
Also in the structure of this embodiment, it is possible to obtain the same effects as in the above-mentioned embodiment and to reduce the circuit area, so that it is suitable for use in various sensor circuits.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の概略的な基本構成を示すブロック図で
ある。
FIG. 1 is a block diagram showing a schematic basic configuration of the present invention.

【図2】本発明の作用を説明するタイムチャートであ
る。
FIG. 2 is a time chart explaining the operation of the present invention.

【図3】本発明一実施例を適用したレーザレーダのブロ
ック回路構成図である。
FIG. 3 is a block circuit configuration diagram of a laser radar to which an embodiment of the present invention is applied.

【図4】一実施例の作動説明に供するタイムチャートで
ある。
FIG. 4 is a time chart used to explain the operation of the embodiment.

【図5】パルス位相差符号化回路の回路構成例を示すブ
ロック図である。
FIG. 5 is a block diagram showing a circuit configuration example of a pulse phase difference encoding circuit.

【図6】図(a)は一実施例を加速度センサに応用した
ブロック図,図(b)は検出原理を説明するタイムチャ
ートである。
FIG. 6A is a block diagram in which one embodiment is applied to an acceleration sensor, and FIG. 6B is a time chart for explaining the detection principle.

【図7】本発明他の実施例を示す概略的なブロック図で
ある。
FIG. 7 is a schematic block diagram showing another embodiment of the present invention.

【図8】他の実施例の作動説明に供するタイムチャート
である。
FIG. 8 is a time chart used for explaining the operation of another embodiment.

【符号の説明】[Explanation of symbols]

M1 第1のパルス位相差符号化手段 M2 第2のパルス位相差符号化手段 M3 演算手段 100 時間A/D変換回路 101 PA 入力端子 102 PB 入力端子 103 水晶発振子 106 DO 出力端子 108,108a,108b パルス位相差符号化回路 109 演算回路M1 first pulse phase difference encoding means M2 second pulse phase difference encoding means M3 calculating means 100 hours A / D converter circuit 101 P A input terminal 102 P B input terminal 103 crystal oscillator 106 D O output 108 , 108a, 108b pulse phase difference encoding circuit 109 arithmetic circuit

Claims (1)

【特許請求の範囲】 【請求項1】 第1のパルス信号を入力して該第1のパ
ルス信号を複数の遅延素子を通過させるとともに、該第
1のパルス信号に対して任意の時間だけ遅延した第2の
パルス信号を入力して、その第2のパルス信号の入力タ
イミングにおける上記第1のパルス信号の上記複数ある
遅延素子の通過位置を特定することにより、上記任意の
時間を上記第1のパルス信号の通過した遅延素子の個数
に基づいて符号化する第1のパルス位相差符号化手段
と、 上記第1のパルス信号を入力して該第1のパルス信号を
上記第1のパルス位相差符号化手段と同構成とされた複
数の遅延素子を通過させるとともに、該第1のパルス信
号に対して一定の時間差をもって入力される基準パルス
信号の入力タイミングにて、該第1のパルス信号の上記
複数ある遅延素子における通過位置を特定し、上記一定
の時間差を上記第1のパルス信号の通過した遅延素子の
個数に基づいて符号化する第2のパルス位相差符号化手
段と、 上記第1のパルス位相差符号化手段によって符号化され
た上記任意の時間を上記第2のパルス位相差符号化手段
によって符号化された上記一定の時間差に対する相対比
率として出力する演算手段とを備えることを特徴とする
時間A/D変換回路。
Claim: What is claimed is: 1. A first pulse signal is input, the first pulse signal is passed through a plurality of delay elements, and the first pulse signal is delayed by an arbitrary time. The second pulse signal is input and the passing positions of the plurality of delay elements of the first pulse signal at the input timing of the second pulse signal are specified, so that the arbitrary time is set to the first time. Pulse-phase-difference encoding means for encoding the pulse signal based on the number of passed delay elements, and inputting the first pulse signal, the first pulse signal being the first pulse position. The first pulse signal is passed through a plurality of delay elements having the same configuration as the phase difference encoding means, and at the input timing of the reference pulse signal input with a constant time difference with respect to the first pulse signal. of The second pulse phase difference encoding means for identifying the passage position in a plurality of delay elements and encoding the constant time difference based on the number of the delay elements through which the first pulse signal has passed; Computing means for outputting the arbitrary time coded by the pulse phase difference coding means as a relative ratio to the constant time difference coded by the second pulse phase difference coding means. And time A / D conversion circuit.
JP3189832A 1991-07-30 1991-07-30 Time A / D conversion circuit Expired - Lifetime JP2757600B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3189832A JP2757600B2 (en) 1991-07-30 1991-07-30 Time A / D conversion circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3189832A JP2757600B2 (en) 1991-07-30 1991-07-30 Time A / D conversion circuit

Publications (2)

Publication Number Publication Date
JPH0537378A true JPH0537378A (en) 1993-02-12
JP2757600B2 JP2757600B2 (en) 1998-05-25

Family

ID=16247961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3189832A Expired - Lifetime JP2757600B2 (en) 1991-07-30 1991-07-30 Time A / D conversion circuit

Country Status (1)

Country Link
JP (1) JP2757600B2 (en)

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995022856A1 (en) * 1994-02-21 1995-08-24 Teratec Corporation A/d convertor
US5525899A (en) * 1993-11-26 1996-06-11 Nippondenso Co., Ltd. Physical quantity change detection device which detects change by detecting a phase difference between two pulses
JPH104353A (en) * 1996-06-17 1998-01-06 Denso Corp A/d converter
US5729722A (en) * 1995-01-27 1998-03-17 Nippondenso Co., Ltd. Semiconductor integrated circuit and communication control apparatus
US5818797A (en) * 1996-08-09 1998-10-06 Denso Corporation Time measuring device
EP0925836A1 (en) 1997-12-25 1999-06-30 Nippon Shokubai Co., Ltd. Method of producing hydrophilic resin
US6218982B1 (en) 1998-10-16 2001-04-17 Denso Corporation Distance measurement apparatus
JP2002214369A (en) * 2001-01-18 2002-07-31 Denso Corp Time measuring device and distance measuring device
US6710685B1 (en) 2001-03-07 2004-03-23 Matthew J. Sciarrino Waveguide interconnection system
US6850178B2 (en) 2001-07-13 2005-02-01 Denso Corporation Analog-to-digital conversion method and device
JP2005201709A (en) * 2004-01-14 2005-07-28 Kawasaki Microelectronics Kk Time measuring circuit
US7528774B2 (en) 2006-07-18 2009-05-05 Samsung Electronics Co., Ltd. Apparatus for measuring azimuth by using phase difference and method of using the same
US7612699B2 (en) 2007-05-17 2009-11-03 Denso Corporation A/D converter circuit and A/D conversion method
US7639169B2 (en) 2007-05-17 2009-12-29 Denso Corporation A/D converter circuit and A/D conversion method
JP2011191127A (en) * 2010-03-12 2011-09-29 Denso Wave Inc Time measurement device and sensor device
JP2012175598A (en) * 2011-02-24 2012-09-10 Fujitsu Ltd Time-to-digital conversion device
JP2013195306A (en) * 2012-03-21 2013-09-30 Honda Motor Co Ltd Ranging system
WO2013175743A1 (en) * 2012-05-21 2013-11-28 パナソニック株式会社 Ultrasonic flowmeter
JP2014003580A (en) * 2012-05-19 2014-01-09 Handotai Rikougaku Kenkyu Center:Kk Td converter and ad converter
JP2015154444A (en) * 2014-02-19 2015-08-24 株式会社メガチップス Time digital converter and calibration method used therefor
JP2017200162A (en) * 2016-04-26 2017-11-02 華邦電子股▲ふん▼有限公司Winbond Electronics Corp. Temporal digital converter of high resolution
CN107870555A (en) * 2016-09-27 2018-04-03 精工爱普生株式会社 Circuit arrangement, physical amount measuring device, electronic equipment and moving body
US11573321B2 (en) 2018-11-19 2023-02-07 Kabushiki Kaisha Toshiba Semiconductor circuitry and distance measuring device

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5525899A (en) * 1993-11-26 1996-06-11 Nippondenso Co., Ltd. Physical quantity change detection device which detects change by detecting a phase difference between two pulses
WO1995022856A1 (en) * 1994-02-21 1995-08-24 Teratec Corporation A/d convertor
US5729722A (en) * 1995-01-27 1998-03-17 Nippondenso Co., Ltd. Semiconductor integrated circuit and communication control apparatus
JPH104353A (en) * 1996-06-17 1998-01-06 Denso Corp A/d converter
US5818797A (en) * 1996-08-09 1998-10-06 Denso Corporation Time measuring device
EP0925836A1 (en) 1997-12-25 1999-06-30 Nippon Shokubai Co., Ltd. Method of producing hydrophilic resin
US6218982B1 (en) 1998-10-16 2001-04-17 Denso Corporation Distance measurement apparatus
JP2002214369A (en) * 2001-01-18 2002-07-31 Denso Corp Time measuring device and distance measuring device
US6710685B1 (en) 2001-03-07 2004-03-23 Matthew J. Sciarrino Waveguide interconnection system
US6850178B2 (en) 2001-07-13 2005-02-01 Denso Corporation Analog-to-digital conversion method and device
DE10231999B4 (en) * 2001-07-13 2015-06-11 Denso Corporation Analog-to-digital conversion method and associated device
JP2005201709A (en) * 2004-01-14 2005-07-28 Kawasaki Microelectronics Kk Time measuring circuit
US7528774B2 (en) 2006-07-18 2009-05-05 Samsung Electronics Co., Ltd. Apparatus for measuring azimuth by using phase difference and method of using the same
US7612699B2 (en) 2007-05-17 2009-11-03 Denso Corporation A/D converter circuit and A/D conversion method
US7639169B2 (en) 2007-05-17 2009-12-29 Denso Corporation A/D converter circuit and A/D conversion method
JP2011191127A (en) * 2010-03-12 2011-09-29 Denso Wave Inc Time measurement device and sensor device
JP2012175598A (en) * 2011-02-24 2012-09-10 Fujitsu Ltd Time-to-digital conversion device
JP2013195306A (en) * 2012-03-21 2013-09-30 Honda Motor Co Ltd Ranging system
JP2014003580A (en) * 2012-05-19 2014-01-09 Handotai Rikougaku Kenkyu Center:Kk Td converter and ad converter
WO2013175743A1 (en) * 2012-05-21 2013-11-28 パナソニック株式会社 Ultrasonic flowmeter
JP2013242217A (en) * 2012-05-21 2013-12-05 Panasonic Corp Ultrasonic flow meter
JP2015154444A (en) * 2014-02-19 2015-08-24 株式会社メガチップス Time digital converter and calibration method used therefor
JP2017200162A (en) * 2016-04-26 2017-11-02 華邦電子股▲ふん▼有限公司Winbond Electronics Corp. Temporal digital converter of high resolution
CN107870555A (en) * 2016-09-27 2018-04-03 精工爱普生株式会社 Circuit arrangement, physical amount measuring device, electronic equipment and moving body
CN107870555B (en) * 2016-09-27 2021-04-23 精工爱普生株式会社 Circuit device, physical quantity measuring device, electronic apparatus, and moving object
US11573321B2 (en) 2018-11-19 2023-02-07 Kabushiki Kaisha Toshiba Semiconductor circuitry and distance measuring device

Also Published As

Publication number Publication date
JP2757600B2 (en) 1998-05-25

Similar Documents

Publication Publication Date Title
JPH0537378A (en) Time a/d conversion circuit
CN111693785B (en) Digital pulse signal width measuring circuit and measuring method
US7391353B2 (en) Analog/digital converter
US20070296396A1 (en) Phase Difference Measurement Circuit
US5907298A (en) Interpolation circuit for encoder
US7330803B2 (en) High resolution time interval measurement apparatus and method
JP5472243B2 (en) AD converter
US5525899A (en) Physical quantity change detection device which detects change by detecting a phase difference between two pulses
JP2659594B2 (en) Physical quantity detector
US9116511B2 (en) Self temperature-compensated high precision event timer using standard time reference frequency and its method
JP3271323B2 (en) Time measurement circuit
JPH0635502A (en) Alarm processor for sampling system sensor
JPS63256881A (en) Transmitter and receiver of acoustic position measuring instrument
JPH01212314A (en) Signal processing circuit of measuring device
JP5509624B2 (en) Signal generator
JPH1028110A (en) Phase difference measuring circuit
SU934199A2 (en) Pulse-width converter
JPH11177427A (en) Signal phase difference detection circuit and method for detecting signal phase difference
RU2099865C1 (en) Method for measuring of time intervals
SU838612A1 (en) Device for determining dynamical characteristics of transducers
JP5417640B2 (en) Signal generator
SU769734A1 (en) Method and device for analogue-digital conversion
JPH05323055A (en) Measuring device of time interval
SU658523A1 (en) Time-interval measuring device
SU386233A1 (en) METHOD OF MEASURING LINEAR DISPLACEMENTS WITH THE HELP OF A DIFFERENTIAL INDUCTIVE

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19980210

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100313

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110313

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 14

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 14