JPH0528796A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPH0528796A JPH0528796A JP3175688A JP17568891A JPH0528796A JP H0528796 A JPH0528796 A JP H0528796A JP 3175688 A JP3175688 A JP 3175688A JP 17568891 A JP17568891 A JP 17568891A JP H0528796 A JPH0528796 A JP H0528796A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- external device
- identification
- information storage
- identification information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
(57)【要約】
【構成】 この発明に係る半導体装置は、製造工程中
に外部装置によって電気的に識別される半導体装置であ
って、識別のための情報を記憶する識別情報記憶部6
と、識別情報記憶部6に記憶されている情報を電気信号
に変換し外部装置に出力するためのセンスアンプ部4と
を備えたことを特徴としている。 【効果】 外観上の記号を備える必要がなく電気的に識
別が可能な半導体装置が得られる効果がある。
に外部装置によって電気的に識別される半導体装置であ
って、識別のための情報を記憶する識別情報記憶部6
と、識別情報記憶部6に記憶されている情報を電気信号
に変換し外部装置に出力するためのセンスアンプ部4と
を備えたことを特徴としている。 【効果】 外観上の記号を備える必要がなく電気的に識
別が可能な半導体装置が得られる効果がある。
Description
【0001】
【産業上の利用分野】この発明は、電気的に識別可能な
半導体装置の回路構成に関するものである。
半導体装置の回路構成に関するものである。
【0002】
【従来の技術】図2は従来の半導体装置の一つであるメ
モリICを示すブロック図である。図2において、1、
2は外部装置(図示しない)から入力されるアドレス信
号等によってメモリセル部(後述する)の特定箇所が選
択される際に、アドレス信号をデコードするXデコーダ
部、Yデコーダ部、3は外部装置から入力されるデータ
を記憶するメモリセル部、4はメモリセル部3に記憶さ
れているデータを電気信号に変換し外部に出力するセン
スアンプ部、5は以上の構成要素1〜4を含むメモリI
Cである。
モリICを示すブロック図である。図2において、1、
2は外部装置(図示しない)から入力されるアドレス信
号等によってメモリセル部(後述する)の特定箇所が選
択される際に、アドレス信号をデコードするXデコーダ
部、Yデコーダ部、3は外部装置から入力されるデータ
を記憶するメモリセル部、4はメモリセル部3に記憶さ
れているデータを電気信号に変換し外部に出力するセン
スアンプ部、5は以上の構成要素1〜4を含むメモリI
Cである。
【0003】次に、図2に示した従来の半導体装置の動
作について説明する。まず、外部装置からアドレス信号
を含む種々の電気信号が入力される。アドレス信号はX
デコーダ1、Yデコーダ2によってデコードされて、メ
モリセル部3の特定箇所が選択される。選択された箇所
に記憶されているデータはセンスアンプ部4によって電
気信号に変換され、外部装置に出力される。
作について説明する。まず、外部装置からアドレス信号
を含む種々の電気信号が入力される。アドレス信号はX
デコーダ1、Yデコーダ2によってデコードされて、メ
モリセル部3の特定箇所が選択される。選択された箇所
に記憶されているデータはセンスアンプ部4によって電
気信号に変換され、外部装置に出力される。
【0004】このようなメモリIC5の製造する工程に
おいて特性変化の追跡調査等を行うために、個々のメモ
リICを特定する必要があるときには、その識別を外観
上の記号を付すことによって行っていた。
おいて特性変化の追跡調査等を行うために、個々のメモ
リICを特定する必要があるときには、その識別を外観
上の記号を付すことによって行っていた。
【0005】
【発明が解決しようとする課題】従来の半導体装置は以
上のように構成されているので、個々の半導体装置を識
別するために外観上の記号を備える必要があるという問
題点があった。この発明は上記のような問題点を解決す
るためになされたもので、外観上の記号を備える必要が
なく電気的に識別が可能な半導体装置を得ることを目的
とする。
上のように構成されているので、個々の半導体装置を識
別するために外観上の記号を備える必要があるという問
題点があった。この発明は上記のような問題点を解決す
るためになされたもので、外観上の記号を備える必要が
なく電気的に識別が可能な半導体装置を得ることを目的
とする。
【0006】
【課題を解決するための手段】この発明に係る半導体装
置は、製造工程中に外部装置によって電気的に識別され
る半導体装置であって、識別のための情報を記憶する識
別情報記憶部と、識別情報記憶部に記憶されている情報
を電気信号に変換し外部装置に出力するためのセンスア
ンプ部とを備えたことを特徴とするものである。
置は、製造工程中に外部装置によって電気的に識別され
る半導体装置であって、識別のための情報を記憶する識
別情報記憶部と、識別情報記憶部に記憶されている情報
を電気信号に変換し外部装置に出力するためのセンスア
ンプ部とを備えたことを特徴とするものである。
【0007】
【作用】この発明においては、識別情報記憶部に半導体
装置毎に異なる識別情報を記憶させることにより、個々
の半導体装置を識別する。
装置毎に異なる識別情報を記憶させることにより、個々
の半導体装置を識別する。
【0008】
実施例1.図1はこの発明の実施例1を示すブロック図
であり、1〜4は前述と同様のものである。5′は半導
体装置の一つであるメモリIC、6は外部装置(図示し
ない)が個々の半導体装置を識別するときに用いられる
識別情報記憶部であり、メモリセル部3とは別に設けら
れている。
であり、1〜4は前述と同様のものである。5′は半導
体装置の一つであるメモリIC、6は外部装置(図示し
ない)が個々の半導体装置を識別するときに用いられる
識別情報記憶部であり、メモリセル部3とは別に設けら
れている。
【0009】次に、図1に示したこの発明の実施例1の
動作について説明する。識別情報記憶部6は、半導体装
置毎に固有の情報を記憶している。この情報はセンスア
ンプ部4によって電気信号に変換され、外部装置に出力
される。外部装置はこの情報を電気的に読み取ることに
より個々の半導体装置を識別する。
動作について説明する。識別情報記憶部6は、半導体装
置毎に固有の情報を記憶している。この情報はセンスア
ンプ部4によって電気信号に変換され、外部装置に出力
される。外部装置はこの情報を電気的に読み取ることに
より個々の半導体装置を識別する。
【0010】実施例2.なお、実施例1では、半導体装
置は特にメモリIC5′であるとしたが、他の半導体装
置であってもよい。
置は特にメモリIC5′であるとしたが、他の半導体装
置であってもよい。
【0011】
【発明の効果】以上のようにこの発明によれば、製造工
程中に外部装置によって電気的に識別される半導体装置
であって、識別のための情報を記憶する識別情報記憶部
と、識別情報記憶部に記憶されている情報を電気信号に
変換し外部装置に出力するためのセンスアンプ部とを備
えたので、外観上の記号を備える必要がなく電気的に識
別が可能な半導体装置が得られる効果がある。
程中に外部装置によって電気的に識別される半導体装置
であって、識別のための情報を記憶する識別情報記憶部
と、識別情報記憶部に記憶されている情報を電気信号に
変換し外部装置に出力するためのセンスアンプ部とを備
えたので、外観上の記号を備える必要がなく電気的に識
別が可能な半導体装置が得られる効果がある。
【図1】この発明の実施例1を示すブロック図である。
【図2】従来の半導体装置を示すブロック図である。
4 センスアンプ部 5′ メモリIC 6 識別情報記憶部
Claims (1)
- 【特許請求の範囲】 【請求項1】 製造工程中に外部装置によって電気的に
識別される半導体装置であって、 前記識別のための情報を記憶する識別情報記憶部と、前
記識別情報記憶部に記憶されている情報を電気信号に変
換し前記外部装置に出力するためのセンスアンプ部とを
備えたことを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3175688A JPH0528796A (ja) | 1991-07-17 | 1991-07-17 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3175688A JPH0528796A (ja) | 1991-07-17 | 1991-07-17 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0528796A true JPH0528796A (ja) | 1993-02-05 |
Family
ID=16000504
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3175688A Pending JPH0528796A (ja) | 1991-07-17 | 1991-07-17 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0528796A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5581097A (en) * | 1993-10-13 | 1996-12-03 | Kawasaki Steel Corporation | Method of fabricating semiconductor device using shared contact hole masks and semiconductor device using same |
-
1991
- 1991-07-17 JP JP3175688A patent/JPH0528796A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5581097A (en) * | 1993-10-13 | 1996-12-03 | Kawasaki Steel Corporation | Method of fabricating semiconductor device using shared contact hole masks and semiconductor device using same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910008704A (ko) | 오디오 신호 재생 장치 | |
KR860002148A (ko) | 반도체 집적회로 장치 | |
KR960015921A (ko) | 반도체 장치 및 그 제조 방법과 메모리 코어 칩 및 메모리 주변 회로 칩 | |
EP0384673A3 (en) | Memory devices | |
US5265063A (en) | Semiconductor memory device having a plurality of SRAMs operable in synchronism with a clock permitting simultaneous access to multiple data | |
KR910015999A (ko) | 반도체 메모리장치 | |
KR970071302A (ko) | 프로세서로부터의 프로그램가능한 판독/기록 억세스 신호 및 이 신호의 형성 방법 | |
KR910008730A (ko) | 반도체 기억장치 | |
JPH0528796A (ja) | 半導体装置 | |
US6625067B2 (en) | Semiconductor memory device for variably controlling drivability | |
TW353175B (en) | Decoding method of synchronous semiconductor memory device and decoding circuit thereof | |
KR920001534A (ko) | 반도체기억장치 | |
JP2710486B2 (ja) | 集積回路 | |
KR900010778A (ko) | 반도체 메모리장치 | |
JPH064480Y2 (ja) | 半導体記憶装置 | |
JP3384213B2 (ja) | メモリアクセス装置 | |
JPH0896512A (ja) | Cdプレーヤ | |
JP2541351B2 (ja) | 半導体試験装置 | |
JPH0498699A (ja) | 半導体記憶装置 | |
JPH01133646U (ja) | ||
JPH04232700A (ja) | 半導体記憶装置 | |
JPH05325582A (ja) | P−rom内蔵型半導体装置のデータ入出力方法 | |
KR910010507A (ko) | 반도체 장치 | |
TW326529B (en) | Memory device and its control method | |
JPH04276395A (ja) | ランダムアクセスメモリ |