JPH05284127A - データ伝送方式 - Google Patents

データ伝送方式

Info

Publication number
JPH05284127A
JPH05284127A JP4110876A JP11087692A JPH05284127A JP H05284127 A JPH05284127 A JP H05284127A JP 4110876 A JP4110876 A JP 4110876A JP 11087692 A JP11087692 A JP 11087692A JP H05284127 A JPH05284127 A JP H05284127A
Authority
JP
Japan
Prior art keywords
signal
data
transmission
serial
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4110876A
Other languages
English (en)
Inventor
Naoki Fukaya
直毅 深谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to JP4110876A priority Critical patent/JPH05284127A/ja
Publication of JPH05284127A publication Critical patent/JPH05284127A/ja
Withdrawn legal-status Critical Current

Links

Abstract

(57)【要約】 (修正有) 【目的】 多チャンネルのデータを効率的に時分割伝送
する。 【構成】 送信側Tにおいて、各々がフレーム同期信号
を含む複数のチャンネルのデータ信号Xをパラレル/シ
リアル変換器2により重畳して伝送信号Yを発生し、受
信側Rにおいて、シリアル/パラレル変換器4により伝
送信号Yを分離して各チャンネルのデータ信号Pを再生
する方式のデータ伝送方式において、送信側Tにおいて
各チャンネルのデータ信号Xのフレーム位相を互いにず
らして重畳し、受信側Rにおいて、所望のチャンネルの
データ信号が所定の出力ポート6−1〜6−nに出力さ
れるように、分離されたデータ信号Pから抽出したフレ
ーム位相情報に基づいてシリアル/パラレル変換器4の
タイミングを調整する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、データ伝送方式に関す
る。より詳細には、本発明は、複数チャンネルのディジ
タル信号を時分割多重化して伝送するための新規なデー
タ伝送方式と、このデータ伝送方式を実施するためのデ
ータ伝送システムの新規な構成に関する。
【0002】
【従来の技術】図2は、フレーム同期信号を含む複数の
チャンネルのデータ信号を重畳して伝送する際に使用す
ることができるデータ伝送システムの、ひとつの典型的
な構成を示す図である。
【0003】同図に示すように、このシステムにおい
て、送信器Tは、n本の入力ポート1−1〜1−nとパ
ラレル/シリアル変換器2とを含んで構成されている。
一方、この送信器Tと伝送路3を介して接続された受信
器R−1は、伝送路3からの伝送信号を受けるシリアル
/パラレル変換器4と、シリアル/パラレル変換器4の
出力を各々受けるn個のフーレム同期部5−1〜5−n
と、フレーム同期部5−1〜5−nに接続されたn本の
出力ポート6−1〜6−nとを備えている。さらに、受
信器R−1は、各フレーム同期部5−1〜5−nの出力
信号を受け、この出力信号から抽出したチャンネル情報
に基づいてシリアル/パラレル変換器4のタイミングを
制御する制御信号を発生するチャンネル番号識別部7を
備えている。
【0004】以上のように構成されたデータ伝送システ
ムにおいて、送信器Tの各入力ポート1−1〜1−nに
は、それぞれがチャンネル番号信号とフレーム同期信号
とをフレーム毎に含む1〜nまでのチャンネルのn本の
データ信号Aが入力される。これらのデータ信号Aは、
パラレル/シリアル変換器2において重畳され、1本の
伝送信号Bとして伝送路3に送出される。
【0005】一方、受信器R−1のシリアル/パラレル
変換器4は、受信した伝送信号Bをn本のパラレル信号
に分離して、各々をフレーム同期部5−1〜5−nに送
出する。各フレーム同期部5−1〜5−nは、それぞれ
に入力された信号からフレーム同期信号を抽出して同期
をとった上で各出力ポート6−1〜6−nにデータ信号
CまたはDとして出力する。また、チャンネル番号識別
部7は、フレーム同期部5−1〜5−nの出力信号から
チャンネル番号信号を抽出し、所定の出力ポートに所望
のチャンネルのデータ信号が出力されていない場合、即
ち、図中にデータ信号Dとして示すような場合は、制御
信号を発生してシリアル/パラレル変換器4のタイミン
グを調整するように構成されている。
【0006】
【発明が解決しようとする課題】上述のような従来のデ
ータ伝送方式においては、送信するデータ信号のフレー
ム毎にチャンネル番号信号を挿入しなければならないの
で、実効的なデータ伝送量が低下するという問題があ
る。
【0007】一方、上述のような問題を避けるために、
伝送信号をnチャンネルのマルチフレーム構成とするこ
とも提案されているが、この場合は伝送信号にマルチフ
レーム同期信号を付加しなければならないので、伝送信
号の実効的な信号伝送速度が上昇してしまう。
【0008】そこで、本発明は、上記従来技術の問題点
を解決し、複数チャンネルのデータ信号を重畳して、伝
送信号の伝送速度に影響を与えることなく伝送し、且
つ、伝送されたデータ信号を、正確に分離/再生するこ
とができる新規なデータ伝送方式を提供することをその
目的としている。
【0009】
【課題を解決するための手段】即ち、本発明に従うと、
送信側において、パラレル/シリアル変換器により、各
々がフレーム同期信号を含む複数のチャンネルのデータ
信号を重畳して伝送信号を発生し、受信側において、シ
リアル/パラレル変換器により、該伝送信号を分離して
各チャンネルのデータ信号を再生する方式のデータ伝送
方式において、該送信側において各チャンネルのデータ
信号のフレーム位相を互いにずらして重畳し、該受信側
において、該分離されたデータ信号から抽出したフレー
ム位相情報に基づいてチャンネル情報を検知し、所定の
チャンネルが所望の出力ポートから出力されるように該
シリアル/パラレル変換器のタイミングを調整すること
を特徴とするデータ伝送方式が提供される。
【0010】また、上記本発明に係るデータ伝送方式を
実施するためのシステムとして、本発明により、各々が
フレーム信号を含むデータ信号を受ける複数の入力ポー
トと、該入力ポートを介して入力されるデータ信号を互
いに異なるフレーム位相で重畳して伝送信号を発生する
パラレル/シリアル変換器とを備えた送信器と、該送信
器から送出された伝送信号を伝播する伝送路と、該伝送
路から受けた伝送信号を各データ信号毎に分離するシリ
アル/パラレル変換器と、該分離されたデータ信号を各
々フレーム同期させ、且つ、フレーム位相情報を抽出す
る複数のフレーム同期部と、該フレーム同期部の出力を
外部へ導く複数の出力ポートと、該フレーム位相情報に
基づいてチャンネル情報を検知し、所定のチャンネルが
所望の出力ポートから出力されるように該シリアル/パ
ラレル変換器のタイミングを制御する制御信号を発生す
るフレーム位相判定部とを備えた受信器とを含むデータ
伝送システムが提供される。
【0011】
【作用】本発明に従うデータ伝送方式は、受信側で、フ
レーム位相情報によりチャンネルの識別を行う点にその
主要な特徴がある。
【0012】即ち、従来のデータ伝送方式においては、
重畳されたデータ信号のチャンネル番号を識別するため
には、各データ信号にチャンネル番号信号を付加する
か、あるいは、伝送信号にマルチフレーム同期信号を付
加して伝送信号をマルチフレーム構成とする必要があっ
た。しかし、これらの方式では、何らかの補助的な信号
が伝送信号に含まれるので、実効的なデータの伝送量が
低下したり、逆に、伝送信号の伝送速度が上昇したりす
ることが避けられなかった。
【0013】これに対して、本発明に係るデータ伝送方
式では、各データ信号におけるフレーム位相情報自体を
チャンネル識別のために使用するので、データ信号また
は伝送信号に補助的な信号を付加する必要がなく、伝送
信号の伝送速度に影響を与えることがない。
【0014】即ち、本発明に係るデータ伝送方式におい
ては、送信器側で複数のチャンネルのデータ信号を重畳
する際に、チャンネル毎に異なるフレーム位相のデータ
信号をパラレル/シリアル変換器により重畳して伝送信
号とする。一方、受信器はフレーム位相判定部を備えて
おり、シリアル/パラレル変換器により伝送信号を分離
した後フレーム位相判定部によりフレーム位相情報を抽
出する。この方式で伝送されるデータ信号では、各チャ
ンネル毎にフレーム位相がずらされているので、フレー
ム位相情報に基づいて伝送信号の分離処理におけるタイ
ミングが合っているかどうかを判定することができる。
【0015】以下、実施例を挙げて本発明をより具体的
に説明するが、以下の開示は本発明の一実施例に過ぎ
ず、本発明の技術的範囲を何ら限定するものではない。
【0016】
【実施例】図1は、本発明に係るデータ伝送方式を実施
することができるデータ伝送システムの構成例を示す図
である。
【0017】同図に示すように、送信器Tは、n本の入
力ポート1−1〜1−nとパラレル/シリアル変換器2
とを含んで構成されている。一方、この送信器Tと伝送
路3を介して接続された受信器R−2は、伝送信号を受
けるシリアル/パラレル変換器4と、シリアル/パラレ
ル変換器4の出力を各々受けるn個のフーレム同期部5
−1〜5−nと、フレーム同期部5−1〜5−nのそれ
ぞれに接続されたn本の出力ポート6−1〜6−nとを
備えている。さらに、受信器R−2は、各フレーム同期
部5−1〜5−nからフレーム位相信号を受け、シリア
ル/パラレル変換器4に対する制御信号を発生するフレ
ーム位相判定部8を備えている。
【0018】以上のように構成されたデータ伝送システ
ムにおいて、送信器Tの各入力ポート1−1〜1−nに
は、それぞれがフレーム同期信号を含む1〜nまでのチ
ャンネルのn本のデータ信号Xが入力される。これらの
データ信号Xは、パラレル/シリアル変換器2において
重畳され、1本の伝送信号Yとして伝送路3に送出され
る。ここで、入力ポート1−1〜1−nに入力される各
チャンネルのデータ信号は互いにフレーム位相が異なっ
ている。このフレーム位相の相互のずれは各チャンネル
毎に予め定められている。
【0019】一方、受信器R−2のシリアル/パラレル
変換器4は、受信した伝送信号Yをn本のパラレル信号
に分離して、各々をフレーム同期部5−1〜5−nに送
出する。各フレーム同期部5−1〜5−nは、それぞれ
に入力された信号からフレーム同期信号を抽出して同期
をとった上で各出力ポート6−1〜6−nにデータ信号
PまたはQとして出力する。また、各フレーム同期部5
−1〜5−nは、それぞれが出力するデータ信号のフレ
ーム位相情報を、フレーム位相信号としてフレーム位相
判定部8に入力する。フレーム位相判定部8は、所定の
出力ポートに所望のチャンネルのデータ信号が出力され
ていない場合、即ち、図中にデータ信号Qとして示すよ
うな場合は、制御信号を発生してシリアル/パラレル変
換器4のタイミングを調整する。
【0020】
【発明の効果】以上説明したように、本発明に係るデー
タ伝送方式は、各データ信号のフレーム位相により、受
信側で伝送信号を分離する際に必要なチャンネル情報を
もたせている。従って、伝送信号に、チャンネル情報信
号やマルチフレーム同期信号等の補助的な信号を付加す
る必要がなく、伝送信号の伝送速度に影響を与えること
なく多重伝送を実現している。このような本発明に係る
データ伝送方式は、多チャンネルのディジタル信号を時
分割多重伝送する際に有利に使用することができる。
【図面の簡単な説明】
【図1】本発明に係るデータ伝送方式を実施することが
できるデータ伝送システムの構成例を示す図である。
【図2】従来のデータ伝送方式を実施するためのデータ
伝送システムのひとつの典型的な構成を示す図である。
【符号の説明】
1−1〜1−n・・・入力ポート、 2・・・パラレル/シリアル変換器、 3・・・伝送路、 4・・・シリアル/パラレル変換器、 5−1〜5−nプレーム同期部、 6−1〜6−n・・・出力ポート、 7・・・チャンネル番号識別部、 8・・・フレーム位相判定部、 A、C、D、X、P、Q・・・データ信号、 B、Y・・・伝送信号

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】送信側において、パラレル/シリアル変換
    器により、各々がフレーム同期信号を含む複数のチャン
    ネルのデータ信号を重畳して伝送信号を発生し、受信側
    において、シリアル/パラレル変換器により、該伝送信
    号を分離して各チャンネルのデータ信号を再生する方式
    のデータ伝送方式において、 該送信側において各チャンネルのデータ信号のフレーム
    位相を互いにずらして重畳し、該受信側において、該分
    離されたデータ信号から抽出したフレーム位相情報に基
    づいてチャンネル情報を検知し、所定のチャンネルが所
    望の出力ポートから出力されるように該シリアル/パラ
    レル変換器のタイミングを調整することを特徴とするデ
    ータ伝送方式。
  2. 【請求項2】請求項1に記載されたデータ伝送方式を実
    施するためのデータ伝送システムであって、 各々がフレーム信号を含むデータ信号を受ける複数の入
    力ポートと、該入力ポートを介して入力されるデータ信
    号を互いに異なるフレーム位相で重畳して伝送信号を発
    生するパラレル/シリアル変換器とを備えた送信器と、 該送信器から送出された伝送信号を伝播する伝送路と、 該伝送路から受けた伝送信号を各データ信号毎に分離す
    るシリアル/パラレル変換器と、該分離されたデータ信
    号を各々フレーム同期させ、且つ、フレーム位相情報を
    抽出する複数のフレーム同期部と、該フレーム同期部の
    出力を外部へ導く複数の出力ポートと、該フレーム位相
    情報に基づいてチャンネル情報を検知し、所定のチャン
    ネルが所望の出力ポートから出力されるように該シリア
    ル/パラレル変換器のタイミングを制御する制御信号を
    発生するフレーム位相判定部とを備えた受信器とを含む
    データ伝送システム。
JP4110876A 1992-04-03 1992-04-03 データ伝送方式 Withdrawn JPH05284127A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4110876A JPH05284127A (ja) 1992-04-03 1992-04-03 データ伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4110876A JPH05284127A (ja) 1992-04-03 1992-04-03 データ伝送方式

Publications (1)

Publication Number Publication Date
JPH05284127A true JPH05284127A (ja) 1993-10-29

Family

ID=14546943

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4110876A Withdrawn JPH05284127A (ja) 1992-04-03 1992-04-03 データ伝送方式

Country Status (1)

Country Link
JP (1) JPH05284127A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6477184B1 (en) 1997-05-20 2002-11-05 Nec Corporation Time-division multiplexing transmission system
US7095758B2 (en) 2000-06-16 2006-08-22 Nippon Telegraph And Telephone Corporation Multiplexing and transmission apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6477184B1 (en) 1997-05-20 2002-11-05 Nec Corporation Time-division multiplexing transmission system
US7095758B2 (en) 2000-06-16 2006-08-22 Nippon Telegraph And Telephone Corporation Multiplexing and transmission apparatus

Similar Documents

Publication Publication Date Title
US4984238A (en) Method and apparatus for frame synchronization
JPS61135243A (ja) 多重伝送方法
JPH01157138A (ja) フレーム同期方式
JPS6124338A (ja) 多方向多重通信方式
JPH05167551A (ja) 同期通信システムにおけるポインターの付け替え方式
GB1488939A (en) Framing in data handling apparatus
EP0114702B1 (en) Higher-order multiplex digital communication system with identification patterns specific to lower-order multiplex signals
JPH05284127A (ja) データ伝送方式
US4602367A (en) Method and apparatus for framing and demultiplexing multiplexed digital data
US5228037A (en) Line interface for high-speed line
US7095817B2 (en) Method and apparatus for compensating for timing variances in digital data transmission channels
JPH04825A (ja) 超高速分離回路方式
JPH06120925A (ja) 時分割多重分離装置
JP2937783B2 (ja) スタッフ同期方式
JPH09130351A (ja) アナログ時分割多重伝送装置
JPH02253735A (ja) 多重伝送システム
JPH0117627B2 (ja)
JP2697232B2 (ja) 時分割多重化装置
JPH0766798A (ja) 副情報信号回路
JP2531078B2 (ja) 無線伝送方式
JPH0418828A (ja) 超高速分離回路方式
JPH1022966A (ja) 局間伝送方式
JPH08307404A (ja) フレーム同期方法及びフレーム同期装置
JPS63146532A (ja) 伝送路誤り監視装置
JPH0710059B2 (ja) デイジタル多重化装置

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19990608