JPH0525432B2 - - Google Patents

Info

Publication number
JPH0525432B2
JPH0525432B2 JP60291609A JP29160985A JPH0525432B2 JP H0525432 B2 JPH0525432 B2 JP H0525432B2 JP 60291609 A JP60291609 A JP 60291609A JP 29160985 A JP29160985 A JP 29160985A JP H0525432 B2 JPH0525432 B2 JP H0525432B2
Authority
JP
Japan
Prior art keywords
screen
circuit
line number
line
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60291609A
Other languages
English (en)
Other versions
JPS62150982A (ja
Inventor
Kyoshi Imai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP29160985A priority Critical patent/JPS62150982A/ja
Publication of JPS62150982A publication Critical patent/JPS62150982A/ja
Publication of JPH0525432B2 publication Critical patent/JPH0525432B2/ja
Granted legal-status Critical Current

Links

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ある映像画面の一部に他の映像画面
を挿入することができる2画面テレビ受像機に関
する。
従来の技術 近年、メモリのコストの低下に伴ない、テレビ
受像機に2画面の機能を付加することが容易にな
つてきた。(テレビジヨン学会技術報告「モニタ
ー・イン・テレビ」TEBS99−2 S.59.9.20.参
照) 以下、図面を参照しながら、上述した従来の2
画面テレビ受像機の一例について説明する。ま
ず、第2図は2画面テレビ受像機の概念図であ
り、201が親画面、202が子画面である。第
3図は従来の2画面テレビ受像機のブロツク図を
示すものである。第3図において101は親画面
用複合映像信号の入力端子、102は子画面用複
合映像信号の入力端子、103は親映像信号処理
回路、104は子映像信号処理回路、105は親
同期信号処理回路、106は子同期信号処理回
路、107はメモリ、108はメモリ制御回路、
109は信号切換回路、110はCRTである。
以上のように構成された2画面テレビ受像機に
ついて、以下、その動作について説明する。メモ
リ107にて子画面の垂直方向と水平方向の圧縮
を行なう。これらの動作は、メモリ制御回路10
8によりメモリ107の低速書き込み/高速読み
出しおよびアドレス制御により行なう。
こうして、子映像信号処理回路104の出力は
メモリ107で寸法が縮小された画面の映像信号
となり、親映像信号処理回路103の出力に嵌め
込むように信号切換回路109で切換合成され、
CRT110に供給されて第2図のような2画面
が映出される。
発明が解決しようとする問題点 しかしながら、上記のような構成では、子画面
の圧縮比が常に固定であつたため多方式対応のテ
レビ受像機等で親画面と子画面の放送方式が異な
つて、両者の垂直方向のライン数が異なる場合に
は、子画面の映像が垂直方向に歪んでしまうとい
う問題点があつた。
本発明は、上記問題点に鑑み、親画面と子画面
の映像信号が異なる放送方式の場合でも正規に近
い子画面映像を得ることができる2画面テレビ受
像機を提供するものである。
問題点を解決するための手段 上記問題点を解決するために、本発明の2画面
テレビ受像機は、親画面と子画面の映像信号の放
送方式の関係を検出する回路と、それに応じて子
画面の垂直方向の圧縮比を制御する回路とを備え
たものである。
作 用 本発明は、上記した構成によつて、子画面が親
画面に対して垂直方向に縮小方向に歪むような方
式の場合は元の圧縮比より小さくし、逆に拡大方
向に歪む場合は大きくすることにより、正規に近
い子画面映像を得ることができる。
実施例 以下、本発明の一実施例の2画面テレビ受像機
について、図面を参照しながら説明する。第1図
は本発明の一実施例におけるブロツク図を示すも
のである。第1図において、101〜110は、
前述の第3図中のそれらと同様のものであるの
で、それらの説明は省略する。
また、111は親画面のライン数検出回路、1
12は子画面のライン数検出回路、113はライ
ン数比較回路である。
以上のように構成された2画面テレビ受像機に
ついて、以下説明する。この実施例は、子画面の
大きさを特に縦横共に親画面の3分の1にする場
合の値である。さて、親子画面の1フレームあた
りのライン数L,M(L:親画面1フレームあた
りのライン数、M:子画面1フレームあたりのラ
イン数)を各々のライン数検出回路111,11
2で検出する。これは、各々の同期信号処理回路
105,106の水平同期パルスと垂直同期パル
スとの関係から検出する。これにより、各々の映
像信号が1フレームあたり525ラインか625ライン
かを検出する。
そして、ライン数比較回路113にて両者の比
較をし、メモリ制御回路108を制御することに
より子画面の垂直方向の圧縮比mを制御する。
親映像と子映像とが同一放送方式(L=M)の
ものの場合は、子映像信号処理回路104の出力
を3ラインに1ライン分メモリ107に取り込む
ことで問題ない(圧縮比M=1/3)。
ところが、 (1) 親画面が625ライン方式で子画面が525ライン
方式の場合(L≠M)は、子画面を3ライン当
り1ラインにするように間引いては子画面のラ
イン数が少なくなり過ぎる。すなわち、(525÷
625×3)=2.5であるから2.5ラインに1ライン
の垂直圧縮比にすると丁度良い。そこで、整数
比の方が実現し易いので、圧縮比は近似値とし
て、m×(L÷M)=1/3×(625÷525)≒
2/5とし、メモリ制御装置108で5ライン
から2ラインを間引いてメモリ107に書き込
むようにするとよい。
(2) 親画面が525ライン方式で子画面が625ライン
方式の場合(L≠M)は、3分の1の圧縮では
子画面のライン数が多すぎることになる。すな
わち、(625÷525×3)=3.6であるから、3.6ラ
インに1ラインの垂直圧縮比が良く、したがつ
て、圧縮比は近似値として、m×(L÷M)=
1/3×(525÷625)≒1/4とし、メモリ制
御回路108で4ラインから1ラインを間引い
てメモリ107に書き込むようにするとよい。
なお、ここでは、縦横3分の1の圧縮比にする
場合について述べたが、任意の大きさの子画面に
圧縮する場合でも同様の制御が考えられる。
発明の効果 以上のように、本発明によれば、親画面用の映
像信号と子画面用の映像信号との各々の、放送方
式を検出する回路と、その検出結果に応じて子画
面の垂直方向の圧縮比を制御する回路とを備えた
ことにより、垂直方向の歪の小さい子画面を映出
すことのできる2画面テレビ受像機を得ることが
できる。
【図面の簡単な説明】
第1図は本発明の一実施例における2画面テレ
ビ受像機のブロツク図、第2図はその2画面テレ
ビ受像機の画面の正面図、第3図は従来例の2画
面テレビ受像機のブロツク図である。 101……親画面用映像信号の入力端子、10
2……子画面用映像信号の入力端子、107……
メモリ、108……メモリ制御回路、111……
親画面のライン数検出回路、112……子画面の
ライン数検出回路、113……ライン数比較回
路。

Claims (1)

  1. 【特許請求の範囲】 1 ある映像画面の一部に他の映像画面を挿入す
    ることができる2画面テレビ受像機であつて、 親画面用映像信号の1画面当たりのライン数L
    を検出する親画面ライン数検出回路と、 子画面用映像信号の1画面当たりのライン数M
    を検出する子画面ライン数検出回路と、 上記親画面ライン数検出回路の出力Lと上記子
    画面ライン数検出回路の出力Mとを比較して、そ
    の検出結果を出力するライン数比較回路と、 このライン数比較回路の出力信号に応じて上記
    子画面用映像信号を垂直方向に圧縮する垂直圧縮
    回路と、 圧縮された子画面用映像信号を上記親画面用映
    像信号に挿入するよう切換合成する信号切換回路
    とを備え、 上記ライン数比較回路の検出結果がL=Mの場
    合は、上記垂直圧縮回路の圧縮比をmとし、上記
    ライン数比較回路の検出結果がL≠Mの場合は、
    上記垂直圧縮回路の圧縮比をm×(L÷M)の近
    似値とすることを特徴とする2画面テレビ受像
    機。 2 親画面に対して縦横比3分の1の大きさの子
    画面を実現する場合に、 上記ライン数比較回路の検出結果がL=Mの場
    合は、上記垂直圧縮回路の圧縮比をm=1/3と
    し、 上記ライン数比較回路の検出結果がL≠Mで、
    上記親画面ライン数検出回路の出力がL=625(ラ
    イン/フレーム)、上記子画面ライン数検出回路
    の出力がM=525(ライン/フレーム)の放送方式
    の場合は、上記垂直圧縮回路の圧縮比を5分の2
    と似近し、 上記ライン数比較回路の検出結果がL≠Mで、
    上記親画面ライン数検出回路の出力がL=525(ラ
    イン/フレーム)、上記子画面ライン数検出回路
    の出力がM=625(ライン/フレーム)の放送方式
    の場合は、上記垂直圧縮回路の圧縮比を4分の1
    と近似する特許請求の範囲第1項記載の2画面テ
    レビ受像機。
JP29160985A 1985-12-24 1985-12-24 2画面テレビ受像機 Granted JPS62150982A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29160985A JPS62150982A (ja) 1985-12-24 1985-12-24 2画面テレビ受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29160985A JPS62150982A (ja) 1985-12-24 1985-12-24 2画面テレビ受像機

Publications (2)

Publication Number Publication Date
JPS62150982A JPS62150982A (ja) 1987-07-04
JPH0525432B2 true JPH0525432B2 (ja) 1993-04-12

Family

ID=17771161

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29160985A Granted JPS62150982A (ja) 1985-12-24 1985-12-24 2画面テレビ受像機

Country Status (1)

Country Link
JP (1) JPS62150982A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5387945A (en) * 1988-07-13 1995-02-07 Seiko Epson Corporation Video multiplexing system for superimposition of scalable video streams upon a background video data stream
JP2748562B2 (ja) 1988-07-13 1998-05-06 セイコーエプソン株式会社 画像処理装置
JP2738356B2 (ja) * 1988-07-13 1998-04-08 セイコーエプソン株式会社 コンピュータシステム
KR20010063317A (ko) * 1999-12-22 2001-07-09 윤종용 픽쳐인픽쳐 신호 변환장치 및 그 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60180382A (ja) * 1984-02-28 1985-09-14 Matsushita Electric Ind Co Ltd テレビジヨン受像機

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60180382A (ja) * 1984-02-28 1985-09-14 Matsushita Electric Ind Co Ltd テレビジヨン受像機

Also Published As

Publication number Publication date
JPS62150982A (ja) 1987-07-04

Similar Documents

Publication Publication Date Title
JP2829962B2 (ja) テレビジョン受像機
JP2850037B2 (ja) テレビジョン受信機
JPH04365278A (ja) 多画面表示回路
CA2241457A1 (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
WO1987000715A1 (en) Two-screen tv receiver
JP3670569B2 (ja) テレビジョン装置
JPS63185173A (ja) テレビジヨン受信装置
JPH0525432B2 (ja)
JP2667599B2 (ja) 多画面表示機能付テレビジョン受像機
JPH05268543A (ja) ピクチャ・イン・ピクチャシステム
JP2923966B2 (ja) 高品位テレビジョン表示装置
JPS6028385A (ja) テレビジヨン受像機
JP2725376B2 (ja) テレビジョン受像機
JPH02193468A (ja) ピクチヤインピクチヤ処理回路
JPH07307904A (ja) 2画面テレビジョン受像機
JP3363480B2 (ja) 2画面表示方法
JP3491958B2 (ja) テレビジョン受像機
JPH05300480A (ja) ワイド画面表示装置
JPH04119771A (ja) ハイビジョン受像機
JPH02203680A (ja) 親子画面表示用テレビジョン受像機
JPH0646795B2 (ja) 2画面テレビ受信機
JPH0531159B2 (ja)
JPH0622236A (ja) 複数画像表示装置
JPH03125581A (ja) 多画面テレビ
JPH03183277A (ja) 映像機器

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term