JPH0522311B2 - - Google Patents

Info

Publication number
JPH0522311B2
JPH0522311B2 JP58162293A JP16229383A JPH0522311B2 JP H0522311 B2 JPH0522311 B2 JP H0522311B2 JP 58162293 A JP58162293 A JP 58162293A JP 16229383 A JP16229383 A JP 16229383A JP H0522311 B2 JPH0522311 B2 JP H0522311B2
Authority
JP
Japan
Prior art keywords
circuit
signal
output
recording
digital signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58162293A
Other languages
English (en)
Other versions
JPS6055505A (ja
Inventor
Shuichi Odaka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Akai Electric Co Ltd
Original Assignee
Akai Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Akai Electric Co Ltd filed Critical Akai Electric Co Ltd
Priority to JP58162293A priority Critical patent/JPS6055505A/ja
Publication of JPS6055505A publication Critical patent/JPS6055505A/ja
Publication of JPH0522311B2 publication Critical patent/JPH0522311B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/46Controlling, regulating, or indicating speed
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 この発明はアナログ信号をデイジタル信号に変
換して記録再生するPCM録音再生装置において、
再生されるデイジタル信号の伝送速度が一定とな
るように記録媒体の移送速度を制御するいわゆる
キヤプスタンサーボに関するものである。
PCM録音再生装置は、アナログ信号をデイジ
タル信号に変換してテープ上に記録し、再生時に
はテープ上のデイジタル信号を再生し、それをア
ナログ信号に再変換して元の音声信号を得るよう
にした録音再生装置であり、その一実用例として
マルチトラツクによる固定ヘツド方式のPCM録
音再生装置が公知である。
従来、固定ヘツド方式のPCM録音再生装置の
キヤプスタンサーボとしては、家庭用VTRにお
けるコントロールトラツクの様なサーボ用のトラ
ツクによりサーボをかける方法があるが、サーボ
用トラツクを別個に必要とするので音声信号また
は映像信号用のトラツクのトラツク巾が制約を受
ける。また上記サーボ用トラツクがドロツプアウ
ト等で失なわれた場合、たとえ該サーボ用トラツ
ク以外のトラツクが無事であつても、テープの走
行は保障できなくなるおそれがある。
また、第1図に示す様に、再生デイジタル信号
の時間軸補正処理、デインターリーブ、デスクラ
ンブル、誤り検出及び誤り訂正を行うための記憶
回路7と、上記再生デイジタル信号中の同期信号
によつて+1ずつカウントされ上記記憶回路7の
書き込みアドレスを指定する書き込みアドレス回
路8と、一定の周波数によつて+1ずつカウント
され上記記憶回路7の読み出しアドレスを指定す
る読み出しアドレス回路9と、上記書き込みアド
レス回路8の出力と上記読み出しアドレス回路9
の出力の差を演算する演算回路12と、上記演算
回路12において得られる値をアナログ値に変換
しそれをキヤプスタンサーボ回路26へ出力する
サーボ用D/A変換回路13とを備え、時間軸補
正用アドレス回路の書き込み側(書き込みアドレ
ス回路8の出力)と読み出し側(読み出しアドレ
ス回路9の出力)の差を演算回路12において演
算し、それをサーボ用D/A変換回路13におい
てD/A変換したものを直接キヤプスタンサーボ
回路26へ与えキヤプスタンモータの回転を制御
したものがある。しかし、上記した様に書き込み
アドレス回路8は再生デイジタル信号中の同期信
号によつて+1ずつカウントされ書き込みアドレ
スを指定するので、記録媒体上に無録音部分やド
ロツプアウト部分があつて上記同期信号が再生不
可能となると所望のキヤプスタンモータの回転の
制御も不可能となつてしまう。
この発明は上記した従来のものの欠点を除去す
るためになされたもので、書き込みアドレスの値
と読み出しアドレスの値との差が大きくなると出
力する周波数が高くなる第1のクロツク発生回路
の出力と、一定の周波数の信号が出力する第2の
クロツク発生回路の出力とを適宜選択して上記キ
ヤプスタンサーボ回路26へ供給するようにした
ので、記録媒体上に無録音部分やドロツプアウト
部分があつても、キヤプスタンモータの回転の制
御が可能なPCM録音再生装置を提供することを
目的としている。
以下、この発明の一実施例を第1図について説
明する。第1図において、1は磁気テープ、2は
該磁気テープ1に接触し磁気テープ1上に同期信
号を含むデイジタル信号に変調されて記録された
信号をトラツク毎に再生する複数の磁気ヘツド、
3は該磁気ヘツドが再生した信号を各トラツク毎
にRZ(Return to Zero)信号に復調して出力す
る復調回路である。6は各トラツクに対応する様
に設けられた同期パターン検出回路4とブロツク
検出回路5によつて構成される同期検出回路であ
る。尚、該同期パターン検出回路4は各トラツク
毎に復調された信号中より同期信号を検出するが
ドロツプアウト等によつて同期信号が再生できな
かつた場合においても、自走周波数にて信号を出
力するドロツプアウト補償対策が施されている。
また、上記ブロツク検出回路5は上記同期パター
ン検出回路4が検出した各トラツク毎の同期信号
の中で最も早く検出できたトラツクの同期信号を
検出しそれを同期検出信号として出力する。7は
記憶回路であり、再生デイジタル信号の時間軸補
正処理、デインターリーブ、デスクランブル、誤
り検出及び誤り訂正を行うためのものである。8
は書き込みアドレス回路であり、上記同期検出回
路6からの同期検出信号によつて+1ずつカウン
トされ、上記記憶回路7への磁気テープ1からの
再生デイジタル信号の書込みアドレスを指定す
る。9は読み出しアドレス回路であり、水晶振動
子等によつて得られる一定の周波数信号によつて
+1ずつカウントされ、上記記憶回路7への磁気
テープ1からの再生デイジタル信号の読み出しア
ドレスを指定する。10は誤り検出回路であり、
上記再生デイジタル信号の内容をパリテイ検査し
誤りが一定以上あるか否かを調べ誤りが一定以上
なら論理レベル“1”を出力し、誤りが一定以下
なら論理レベル“0”を出力する。以上の記憶回
路7、書き込みアドレス回路8、読み出しアドレ
ス回路9及び誤り検出回路10により符号訂正回
路11が構成される。12は演算回路であり、上
記符号訂正回路11から得られる上記書き込みア
ドレス回路8の値から上記読み出しアドレス9の
値を減算する。13はサーボ用D/A変換回路で
あり、上記演算回路12によつて得られるデイジ
タル値をアナログ値に変換する。14は位相補正
回路であり、上記サーボ用D/A変換回路13に
よつて得られるアナログ値の位相とゲインを調整
しキヤプスタンサーボ系を安定して動作させる。
15は振巾制限回路であり、上記位相補正回路1
4によつて位相とゲインが調整されたアナログ値
の上限と下限を制限することによつて、後述する
キヤプスタンモータ23の回転数の上限と下限を
制限し、上記復調回路3及び同期検出回路6の動
作を安定させる。16は上記振巾制限回路15に
よつて発振周波数が決定されるVCO(電圧制御発
振回路)であり、上記振巾制限回路15によつて
得られるアナログ値が大きくなれば該発振周波数
は高くなる特性を有する。以上の演算回路12、
サーボ用D/A変換回路13、位相補正回路1
4、振巾制限回路15及びVCO16により第1
のクロツク発生回路17が構成される。尚、上記
アドレス値の差がない場合、該第1のクロツク発
生回路17の出力周波数は後述する周波数発電機
25(以下FGと呼ぶ)の周波数の略々4倍とす
る。18は第2のクロツク発生回路であり、後述
するFG(周波数発電機)25の周波数の4倍の一
定した周波数の信号を出力する。19は動作制御
回路であり、このPCM録音再生装置が録音状態
か否かを検出し録音状態なら論理レベル“1”を
出力し、そうでないときには、論理レベル“0”
を出力する。20は上記第1のクロツク発生回路
17の出力信号と上記第2のクロツク発生回路1
8の出力信号のいずれか一方を選択する切換回路
であり、上記誤り検出回路10と動作制御回路1
9の出力がOR回路21に入力することにより、
誤りの量が一定以上か、または録音状態であれ
ば、上記第2のクロツク発生回路18の出力信号
を選択し、誤りの量が一定以下でかつ録音状態で
ないのならば、上記第1のクロツク発生回路17
の出力信号を選択する。22は分周回路であり、
上記切換回路20によつて得られる選択信号を後
述するFG25の周波数と等しくなるように1/4分
周し、これをサーボ用基準信号とし、上記切換回
路20が作動して入力信号が切換つた際に、上記
第1のクロツク発生回路17の出力信号と第2の
クロツク発生回路18の出力信号の位相のずれに
よつて発生する出力の位相変化を低減させてい
る。23はサーボ回路、24は上記磁気テープ1
を駆動させるためのキヤプスタンモータ、25は
上記キヤプスタンモータの回転周波数を検出する
FGであり、上記サーボ回路23は上記分周回路
22の出力信号(サーボ用基準信号)と上記FG
25の出力信号が同期するように上記キヤプスタ
ンモータ24の回転を制御する。以上の分周回路
22、サーボ回路23、キヤプスタンモータ24
及びFG25によりキヤプスタンサーボ回路26
が構成される。
次に動作について説明する。走行中に上記磁気
テープ1上に複数のトラツク毎に変調されて記録
されている信号を上記複数の磁気ヘツド2によつ
て各トラツク毎に再生し、その信号を上記復調回
路3においてRZ(Return to Zero)信号に復調
する。さらにこの復調された信号は上記同期検出
回路6において、同期信号が検出されて、これに
より磁気テープ1の走行速度に対応した信号(同
期検出信号)が得られる。この同期検出信号は上
記書き込みアドレス回路8に供給され、該書き込
みアドレス回路8の書き込みアドレスの値を増加
させる。また、上記読み出しアドレス回路9の読
み出しアドレスの値は一定の周波数で増加するの
で、該書き込みアドレスと読み出しアドレスの値
を比較することによつて、磁気テープ1の走行速
度が速すぎるか遅すぎるかを判断可能となる。即
ち、上記書き込みアドレスの値から読み出しアド
レスの値を減算した結果が大きくなればテープ走
行が速すぎるということとなり、その逆であれば
遅すぎるということとなる。したがつて上記した
様な減算を上記演算回路12において行い、該演
算によつて得られるデイジタル値を上記サーボ用
D/A変換回路13においてD/A変換し、さら
に上記D/A変換によつて得られるアナログ値の
位相とゲイン上記位相補正回路14において調整
する。次に、上記振巾制限回路15においてこの
位相とゲインが調整されたアナログ値の上限と下
限を制限して、これを上記VCO16に加え、該
VCO16の出力を第1のクロツクとする。この
第1のクロツクを上記分周回路22に加えると、
ここで1/4に分周されて上記サーボ回路23に供
給され、上記サーボ回路23は上記分周回路22
の出力信号と上記FG25の出力信号が同期する
ように上記キヤプスタンモータ24の回転を制御
する。
しかし、上記磁気テープ1上に無録音部分があ
つたり、大きなドロツプアウトが発生したり、あ
るいは録音機器自体が録音状態(または、ポー
ズ、FF、REW状態)である場合は上記磁気テー
プ1から同期信号を検出してサーボをかけること
は不可能となる。したがつて、無録音部分及びド
ロツプアウトを上記誤り検出回路10において検
出し、録音状態であることを上記動作制御回路1
9において検出することによつて、上記した様に
磁気テープ1上に無録音部分があつたり大きなド
ロツプアウトが発生したりあるいは録音機自体が
録音状態である場合には、上記切換回路20を作
動させて、上記第1のクロツク発生回路17の出
力から上記第2のクロツク発生回路18の出力へ
切換えて、これを上記キヤプスタンサーボ回路2
6に加えることによつて上記キヤプスタンモータ
24の回転を制御している。
上記した如く本発明は、再生デイジタル信号の
時間軸補正処理を行うための記憶回路7と、上記
再生デイジタル信号中の同期信号によつてカウン
トされ上記記憶回路7の書き込みアドレスを指定
する書き込みアドレス回路8と、一定周波数の信
号によつてカウントされ上記記憶回路7の読み出
しアドレスを指定する読み出しアドレス回路9
と、上記書き込みアドレスの値と読み出しアドレ
スの値との差が大きくなると出力する周波数が高
くなる第1のクロツク発生回路17と、一定の周
波数の信号を出力する第2のクロツク発生回路1
8と、上記第1のクロツク発生回路17の出力信
号か上記第2のクロツク発生回路18の出力信号
のいずれか一方を選択する切換回路20と、上記
切換回路20において選択された出力信号を基準
クロツクとして該基準クロツクとキヤプスタンモ
ータ24の回転周波数を検出する周波数発電機2
5の出力とを同期させることによつて磁気テープ
1等の記録媒体の移送速度を制御するキヤプスタ
ンサーボ回路26等の駆動制御回路とを備え、上
記再生デイジタル信号の同期信号の周期が一定と
なるように上記記録媒体の移送速度を制御するよ
うにしたPCM録音再生装置において、上記再生
デイジタル信号中の誤りを検出する誤り検出回路
10と、上記PCM録音再生装置の動作状態を検
出する動作制御回路19とを設け、上記再生デイ
ジタル信号中に誤りが一定以上発生した場合ある
いは上記PCM録音再生装置の動作状態が録音状
態(または一時停止状態、早送り状態か巻き戻し
状態)であることが検出された場合に上記切換回
路20は上記第2のクロツク発生回路18の出力
を選択し、上記再生デイジタル信号中の誤りが一
定以下でありかつ上記PCM録音再生装置の動作
状態が再生状態である場合には上記切換回路20
は上記第1のクロツク発生回路17の出力を選択
するようにしたので、再生時記録媒体上に無録音
部分やドロツプアウト部分があつたり、記録時に
おいても、上記駆動制御回路に安定した基準クロ
ツクが供給され、安定した記録媒体の移送が可能
となる。
【図面の簡単な説明】
第1図は従来例を示すブロツク図、第2図は本
発明の一実施例を示すブロツク図である。 1……磁気テープ、7……記憶回路、8……書
き込みアドレス回路、9……読み出しアドレス回
路、10……誤り検出回路、17……第1のクロ
ツク発生回路、18……第2のクロツク発生回
路、19……動作制御回路、20……切換回路、
24……キヤプスタンモータ、25……周波数発
電機、26……キヤプスタンサーボ回路。

Claims (1)

    【特許請求の範囲】
  1. 1 再生デイジタル信号の時間軸補正処理を行う
    ための記憶回路と、上記再生デイジタル信号中の
    同期信号によつてカウントされ上記記憶回路の書
    き込みアドレスを指定する書き込みアドレス回路
    と、一定周波数の信号によつてカウントされ上記
    記憶回路の読み出しアドレスを指定する読み出し
    アドレス回路と、上記書き込みアドレスの値と読
    み出しアドレスの値との差が大きくなると出力す
    る周波数が高くなる第1のクロツク発生回路と、
    一定の周波数の信号を出力する第2のクロツク発
    生回路と、上記第1のクロツク発生回路の出力信
    号か上記第2のクロツク発生回路の出力信号のい
    ずれか一方を選択する切換回路と、上記切換回路
    において選択された出力信号を基準クロツクとし
    て該基準クロツクとキヤプスタンモータの回転周
    波数を検出する周波数発電機の出力とを同期させ
    ることによつて記録媒体の移送速度を制御する駆
    動制御回路とを備え、上記再生デイジタル信号の
    同期信号の周期が一定となるように上記記録媒体
    の移送速度を制御するようにしたPCM録音再生
    装置において、上記再生デイジタル信号中の誤り
    を検出する誤り検出回路と、上記PCM録音再生
    装置の動作状態を検出する動作制御回路とを設
    け、上記再生デイジタル信号中に誤りが一定以上
    発生した場合あるいは上記PCM録音再生装置の
    動作状態が録音状態(または一時停止状態、早送
    り状態か巻き戻し状態)であることが検出された
    場合に上記切換回路は上記第2のクロツク発生回
    路の出力を選択し、上記再生デイジタル信号中の
    誤りが一定以下でありかつ上記PCM録音再生装
    置の動作状態が再生状態である場合には上記切換
    回路は上記第1のクロツク発生回路の出力を選択
    するようにしたことを特徴とするPCM録音再生
    装置。
JP58162293A 1983-09-02 1983-09-02 Pcm録音再生装置 Granted JPS6055505A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58162293A JPS6055505A (ja) 1983-09-02 1983-09-02 Pcm録音再生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58162293A JPS6055505A (ja) 1983-09-02 1983-09-02 Pcm録音再生装置

Publications (2)

Publication Number Publication Date
JPS6055505A JPS6055505A (ja) 1985-03-30
JPH0522311B2 true JPH0522311B2 (ja) 1993-03-29

Family

ID=15751732

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58162293A Granted JPS6055505A (ja) 1983-09-02 1983-09-02 Pcm録音再生装置

Country Status (1)

Country Link
JP (1) JPS6055505A (ja)

Also Published As

Publication number Publication date
JPS6055505A (ja) 1985-03-30

Similar Documents

Publication Publication Date Title
JP2753173B2 (ja) 複数セグメント記録におけるトラッキング制御装置
JPH0748723B2 (ja) デ−タクロツク発生回路
EP0432539A2 (en) Phase locked loop circuit
JP2661064B2 (ja) データ再生装置
JPH0522311B2 (ja)
JPH0557665B2 (ja)
JPH0557664B2 (ja)
US5212600A (en) Digital video tape recorder with time base correction of input video signals
JPH061603B2 (ja) 情報記録再生装置
JPH077578B2 (ja) ディジタル信号再生装置
JP3194289B2 (ja) 記録再生装置
JP2822511B2 (ja) フエーズロツクドループ回路
JPS6265256A (ja) 再生装置
KR0174856B1 (ko) 디지탈 비디오 디스크용 모터 회전속도 제어장치
JP2950570B2 (ja) 磁気録画再生装置
KR100204235B1 (ko) 디지탈 영상 기록 재생 장치
JPH0461088A (ja) デイジタル信号記録再生装置
JPH0229277B2 (ja)
JPS622385B2 (ja)
JPH06189250A (ja) 磁気記録再生装置
JPH05266639A (ja) タイムコードの再生成方法
JPH09161360A (ja) テープ再生装置
JPH10188401A (ja) ヘッド位相調整手段を有する磁気記録再生装置
JPH0690854B2 (ja) 光情報記録再生装置
JPH05328274A (ja) 磁気記録再生装置