JPH05219456A - 2画面表示テレビ受信機 - Google Patents

2画面表示テレビ受信機

Info

Publication number
JPH05219456A
JPH05219456A JP1874692A JP1874692A JPH05219456A JP H05219456 A JPH05219456 A JP H05219456A JP 1874692 A JP1874692 A JP 1874692A JP 1874692 A JP1874692 A JP 1874692A JP H05219456 A JPH05219456 A JP H05219456A
Authority
JP
Japan
Prior art keywords
signal
video signal
field memory
video
aspect ratio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1874692A
Other languages
English (en)
Inventor
Tomoyuki Nakada
智之 中田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP1874692A priority Critical patent/JPH05219456A/ja
Publication of JPH05219456A publication Critical patent/JPH05219456A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】 【目的】 縦横比16対9のハイビジョン受信機の画面上
に縦横比4対3のNTSC方式の2つの映像信号を左右
同じ大きさに並べて表示する。 【構成】 ディジタル信号に変換した第1の映像信号5
と第2の映像信号6それぞれのデータを縮小画面処理部
(7及び8)により1/2にしてサイズ(水平、垂直)
を1/2にする。縮小したデータはフィールドメモリ
(11及び12)にそれぞれ書き込まれ、そして一方の映像
に他方の映像が同期するように読み出す。各フィールド
メモリ出力は切換回路13で走査線半分ごとに切り換えら
れる。メモリコントローラ16は該各フィールドメモリ
(11及び12)の書き込みと読み出し制御および該切換回
路13の切換制御をする。切換回路13の出力は、正常な縦
横比の映像にするため走査線変換部17で走査線変換す
る。この後にD/A回路18によりアナログ信号へ戻す。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、縦横比16対9のハイビ
ジョンディスプレイ等の画面上に縦横比4対3のNTS
C方式の2つの映像信号を左右同じ大きさに並べて表示
するようにした2画面表示テレビ受信機に関する。
【0002】
【従来の技術】従来、同一方式の映像信号を親画面と子
画面として表示する、いわゆるピクチャ・イン・ピクチ
ャは多くのテレビ受信機で実施されている。
【0003】
【発明が解決しようとする課題】本発明は、NTSC方
式の2画面を縦横比16対9のハイビジョンディスプレイ
の画面上に同サイズで表示するようにした2画面表示テ
レビ受信機を提供することを目的とする。
【0004】
【課題を解決するための手段】本発明は、縦横比が4対
3のNTSC方式の第1の映像信号と第2の映像信号で
あって、アナログの該第1の映像信号をディジタル信号
に変換する第1のA/D変換回路と、該第1のA/D変
換回路よりのデータを水平および垂直とも1/2に縮小
する手段と、縮小したデータを記憶する第1のフィール
ドメモリと、アナログの該第2の映像信号をディジタル
信号に変換する第2のA/D変換回路と、該第2のA/
D変換回路よりのデータを水平および垂直とも1/2に
縮小する手段と、縮小したデータを記憶する第2のフィ
ールドメモリと、該第1のフィールドメモリよりの信号
と該第2のフィールドメモリよりの信号とをメモリコン
トローラの制御に基づいて切り換える切換回路と、該第
1のフィールドメモリと該第2のフィールドメモリに対
する書き込みと読み出し制御および切換回路に対する切
換制御とをなすメモリコントローラと、切換回路よりの
信号を走査線変換する手段と、走査線変換したディジタ
ルの信号をアナログ信号に変換するD/A変換回路とを
具備し、縦横比が16対9の画面上に該第1の映像信号と
該第2の映像信号とを左右半分づつ表示するようにした
2画面表示テレビ受信機を提供するものである。
【0005】
【作用】ディジタル信号に変換した第1の映像信号と第
2の映像信号それぞれのデータを1/2にしてサイズ
(水平、垂直)を1/2にする。縮小したデータはフィ
ールドメモリにそれぞれ書き込まれ、そして一方の映像
に他方の映像が同期するように読み出される。各フィー
ルドメモリ出力は切換回路で走査線半分ごとに切り換え
られる。メモリコントローラは該各フィールドメモリの
書き込みと読み出し制御および該切換回路の切換制御を
する。切換回路の出力は、正常な縦横比の映像にするた
め走査線変換する。この後にアナログ信号へ戻す。
【0006】
【実施例】以下、図面に基づいて本発明による2画面表
示テレビ受信機を説明する。図1は本発明による2画面
表示テレビ受信機の一実施例を示す要部ブロック図であ
る。図において、1はアナログの第1の映像信号、2は
第2の映像信号、3と4はアナログ信号をディジタル信
号に変換する第1のA/D変換回路と第2のA/D変換
回路、5と6は第1のディジタル映像信号と第2のディ
ジタル映像信号、7と8は第1のディジタル映像信号5
と第2のディジタル映像信号6それぞれの水平および垂
直データを1/2に縮小する第1の縮小画面処理部と第
2の縮小画面処理部、9と10は第1の縮小映像信号と第
2の縮小映像信号、11と12は第1の縮小映像信号9と第
2の縮小映像信号10それぞれを記憶する第1のフィール
ドメモリと第2のフィールドメモリ、13は第1のフィー
ルドメモリ11と第2のフィールドメモリ12それぞれから
読み出された信号を切り換える切換回路、14は第1の映
像信号1に対応する水平および垂直の同期信号、15は第
2の映像信号2に対応する水平および垂直の同期信号、
16は第1のフィールドメモリ11と第2のフィールドメモ
リ12の書き込みと読み出しおよび切換回路13の切り換え
の各制御をするメモリコントローラ、17は走査線変換
部、18はD/A変換回路、19は映像出力信号である。
【0007】次に、本発明の動作について説明する。第
1の映像信号1および第2の映像信号2は同期信号は含
まれていない且つノンインターレースの信号である。こ
れら各映像信号は第1のA/D変換回路3と第2のA/
D変換回路4とで第1のディジタル映像信号5と第2の
ディジタル映像信号6に変換され、第1の縮小画面処理
部7と第2の縮小画面処理部8とへ入力する。第1の縮
小画面処理部7と第2の縮小画面処理部8で、第1のデ
ィジタル映像信号5と第2のディジタル映像信号6のデ
ータを1/2に縮小するが、その理由は、最終的に同サ
イズの画像を2画面にするからである。そして、その方
法として、垂直方向については走査線1本ごとに間引
き、水平方向については画素を1つおきに間引く。これ
らデータは各縮小画面処理部でデータ補間してもよい。
このようにして縮小された第1の縮小映像信号9と第2
の縮小映像信号10はメモリコントローラ16の制御により
第1のフィールドメモリ11と第2のフィールドメモリ12
それぞれへ書き込まれる。ここで、1フィールドが画面
1コマである。各フィールドメモリに書き込まれた信号
は、メモリコントローラ16により順次読み出すが、その
際、一方の映像の同期(水平/垂直)に他方の映像を同
期させるように読み出す。例えば、第1の映像を基準に
して第2の映像をこれに同期させる。このようにして読
み出された信号は切換回路13へ入る。該切換回路13の切
り換えタイミングは各走査線の1/2走査点である。例
えば、走査の前半で第1の映像側を選択し後半で第2の
映像側を選択し、これを各走査線で繰り返す。この切り
換えタイミングを定めるものがメモリコントローラ16よ
り出力する切換信号20である。そして、この切換信号20
は第1の同期信号と第2の同期信号とを基準にしてつく
られる。
【0008】以上のように、一方の映像に他方の映像を
同期させて読み出し、さらに走査の前半後半で切り換え
ることにより相互に同期した2つの画像からなる1つの
映像信号が成立する。しかし、この信号を縦横比16対9
のディスプレイ上に横一杯に映出すると水平方向に伸び
た映像(横長の映像)になってしまう。縦横比4対3の
原信号を16対9の比率で水平垂直走査した場合、垂直方
向を双方合わせても水平方向は原信号の4/3倍に引き
伸ばされるからである。従って、正しい縦横比の映像
(例えば、円を真の円)とするには、垂直方向を4/3
倍引き伸ばす修正が必要となる。この修正をするのが走
査線変換部17である。つまり、走査線変換部17は切換回
路13よりの信号の走査線数を4/3倍増加する。この結
果、横長の画像が正常な縦横比の画像になるが、増加に
よる不用な走査線が含まれているのでこれらを映像ブラ
ンキングとしてカットする。走査線変換された信号はア
ナログに戻され、2 画面の映像出力信号19が完成する。
かかる映像信号を映出した場合の概念図を図2に示す。
尚、図中の斜線部分は非映出部分(ブランキング)であ
る。
【0009】
【発明の効果】以上説明したように本発明によれば、縦
横比16対9というハイビジョンの横長画面の特徴を生か
して縦横比4対3のNTSC方式の映像を同じ大きさで
2画面且つ画面一杯に表示するので、従来の大小画面か
らなる親子画面とは異なった特徴となる機能を得ること
ができる。
【図面の簡単な説明】
【図1】本発明による2画面表示テレビ受信機の一実施
例を示す要部ブロック図である。
【図2】2画面表示したときの概念図である。
【符号の説明】
1 第1の映像信号 2 第2の映像信号 3 第1のA/D変換回路 4 第2のA/D変換回路 7 第1の縮小画面処理部 8 第2の縮小画面処理部 11 第1のフィールドメモリ 12 第2のフィールドメモリ 13 切換回路 16 メモリコントローラ 17 走査線変換部 18 D/A変換回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 縦横比が4対3のNTSC方式の第1の
    映像信号と第2の映像信号であって、アナログの該第1
    の映像信号をディジタル信号に変換する第1のA/D変
    換回路と、該第1のA/D変換回路よりのデータを水平
    および垂直とも1/2に縮小する手段と、縮小したデー
    タを記憶する第1のフィールドメモリと、アナログの該
    第2の映像信号をディジタル信号に変換する第2のA/
    D変換回路と、該第2のA/D変換回路よりのデータを
    水平および垂直とも1/2に縮小する手段と、縮小した
    データを記憶する第2のフィールドメモリと、該第1の
    フィールドメモリよりの信号と該第2のフィールドメモ
    リよりの信号とをメモリコントローラの制御に基づいて
    切り換える切換回路と、該第1のフィールドメモリと該
    第2のフィールドメモリに対する書き込みと読み出し制
    御および切換回路に対する切換制御とをなすメモリコン
    トローラと、切換回路よりの信号を走査線変換する手段
    と、走査線変換したディジタルの信号をアナログ信号に
    変換するD/A変換回路とを具備し、縦横比が16対9の
    画面上に該第1の映像信号と該第2の映像信号とを左右
    半分づつ表示するようにしたことを特徴とする2画面表
    示テレビ受信機。
JP1874692A 1992-02-04 1992-02-04 2画面表示テレビ受信機 Pending JPH05219456A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1874692A JPH05219456A (ja) 1992-02-04 1992-02-04 2画面表示テレビ受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1874692A JPH05219456A (ja) 1992-02-04 1992-02-04 2画面表示テレビ受信機

Publications (1)

Publication Number Publication Date
JPH05219456A true JPH05219456A (ja) 1993-08-27

Family

ID=11980223

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1874692A Pending JPH05219456A (ja) 1992-02-04 1992-02-04 2画面表示テレビ受信機

Country Status (1)

Country Link
JP (1) JPH05219456A (ja)

Similar Documents

Publication Publication Date Title
US4249213A (en) Picture-in-picture television receiver
KR100255907B1 (ko) 영상신호 변환장치와 텔레비젼신호처리장치
JPH05183833A (ja) 表示装置
JPH04365278A (ja) 多画面表示回路
EP0717562B1 (en) Method and apparatus for displaying two video pictures simultaneously
JP3237783B2 (ja) 2画面表示テレビ受信機
JPS60180382A (ja) テレビジヨン受像機
JPH05219456A (ja) 2画面表示テレビ受信機
JPH05328245A (ja) 2画面表示テレビ受信機
JP2713699B2 (ja) 2画面表示機能付高画質テレビジョン受信機
JP3290677B2 (ja) 多画面テレビジョン受像機
JP3244362B2 (ja) テレビジョン受信機
JP2545853B2 (ja) 多方式信号の同時表示可能なテレビジョン受像機
JP2708986B2 (ja) 多画面表示装置
JPH05328246A (ja) 2画面表示テレビ受信機
JP3538904B2 (ja) テレビジョン受像機
JP4212212B2 (ja) 画像信号処理装置
JPH0638649B2 (ja) 2画面表示機能付高画質テレビジヨン受信機
JP2978641B2 (ja) 映像信号表示回路
JP3712287B2 (ja) ビデオ画像表示方式
JP2000125284A (ja) 監視カメラシステム
JPH0846889A (ja) 2画面表示機能付高画質テレビジョン受信機
JPS6047792B2 (ja) 2画面カラ−テレビジヨン受信機
JP3043198B2 (ja) 走査変換回路
JPH08322002A (ja) テレビジョン受信装置