JPH05199498A - Clock generating circuit - Google Patents

Clock generating circuit

Info

Publication number
JPH05199498A
JPH05199498A JP4030055A JP3005592A JPH05199498A JP H05199498 A JPH05199498 A JP H05199498A JP 4030055 A JP4030055 A JP 4030055A JP 3005592 A JP3005592 A JP 3005592A JP H05199498 A JPH05199498 A JP H05199498A
Authority
JP
Japan
Prior art keywords
clock signal
frequency
clock
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4030055A
Other languages
Japanese (ja)
Inventor
Tadao Fujita
忠男 藤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP4030055A priority Critical patent/JPH05199498A/en
Publication of JPH05199498A publication Critical patent/JPH05199498A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To produce a 2nd clock signal synchronous with the prescribed timing of a 1st clock signal with high stability and high accuracy by controlling the oscillation of the 2nd clock signal in accordance with the phase difference caused between the delayed division outputs of both clock signals. CONSTITUTION:A dividing circuit 11 divides a 1st clock signal S10 to be inputted by an integer multiple (N) of the 1st prescribed cycle number (322) and outputs the 1st division output S11, i.e., the dividing result. A 2nd dividing circuit 14 divides a 2nd clock signal S12 inputted from a VCO 13 by an integer multiple (N) of the 2nd prescribed cycle number (423) and outputs 2nd division output S13. A variable delay circuit 15 sends the delayed division output S14 obtained by delaying the output S13 as necessary to a phase detecting circuit 12. The circuit 12 compares the phases of both outputs S11 and S14 with each other. Then the circuit 12 controls the VCO 13 based on the result of comparison and outputs the clock signal S12.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【目次】以下の順序で本発明を説明する。 産業上の利用分野 従来の技術 発明が解決しようとする課題(図5) 課題を解決するための手段(図1) 作用(図1) 実施例(図1〜図4) 発明の効果[Table of Contents] The present invention will be described in the following order. Field of Industrial Application Conventional Technology Problem to be Solved by the Invention (FIG. 5) Means for Solving the Problem (FIG. 1) Action (FIG. 1) Example (FIGS. 1 to 4) Effect of the Invention

【0002】[0002]

【産業上の利用分野】本発明はクロツク発生回路に関
し、例えばデイジタル映像信号のサンプリングレートを
変換する際のクロツク信号を発生するものに適用し得
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a clock generation circuit, and can be applied to, for example, a circuit which generates a clock signal when converting a sampling rate of a digital video signal.

【0003】[0003]

【従来の技術】従来、デイジタル映像信号のレート変換
装置として、例えばSMPTEにおけるD−1・625
/50方式のコンポーネントデイジタル映像信号(以下
単にD−1のデイジタル映像信号と呼ぶ)を、D−2・
PAL方式のコンポジツトデイジタル映像信号(以下単
にD−2のデイジタル映像信号と呼ぶ)に変換するよう
になされたものがある。
2. Description of the Related Art Conventionally, as a rate converter for a digital video signal, for example, D-1.625 in SMPTE.
/ 50 format component digital video signal (hereinafter simply referred to as D-1 digital video signal) is referred to as D-2.
There is a PAL type composite digital video signal (hereinafter, simply referred to as D-2 digital video signal).

【0004】ここでD−1のデイジタル映像信号のサン
プリング周波数は13.5〔MHz〕でなり、一方D−2のデ
イジタル映像信号のサンプリング周波数は、搬送波周波
数fSCの4倍の 17.734475〔MHz〕でなることから、レ
ート変換装置では例えばサンプリング周波数の最小公倍
数でなる高次のオーバーサンプリングフイルタ構成で実
現されている。
Here, the sampling frequency of the D-1 digital video signal is 13.5 [MHz], while the sampling frequency of the D-2 digital video signal is 17.734475 [MHz] which is four times the carrier frequency f SC. Therefore, the rate conversion device is realized by a high-order oversampling filter configuration having a least common multiple of the sampling frequency, for example.

【0005】[0005]

【発明が解決しようとする課題】ところでこのようなレ
ート変換装置では、それぞれサンプリング周波数に応じ
た周波数13.5〔MHz〕及び 17.734475〔MHz〕でなるク
ロツク信号が、所定のタイミングで互いに同期する必要
があり、このためフエーズロツクドループ(PLL)構
成のクロツク発生回路が用いられている。
In such a rate converter, clock signals having frequencies 13.5 [MHz] and 17.734475 [MHz] depending on the sampling frequency must be synchronized with each other at a predetermined timing. For this reason, a clock generation circuit having a phase locked loop (PLL) structure is used.

【0006】実際上上述したD−1及びD−2のデイジ
タル映像信号で、互いのクロツク信号が最小の整数関係
になるのは1フレームの周期で、D−1のクロツク信号
の 540,000サイクルに対して、D−2のクロツク信号で
709,379サイクルであり、このためクロツク発生回路に
おいては、PLLをそれぞれのフレーム周期で同期させ
るようになされている。
In the above-mentioned digital video signals of D-1 and D-2, it is the period of one frame that the mutual clock signals have the smallest integer relationship with respect to 540,000 cycles of the clock signal of D-1. Then, with the clock signal of D-2
It is 709,379 cycles. Therefore, in the clock generation circuit, the PLL is synchronized with each frame cycle.

【0007】すなわち図5に示すように、このクロツク
発生回路1においては、入力されるD−1のフレーム信
号S1が位相検出回路2に供給される。また電圧制御型
発振回路(VCO)3から出力されるD−2のクロツク
信号S2が1/709,379 分周回路4で分周され、この結
果得られるD−2のフレーム信号S3が位相検出回路2
に入力されている。
That is, as shown in FIG. 5, in the clock generation circuit 1, the input D-1 frame signal S1 is supplied to the phase detection circuit 2. Further, the D-2 clock signal S2 output from the voltage controlled oscillator (VCO) 3 is divided by the 1 / 709,379 frequency divider circuit 4, and the resultant D-2 frame signal S3 is obtained by the phase detection circuit 2.
Has been entered in.

【0008】この位相検出回路2は入力されるD−1及
びD−2のフレーム信号S1及びS3の位相を比較し
て、互いの位相を一致させるような制御信号S4を発生
し、この制御信号S4で電圧制御型発振回路3の発振周
波数を制御する。これにより、D−1のデイジタル映像
信号のフレーム信号S1の周期に一致したD−2のデイ
ジタル映像信号のクロツク信号S2を発生するようにな
されている。
The phase detection circuit 2 compares the phases of the frame signals S1 and S3 of the input D-1 and D-2 and generates a control signal S4 for making the phases coincide with each other. In S4, the oscillation frequency of the voltage controlled oscillator circuit 3 is controlled. As a result, the clock signal S2 of the digital video signal of D-2 that matches the cycle of the frame signal S1 of the digital video signal of D-1 is generated.

【0009】ところがこのような構成のクロツク発生回
路1では、周波数25〔Hz〕でなるフレーム周期でPLL
をロツクさせ、安定したD−2のデイジタル映像信号用
のクロツク信号を発生するようになされているが、レー
ト変換装置においては1/10サイクル程度の安定性が必要
であり、実際上クロツク信号相互の安定性を考慮すると
実用上未だ不十分であつた。
However, in the clock generation circuit 1 having such a configuration, the PLL is used in a frame cycle having a frequency of 25 [Hz].
However, the rate conversion device requires a stability of about 1/10 cycle, and in practice, the clock signal interlocks with each other. Considering the stability of, it was still insufficient for practical use.

【0010】本発明は以上の点を考慮してなされたもの
で、簡単な整数比の関係で表せない第1及び第2のクロ
ツク信号について、安定かつ高い精度で第1のクロツク
信号の所定タイミングに同期した第2のクロツク信号を
発生するクロツク発生回路を提案しようとするものであ
る。
The present invention has been made in consideration of the above points. With respect to the first and second clock signals which cannot be expressed by a simple relation of integer ratios, the predetermined timing of the first clock signal is stable and highly accurate. A clock generation circuit for generating a second clock signal synchronized with the clock signal is proposed.

【0011】[0011]

【課題を解決するための手段】かかる課題を解決するた
め本発明においては、簡単な整数比の関係で表せない第
1及び第2のクロツク信号S10及びS12で、かつ第
1のクロツク信号S10の第1の所定サイクル(322 )
目が第2のクロツク信号S12の第2の所定サイクル
(423 )目に近接する第1及び第2のクロツク信号S1
0及びS12について、第1のクロツク信号S10の所
定タイミングに同期した第2のクロツク信号S12を発
生するクロツク発生回路10において、入力される第1
のクロツク信号S10を、第1の所定サイクル数(322
)の整数倍(N)で分周し、その分周結果でなる第1
の分周出力S11を送出する第1のクロツク分周手段1
1と、第2のクロツク信号S12を発振して出力するク
ロツク信号発振手段13と、そのクロツク信号発振手段
13から入力される第2のクロツク信号S12を、第2
の所定サイクル数(423 )の整数倍(N)で分周し、そ
の分周結果でなる第2の分周出力S13を送出する第2
のクロツク分周手段14と、第2の分周出力S13を必
要に応じて遅延させて得られる遅延分周出力S14を送
出する遅延手段15と、第1の分周出力S11及び遅延
分周出力S14の位相を比較し、その検出結果に基づい
て、クロツク信号発振手段13を制御する位相検出手段
12とを設け、クロツク信号発振手段13で発振した第
2のクロツク信号S12を出力するようにした。
In order to solve such a problem, in the present invention, the first and second clock signals S10 and S12, which cannot be represented by a simple integer ratio relationship, and the first clock signal S10 First predetermined cycle (322)
The first and second clock signals S1 whose eyes are close to the second predetermined cycle (423) of the second clock signal S12
0 and S12 are input to the clock generation circuit 10 that generates the second clock signal S12 synchronized with the predetermined timing of the first clock signal S10.
Clock signal S10 of the first predetermined number of cycles (322
), An integer multiple (N) of the
First clock frequency dividing means 1 for transmitting the frequency division output S11 of
1 and the clock signal oscillating means 13 that oscillates and outputs the second clock signal S12, and the second clock signal S12 input from the clock signal oscillating means 13
The second frequency division output S13 is obtained by dividing the frequency by an integer multiple (N) of the predetermined number of cycles (423) of
Clock dividing means 14, a delay means 15 for transmitting a delay frequency dividing output S14 obtained by delaying the second frequency dividing output S13 as necessary, a first frequency dividing output S11 and a delay frequency dividing output. The phase of S14 is compared, and the phase detecting means 12 for controlling the clock signal oscillating means 13 is provided based on the detection result, and the second clock signal S12 oscillated by the clock signal oscillating means 13 is output. ..

【0012】[0012]

【作用】第1のクロツク信号S10の第1の所定サイク
ル数(322 )の整数倍(N)の分周出力S11と、第2
のクロツク信号S12の第2の所定サイクル数(423 )
の整数倍(N)の第2の分周出力S13の遅延分周出力
S14との位相差に応じて、第2のクロツク信号S12
を発振するクロツク信号発振手段13を制御するように
したことにより、所定タイミング毎に同期を取る場合に
比較して格段的に安定かつ高い精度で、第1のクロツク
信号S10の所定タイミングに同期した第2のクロツク
信号S12を発生し得る。
The frequency division output S11 is an integral multiple (N) of the first predetermined number of cycles (322) of the first clock signal S10, and the second
Second predetermined number of cycles of clock signal S12 (423)
The second clock signal S12 according to the phase difference between the second frequency-divided output S13 and the delayed frequency-divided output S14 that is an integral multiple (N) of
By controlling the clock signal oscillating means 13 for oscillating the clock signal, the clock signal oscillating means 13 is synchronized with the predetermined timing of the first clock signal S10 with much more stable and higher accuracy as compared with the case where the synchronization is taken at every predetermined timing. A second clock signal S12 may be generated.

【0013】[0013]

【実施例】以下図面について、本発明の一実施例を詳述
する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described in detail with reference to the drawings.

【0014】図1において、10は全体として本発明に
よるクロツク発生回路を示し、周波数13.5〔MHz〕で入
力されるD−1のクロツク信号S10が 1/322×N分周
回路11で分周され、この結果得られる第1の分周信号
S11が位相検出回路12に入力されている。
In FIG. 1, reference numeral 10 generally indicates a clock generation circuit according to the present invention, in which a D-1 clock signal S10 input at a frequency of 13.5 [MHz] is divided by a 1/322 × N frequency divider circuit 11. The first frequency-divided signal S11 obtained as a result is input to the phase detection circuit 12.

【0015】また電圧制御型発振回路(VCO)13で
発振される周波数 17.734475〔MHz〕でなるD−2のク
ロツク信号S12が 1/423×N分周回路14で分周さ
れ、この結果得られる第2の分周信号S13が可変遅延
回路15で必要に応じて遅延され、この遅延分周信号S
14が位相検出回路12に入力されている。
Further, the clock signal S12 of D-2 having a frequency of 17.734475 [MHz] oscillated by the voltage controlled oscillator (VCO) 13 is divided by the 1/423 × N divider circuit 14, and the result is obtained. The second frequency-divided signal S13 is delayed by the variable delay circuit 15 as necessary, and the delayed frequency-divided signal S13 is delayed.
14 is input to the phase detection circuit 12.

【0016】これにより位相検出回路12は第1の分周
信号S11と、遅延分周信号S14の位相を比較し、こ
の比較結果に応じてVCO13の発振周波数を制御する
ことにより、D−1のクロツク信号S10に所定のタイ
ミングで位相が同期したD−2のクロツク信号S12を
出力として送出するようになされている。
As a result, the phase detection circuit 12 compares the phases of the first frequency-divided signal S11 and the delayed frequency-divided signal S14, and controls the oscillation frequency of the VCO 13 according to the comparison result. The clock signal S12 of D-2 whose phase is synchronized with the clock signal S10 at a predetermined timing is transmitted as an output.

【0017】このクロツク発生回路10の場合、D−1
のクロツク信号S10及びD−2のクロツク信号S12
について、正確に相互の位相が同期するのは1フレーム
周期であるが、互いのクロツク信号S10及びS12の
タイミングが極めて接近するサイクルに注目し、1フレ
ーム周期より格段的に短い周期でPLLを安定させるよ
うになされている。
In the case of this clock generation circuit 10, D-1
Clock signal S10 and D-2 clock signal S12
, The phase is exactly synchronized with each other in one frame period, but pay attention to the cycle in which the timings of the clock signals S10 and S12 are very close to each other, and stabilize the PLL in a period significantly shorter than one frame period. It is designed to let you.

【0018】実際上、周波数13.5〔MHz〕でなるD−1
のクロツク信号S10の 322×Nサイクル目(この実施
例では、N=2として 644サイクル目でなる)の時間
は、次式
Practically, D-1 having a frequency of 13.5 [MHz]
The time of the 322 × Nth cycle (in this embodiment, 644th cycle with N = 2) of the clock signal S10 of

【数1】 で表される。[Equation 1] It is represented by.

【0019】これに対し、周波数 17.734475〔MHz〕で
なるD−2のクロツク信号S12の423×Nサイクル目
(D−1と同様に、N=2で 846サイクル目でなる)の
時間は、次式
On the other hand, the time of the 423.times.N cycle of the clock signal S12 of D-2 having the frequency of 17.734475 [MHz] (which is the 846th cycle of N = 2 as in the case of D-1) is as follows. formula

【数2】 で表され、その差が 7.936×10-12 〔Sec 〕である。こ
れによりD−1のクロツク信号S10の 644サイクル目
と、D−2のクロツク信号S12の 846サイクル目とが
ほぼ等しく、従つてPLLをかけるに十分であることが
分かる。
[Equation 2] The difference is 7.936 × 10 -12 [Sec]. Thus, it can be seen that the 644th cycle of the D-1 clock signal S10 and the 846th cycle of the D-2 clock signal S12 are substantially equal to each other, and thus it is sufficient to apply the PLL.

【0020】従つてこのクロツク発生回路10の場合、
まずそれぞれループカウンタ構成でなる 1/322×N分周
回路11及び 1/423×N分周回路14のカウンタをフレ
ーム周期でリセツトしてD−1のクロツク信号S10及
びD−2のクロツク信号S12の同期をフレーム周期で
取るようになされている。
Therefore, in the case of this clock generation circuit 10,
First, the counters of the 1/322 × N frequency dividing circuit 11 and the 1/423 × N frequency dividing circuit 14 each having a loop counter configuration are reset at a frame period to generate a clock signal S10 of D-1 and a clock signal S12 of D-2. Is synchronized with the frame cycle.

【0021】実際には、1周期当たりD−1のクロツク
信号S10の 644サイクル目と、D−2のクロツク信号
S12の 846サイクル目の場合、上述したように 7.936
×10-12 〔Sec 〕の誤差を生じ1フレームでは、次式
Actually, in the case of the 644th cycle of the D-1 clock signal S10 and the 846th cycle of the D-2 clock signal S12 per one cycle, as described above, 7.936
An error of × 10 -12 [Sec] occurs, and in one frame,

【数3】 で表されるように、約 6.7〔ns〕の誤差を生じる。[Equation 3] As shown in, an error of about 6.7 [ns] occurs.

【0022】この誤差の時間は1周期当たり一定の時間
を取るので、実際上可変遅延回路15で必要に応じて遅
延時間だけ遅延させて補正し、これによりクロツク発生
回路10では、D−1及びD−2のクロツク信号間のP
LLの誤差を小さな値に制御し、高い精度でD−1のク
ロツク信号S10に同期したD−2のクロツク信号S1
2を発生するようになされている。
Since the time of this error takes a fixed time per cycle, the variable delay circuit 15 delays the delay by the delay time as necessary in practice and corrects it. P between D-2 clock signals
The error of LL is controlled to a small value, and the clock signal S1 of D-2 synchronized with the clock signal S10 of D-1 with high accuracy.
It is designed to generate 2.

【0023】ここで、この実施例のクロツク発生回路1
0は、図1との対応部分に同一符号を付した図2に示す
ような詳細構成でなり、実際上 1/322×N分周回路11
及び1/423×N分周回路14は、それぞれループカウン
タ構成の 644カウンタ回路11A及び 846カウンタ回路
14Aと、フリツプフロツプ(FF)11B及び14B
とを組み合わせて構成されている。
Now, the clock generation circuit 1 of this embodiment
0 has a detailed configuration as shown in FIG. 2 in which the same parts as those in FIG.
And 1/423 × N frequency dividing circuit 14 are respectively a 644 counter circuit 11A and a 846 counter circuit 14A having a loop counter configuration, and a flip-flop (FF) 11B and 14B.
It is configured by combining and.

【0024】まず 644カウンタ回路11Aは入力される
D−1のクロツク信号S10をカウントし、この結果ク
ロツク信号S10の 644サイクル目毎に表れるキヤリー
信号S16(図3(C))が、D−1のクロツク信号S
10のタイミングで動作するフリツプフロツプ11Bを
通じて、位相制御回路11Cで所定量だけ位相制御さ
れ、 1/644分周信号S11(図3(D))として位相検
出回路12に入力されている。
First, the 644 counter circuit 11A counts the input D-1 clock signal S10. As a result, the carrier signal S16 (FIG. 3C) appearing at every 644th cycle of the clock signal S10 is D-1. Clock signal S
The phase is controlled by a predetermined amount by the phase control circuit 11C through the flip-flop 11B which operates at the timing of 10 and is input to the phase detection circuit 12 as the 1/644 frequency division signal S11 (FIG. 3D).

【0025】一方 846カウンタ回路14Aは入力される
D−2のクロツク信号S12をカウントし、この結果ク
ロツク信号S12の 846サイクル目毎に表れるキヤリー
信号S17(図3(E))が、D−2のクロツク信号S
12のタイミングで動作するフリツプフロツプ14Bを
通じて、 1/846分周信号S13として可変遅延回路15
Aに入力される。
On the other hand, the 846 counter circuit 14A counts the input D-2 clock signal S12, and as a result, the carrier signal S17 (FIG. 3 (E)) that appears every 846th cycle of the clock signal S12 is D-2. Clock signal S
Through the flip-flop 14B which operates at the timing of 12, the variable delay circuit 15 is generated as the 1/846 frequency-divided signal S13.
Input to A.

【0026】またこれに加えて 846カウンタ回路14A
から送出されるキヤリー信号S17は、遅延量制御回路
15Bに入力される。この遅延量制御回路15Bはキヤ
リー信号S13をカウントし、このカウント結果に応じ
て遅延時間を決定するアドレス信号S18を可変遅延回
路15Aに送出する。
In addition to this, 846 counter circuit 14A
The carrier signal S17 sent from is input to the delay amount control circuit 15B. The delay amount control circuit 15B counts the carrier signal S13 and sends an address signal S18 that determines the delay time according to the count result to the variable delay circuit 15A.

【0027】これにより可変遅延回路15Aはアドレス
信号S18に応じて例えば0〔ns〕〜最大10〔ns〕程度
の遅延時間で、入力される 1/846分周信号S13の立下
りエツジを遅延させ、これが遅延分周信号S14(図3
(F))として位相検出回路12に入力されている。
As a result, the variable delay circuit 15A delays the falling edge of the input 1/846 frequency-divided signal S13 with a delay time of, for example, 0 [ns] to a maximum of 10 [ns] according to the address signal S18. This is the delayed frequency-divided signal S14 (see FIG.
(F)) is input to the phase detection circuit 12.

【0028】なお上述したように 644カウンタ回路11
A及び 846カウンタ回路14Aは、フレーム周期でリセ
ツトされており、実際上フレーム信号S20(図3
(A))がそれぞれD−1及びD−2のクロツク信号S
10及びS12のタイミングで動作するラツチ回路20
A及び21A、エツジ検出回路20B及び21Bに入力
される。
As described above, the 644 counter circuit 11
The A and 846 counter circuits 14A are reset at the frame cycle, and in reality, the frame signal S20 (see FIG.
(A) is a clock signal S of D-1 and D-2, respectively.
10 and the latch circuit 20 operating at the timing of S12
A and 21A, and edge detection circuits 20B and 21B.

【0029】このラツチ回路20A及び21A、エツジ
検出回路20B及び21Bは、それぞれクロツク信号S
10及びS12のタイミングでフレームの切り替わりを
検出し、この結果得られるフレーム周期信号S21、S
22(図3(B))によつて、それぞれ 644カウンタ回
路11A及び 846カウンタ回路14Aをリセツトするよ
うになされている。
The latch circuits 20A and 21A and the edge detection circuits 20B and 21B are connected to the clock signal S, respectively.
The frame switching is detected at the timings of 10 and S12, and the frame cycle signals S21, S obtained as a result are detected.
22 (FIG. 3 (B)), the 644 counter circuit 11A and the 846 counter circuit 14A are reset.

【0030】このようにして、この実施例のクロツク発
生回路10においては、D−2のクロツク信号S12の
1/846分周信号S13を遅延した遅延分周信号S14
と、D−1のクロツク信号S10の 1/644分周信号S1
1との位相差を補正するようにVCO13を制御し、こ
の結果図4に示すように、高い精度でD−1のクロツク
信号S10(図4(A))に同期したD−2のクロツク
信号S12(図4(B))を発生することができる。
In this way, in the clock generation circuit 10 of this embodiment, the clock signal S12 of D-2 is output.
Delayed frequency-divided signal S14 obtained by delaying 1/846 frequency-divided signal S13
And the 1/644 frequency division signal S1 of the clock signal S10 of D-1
The VCO 13 is controlled so as to correct the phase difference with respect to 1, and as a result, as shown in FIG. 4, the clock signal of D-2 synchronized with the clock signal S10 of D-1 (FIG. 4A) with high accuracy. S12 (FIG. 4 (B)) can be generated.

【0031】以上の構成によれば、D−1のクロツク信
号S10の 1/644分周信号S11及びD−2のクロツク
信号S12の 1/846分周信号S13との位相差に応じ
て、VCO13を制御してPLLをロツクさせるように
したことにより、フレーム周期でPLLをロツクさせる
従来のクロツク発生回路1に比較して、格段的に高い精
度かつ安定に、D−1のクロツク信号S10に同期した
D−2のクロツク信号S12を発生し得るクロツク発生
回路10を実現できる。
According to the above-mentioned configuration, the VCO 13 has a phase difference between the 1/644 frequency-divided signal S11 of the D-1 clock signal S10 and the 1/846 frequency-divided signal S13 of the D-2 clock signal S12. Is controlled so that the PLL is locked, the clock signal S10 of D-1 is synchronized with the clock signal S10 of D-1 with much higher accuracy and stability as compared with the conventional clock generation circuit 1 that locks the PLL at the frame cycle. It is possible to realize the clock generation circuit 10 that can generate the clock signal S12 of D-2.

【0032】なお上述の実施例においては、Nを2とお
いてそれぞれ 1/644分周回路及び 1/846分周回路を用い
た場合について述べたが、分周数はこれに限らず、例え
ばN=1とおいて 1/322分周及び 1/423分周するように
しても、上述の実施例と同様の効果を実現できる。
In the above embodiment, N is set to 2 and the 1/644 frequency dividing circuit and the 1/846 frequency dividing circuit are used, but the frequency dividing number is not limited to this, and for example N Even if the frequency is divided by 1/322 and 1/423 with = 1, the same effect as that of the above-described embodiment can be realized.

【0033】さらに上述の実施例においては、本発明を
D−1のデイジタル映像信号のクロツク信号に同期した
D−2のデイジタル映像信号のクロツク信号を発生する
場合について述べたが、逆にD−2のデイジタル映像信
号のクロツク信号の同期したD−1のデイジタル映像信
号のクロツク信号を得る場合にも適用し得る。
Further, in the above-described embodiment, the present invention has been described with reference to the case where the clock signal of the digital video signal of D-2 is generated in synchronization with the clock signal of the digital video signal of D-1. It can also be applied to the case of obtaining the clock signal of the D-1 digital video signal in which the clock signal of the digital video signal of 2 is synchronized.

【0034】さらにまた上述の実施例においては、本発
明をデイジタル映像信号のレート変換装置におけるクロ
ツク発生回路に適用した場合について述べたが、本発明
はこれに限らず、互いに簡単な整数比の関係に無いクロ
ツク信号間で、一方のクロツク信号の所定タイミングに
同期したクロツク信号を発生する場合に広く適用して好
適なものである。
Furthermore, in the above-mentioned embodiment, the case where the present invention is applied to the clock generation circuit in the rate conversion device of the digital video signal has been described, but the present invention is not limited to this, and the relations of simple integer ratios are mutually. It is suitable for wide application in the case of generating a clock signal which is synchronized with a predetermined timing of one clock signal among the clock signals which are not present.

【0035】[0035]

【発明の効果】上述のように本発明によれば、第1のク
ロツク信号の第1の所定サイクル数の整数倍の分周出力
と、第2のクロツク信号の第2の所定サイクル数の整数
倍の第2の分周出力の遅延分周出力との位相差に応じ
て、第2のクロツク信号の発振を制御するようにしたこ
とにより、所定タイミング毎に同期を取る場合に比較し
て格段的に安定かつ高い精度で、第1のクロツク信号の
所定タイミングに同期した第2のクロツク信号を発生し
得るクロツク発生回路を実現できる。
As described above, according to the present invention, the frequency division output is an integral multiple of the first predetermined number of cycles of the first clock signal and the second predetermined number of cycles of the second clock signal is an integer. The oscillation of the second clock signal is controlled according to the phase difference between the second frequency-divided output and the frequency-divided frequency-divided output. It is possible to realize a clock generation circuit capable of generating the second clock signal synchronized with the predetermined timing of the first clock signal with stable and high accuracy.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるクロツク発生回路を示すブロツク
図である。
FIG. 1 is a block diagram showing a clock generation circuit according to the present invention.

【図2】図1のクロツク発生回路の詳細構成を示すブロ
ツク図である。
FIG. 2 is a block diagram showing a detailed configuration of the clock generation circuit in FIG.

【図3】図2のクロツク発生回路の動作の説明に供する
タイミングチヤートである。
FIG. 3 is a timing chart for explaining the operation of the clock generation circuit of FIG.

【図4】図2のクロツク発生回路の1フレーム後の動作
タイミングの説明に供するタイミングチヤートである。
FIG. 4 is a timing chart for explaining operation timing of the clock generation circuit of FIG. 2 after one frame.

【図5】従来のクロツク発生回路の構成を示すブロツク
図である。
FIG. 5 is a block diagram showing a configuration of a conventional clock generation circuit.

【符号の説明】[Explanation of symbols]

1、10……クロツク発生回路、2、12……位相検出
回路、3、13……電圧制御型発振回路、4、11、1
4……分周回路、15……可変遅延回路。
1, 10 ... Clock generation circuit, 2, 12 ... Phase detection circuit, 3, 13 ... Voltage-controlled oscillation circuit, 4, 11, 1
4 ... Dividing circuit, 15 ... Variable delay circuit.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】簡単な整数比の関係で表せない第1及び第
2のクロツク信号で、かつ上記第1のクロツク信号の第
1の所定サイクル目が上記第2のクロツク信号の第2の
所定サイクル目に近接する上記第1及び第2のクロツク
信号について、上記第1のクロツク信号の所定タイミン
グに同期した上記第2のクロツク信号を発生するクロツ
ク発生回路において、 入力される上記第1のクロツク信号を、上記第1の所定
サイクル数の整数倍で分周し、当該分周結果でなる第1
の分周出力を送出する第1のクロツク分周手段と、 上記第2のクロツク信号を発振して出力するクロツク信
号発振手段と、 当該クロツク信号発振手段から入力される上記第2のク
ロツク信号を、上記第2の所定サイクル数の上記整数倍
で分周し、当該分周結果でなる第2の分周出力を送出す
る第2のクロツク分周手段と、 上記第2の分周出力を必要に応じて遅延させて得られる
遅延分周出力を送出する遅延手段と、 上記第1の分周出力及び上記遅延分周出力の位相を比較
し、当該検出結果に基づいて、上記クロツク信号発振手
段を制御する位相検出手段とを具え、上記クロツク信号
発振手段で発振した上記第2のクロツク信号を出力する
ようにしたことを特徴とするクロツク発生回路。
1. A first predetermined clock signal and a second clock signal which cannot be expressed by a simple integer ratio relationship, and a first predetermined cycle of the first clock signal is a second predetermined clock signal of the second clock signal. In the clock generation circuit for generating the second clock signal in synchronization with the predetermined timing of the first clock signal for the first and second clock signals close to the cycle, the first clock signal is input. The signal is frequency-divided by an integer multiple of the first predetermined cycle number, and the first frequency obtained by the frequency division is obtained.
The first clock frequency dividing means for transmitting the frequency division output, the clock signal oscillating means for oscillating and outputting the second clock signal, and the second clock signal input from the clock signal oscillating means. , A second clock frequency dividing means for frequency-dividing by the integer multiple of the second predetermined number of cycles, and transmitting a second frequency-divided output resulting from the frequency-division result, and the second frequency-divided output. Delay means for delaying and outputting the delayed frequency-divided output, and the phases of the first frequency-divided output and the delayed frequency-divided output are compared, and based on the detection result, the clock signal oscillating means And a phase detection means for controlling the output of the clock signal oscillating means to output the second clock signal oscillated by the clock signal oscillating means.
JP4030055A 1992-01-21 1992-01-21 Clock generating circuit Pending JPH05199498A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4030055A JPH05199498A (en) 1992-01-21 1992-01-21 Clock generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4030055A JPH05199498A (en) 1992-01-21 1992-01-21 Clock generating circuit

Publications (1)

Publication Number Publication Date
JPH05199498A true JPH05199498A (en) 1993-08-06

Family

ID=12293143

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4030055A Pending JPH05199498A (en) 1992-01-21 1992-01-21 Clock generating circuit

Country Status (1)

Country Link
JP (1) JPH05199498A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004019546A1 (en) * 2002-08-21 2004-03-04 Sony Corporation Digital signal transmitting system and method, transmitting apparatus and method, and receiving apparatus and method
JP2007174705A (en) * 1997-05-23 2007-07-05 Renesas Technology Corp Clock generator circuit
JP2010233226A (en) * 1997-05-23 2010-10-14 Renesas Electronics Corp Clock generating circuit

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007174705A (en) * 1997-05-23 2007-07-05 Renesas Technology Corp Clock generator circuit
JP2010233226A (en) * 1997-05-23 2010-10-14 Renesas Electronics Corp Clock generating circuit
WO2004019546A1 (en) * 2002-08-21 2004-03-04 Sony Corporation Digital signal transmitting system and method, transmitting apparatus and method, and receiving apparatus and method
US7528891B2 (en) 2002-08-21 2009-05-05 Sony Corporation Digital signal transmission system and method, transmission apparatus and method, and reception apparatus and method

Similar Documents

Publication Publication Date Title
JPH0795072A (en) Phase locked loop oscillation circuit
JPS6256689B2 (en)
JP2836555B2 (en) PLL circuit
JPH05199498A (en) Clock generating circuit
JPH03284083A (en) Sampling clock generating circuit
JPH07120942B2 (en) PLL circuit
EP0966103B1 (en) Frequency synthesiser
JPH08125884A (en) Pll circuit
JPH06276089A (en) Pll circuit
JPH0795051A (en) Digital pll circuit
JPS6333739B2 (en)
JPH07170584A (en) Clock switching circuit
JP2000196448A (en) Phase locked loop circuit
JP2748746B2 (en) Phase locked oscillator
JPH07336211A (en) Clock signal generating circuit
JPH0653952A (en) 576khz clock generation circuit
JPH098656A (en) Frequency synthesizer and frequency synthesizing method
JP2940220B2 (en) FSK modulator
JPH0983350A (en) Clock generation device
JPH03113975A (en) Clock generating circuit
JPH08274628A (en) Digital pll
JP2000092507A (en) Clock frequency conversion circuit, conversion method therefor and receiver provided with clock frequency conversion function
JPH06326603A (en) Pll frequency synthesizer circuit
JPH0126596B2 (en)
JPH03228473A (en) Synchronizing signal generation circuit