JPH05176335A - ディジタルコンバージェンス装置 - Google Patents

ディジタルコンバージェンス装置

Info

Publication number
JPH05176335A
JPH05176335A JP3009184A JP918491A JPH05176335A JP H05176335 A JPH05176335 A JP H05176335A JP 3009184 A JP3009184 A JP 3009184A JP 918491 A JP918491 A JP 918491A JP H05176335 A JPH05176335 A JP H05176335A
Authority
JP
Japan
Prior art keywords
signal
correction data
memory
data
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3009184A
Other languages
English (en)
Other versions
JP3072435B2 (ja
Inventor
Takashi Tanaka
高士 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP3009184A priority Critical patent/JP3072435B2/ja
Publication of JPH05176335A publication Critical patent/JPH05176335A/ja
Application granted granted Critical
Publication of JP3072435B2 publication Critical patent/JP3072435B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

(57)【要約】 【目的】 入力信号の同期信号周波数や振幅の違いによ
るコンバージェンスずれが発生せず、常に最適コンバー
ジェンス補正状態を与えることを可能とする。 【構成】 プログラムであらかじめ信号の種類や信号の
判別範囲を設定せず、係数のパターン信号の種類が変わ
れば、その都度演算により補正信号を求めてコンバージ
ェンス補正を行う。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、マルチスキャン方式投
射型ディスプレイの色ずれ補正を行うディジタルコンバ
ージェンス装置に関する。
【0002】
【従来の技術】従来は、あらかじめメモリに入力同期信
号周波数範囲を設定しておき、入力信号が設定の範囲内
なら、補正データをメモリより読み出しコンバージェン
ス補正を行なっていた。図6は従来の投射型ディスプレ
イの色ずれ補正を行うディジタルコンバージェンス装置
のブロック構成図を示したものである。図6において、
31は制御装置(CPU)、32はプログラムを格納する読出
専用メモリ(ROM)、33は一時メモリ(RAM)、34は補
正データメモリであって、電源をOFFした場合でも内
容が保持され電気的にデータ変更可能なメモリ、35は入
力信号を区別するための同期信号,アスペクト比などを
ソフトで処理できるようにパラレルデータに変換する部
分と、同期信号にあわせて係数ROM,パターンROM
を読み出すためのアドレスを発生する部分を有するイン
タフェース(I/F)である。36は補間演算部であって、
補正データメモリ34には特定の点のデータしかないた
め、補正データと係数で補間演算を行う。37は係数RO
M、38はパターンROM、39はD/Aコンバータであ
る。図7は上記従来例の処理の流れを示したものであ
る。次に、上記従来例の動作について説明する。図6に
おいて、ROM32のプログラムで、I/F35に入力され
る入力信号の同期信号周波数があらかじめ設定した範囲
に入っているかを判別する(S61)。この結果、判別範囲
に応じた補正データを補正データメモリ34を読み出すと
同時に、同期信号周波数に応じた係数データを係数RO
M37より、またパターンデータをパターンROM38より
読み出し、パターンデータを出力する(S62)。補正デー
タメモリ34より読み出した補正データと、係数ROM37
より読み出した係数データを補間演算部36で補間演算し
(S63)、補間演算結果をD/Aコンバータ39で変換後補
正データとして出力する(S64)。上記信号判別(S61)で
入力信号があらかじめ設定した範囲にない場合は、コン
バージェンスがずれていれば、対話形式により再度調整
を行い、補正データをつくりなおし補正データメモリ34
の書きかえを行う(S71〜S74)。
【0003】
【発明が解決しようとする課題】しかしながら、上記従
来例では、プログラムで設定の範囲外の信号入力があっ
た場合、判別範囲外となり補正できないという問題があ
った。また、図8(a)に示すように、1つの判別範囲に
複数の信号入力(図8ではA,B,C)があった時、判別
範囲2に同期信号周波数Aに対応する補正データ2を作
ると、新たに同期信号周波数Bや同期信号周波数Cが入
ると、同期信号周波数Aの補正データ2が読み出されコ
ンバージェンス補正が行われる。ところが、信号A,
B,Cの同期信号周波数や振幅が異なれば、信号Cの補
正を信号Aの補正データで行うと図8(c)の如くコンバ
ージェンスずれをおこすという問題があった。コンバー
ジェンス補正を必要なデータは、CRT管面上のラスタ
(R,G,B)の空間位置関係で決まる。このため、同期
信号周波数や振幅の違いが補正位置の違いとなり、コン
バージェンスずれをひきおこすのである。本発明は上記
従来の問題を解決するものであり、最適コンバージェン
ス補正状態を与えるディジタルコンバージェンス装置を
提供することを目的とするものである。
【0004】
【課題を解決するための手段】本発明の上記目的を達成
するため、プログラムであらかじめ信号の種類や判別範
囲を設定せず、係数やパターン信号の種類が変われば、
その都度演算により補正信号を求めてコンバージェンス
補正を行うようにしたものである。
【0005】
【作用】従って本発明によれば、据付調整のとき、補正
データと共に信号の種類(同期信号周波数,アスペクト
比等)、補正データの格納先頭番地等を記憶させ、動作
中は、信号入力に合わせてメモリの信号の種類を記憶し
たところを調べ、信号の変動を考慮して判別範囲を設
け、範囲内の補正データを読み出す。係数データ、パタ
ーンデータは同期信号周波数,走査線数より演算で求め
られ、入力信号の種類が変わるたびに逐次変更してい
く。このようにして、任意の入力信号に対してディジタ
ル的にコンバージェンス補正が行われる。
【0006】
【実施例】図1は本発明の第1及び第2の実施例におけ
るディジタルコンバージェンス装置のブロック構成図を
示したものである。図1において、1は制御装置(CP
U)、2はプログラムを格納するROM、3はRAM、
4は補正データメモリであって、信号種類と補正データ
からなり、信号種類は、同期信号周波数,アスペクト
比,補正データ格納先頭番地からなる。5はインタフェ
ース(I/F)、6は補正データと係数で補間演算を行う
補間演算部、7は係数メモリ、8はパターンメモリ、9
はD/Aコンバータである。図2は本発明の第1の実施
例の処理の流れを示したものである。次に、上記第1の
実施例の動作について説明する。CPU1はROM2の
プログラムにより、インタフェース5からの入力信号
が、信号の変動を考慮した範囲で補正データメモリ4上
の信号種類に記憶されているかを判断する(S1)。その
結果、補正データメモリ4に記憶されておれば、信号に
対応した補正データを補正データメモリ4より選択して
補間演算部6に出力する(S2)。同時に信号に応じた係
数データ、パターンデータをCPU1で演算して係数メ
モリ7及びパターンメモリ8に記憶する。また、入力信
号に同期されて、係数メモリ7及びパターンメモリ8の
データを出力し、係数メモリ7の出力と補正データメモ
リ4の出力を補間演算部6で補間演算を行い(S4)、そ
の結果をD/Aコンバータ9で変換後補正信号を出力す
る。また、補正データメモリ上に入力信号に対応したデ
ータがない場合(調整モードのとき)(S11)、CPU1は
入力信号に応じた係数データとパターンデータを演算
し、係数メモリ7及びパターンメモリ8に記憶する(S
12)。また、コンバージェンス調整のため対話形式で調
整点の補正データをつくり(S13)、信号種類と補正デー
タを補正データメモリ4に記憶させ(S14,S15)、その
上で、補正データ、係数データ、補間演算部6で補間演
算を行いD/Aコンバータ9から補正信号を出力する。
【0007】次に、本発明の第2の実施例について説明
する。第2の実施例におけるディジタルコンバージェン
ス装置のブロック構成は図1と同様であるが、係数メモ
リ7及びパターンメモリ8は補正データメモリ4と同
様、電源OFF時にもデータを保持している電気的にデ
ータ消去可能なメモリ(例えば、E2PROM,NVRA
M,バッテリバックアップRAM)を用いる。図3は本
発明の第2の実施例の処理の流れを示したものである。
次に、上記第2の実施例の動作について説明する。CP
U1はROM2のプログラムにより、インタフェース5
よりの信号入力で、信号種類を補正データメモリより参
照し(S21)、それに対応した補正データを補正データメ
モリ4より、また係数データを係数メモリ7より、さら
にパターンデータをパターンメモリより読み出し
(S22)、補正データと係数データを補間演算部6にて補
間演算を行い(S23)、補間演算結果をD/Aコンバータ
9にて変換後、補正データを出力する。また、パターン
メモリ8の読み出し結果はパターンデータとして出力さ
れる。入力信号判別時(S21)、補正データメモリ4にデ
ータがない場合は、入力信号があれば、補正データ作成
の操作に入る。即ち、調整モード(S31)として、CPU
1は入力信号に応じた補正データ,係数データを計算し
出力(S32)、信号種類,補正データ,係数データ,パタ
ーンデータを補正データメモリ4に記憶させる(S33
34,S35)。
【0008】次に、本発明の第3の実施例について説明
する。図4は本発明の第3の実施例におけるディジタル
コンバージェンス装置のブロック構成図を示したもので
ある。図4において、11は制御装置(CPU)、12はプロ
グラムを格納するROM、13はRAM、14は補正データ
メモリ、15はインタフェース(I/F)、16はフレームメ
モリであって表示の全情報の操作にこのメモリの内容が
用いられる。17はパターンメモリ、18はD/Aコンバー
タである。図5は本発明の第3の実施例における処理の
流れを示したものである。次に、上記第3の実施例の動
作について説明する。フレームメモリ16を用いて表示の
全情報を操作する場合、全情報を記憶させるため補間演
算部及び係数メモリは必要でなくなる。CPU1はRO
M2のプログラムによって、インタフェース5の入力信
号で補正データメモリ14を読み出して信号判別を行い
(S41)、補正データメモリ14にデータがある場合は、入
力信号に応じたパターンデータをパターンメモリ17より
出力し(S42)、また、入力信号に応じた補正データをフ
レームメモリ16より出力し(S43)、フレームメモリ16の
出力をD/Aコンバータ18で変換後、補正信号,パター
ンデータを出力する(S44)。信号判別時補正データメモ
リ14にデータがない場合は調整モード処理(S51)とし、
入力信号に応じたパターンデータをパターンメモリ17よ
り出力し(S52)、入力信号に応じた係数データをCPU
1で計算により求め(S53)、対話形式のコンバージェン
ス調整でパターン交点(調整点)の補正データを作成し、
補正データと係数データで補間演算しフレームメモリ16
に記憶させ、フレームメモリ16の出力をD/Aコンバー
タで変換後出力(S54)、信号種類とフレームメモリ16の
全てのデータを補正データメモリに記憶させる(S55
56)。
【0009】
【発明の効果】本発明は上記実施例から明らかなよう
に、据付調整時、補正データと共に信号の種類(同期信
号周波数,アスペクト比等)、補正データの格納先頭番
地などを記憶させ、可動中は、入力信号に対応して信号
の種類を記憶した箇所を調べ、信号の変動を考慮して判
別範囲を設け、範囲内の補正データを読み出す。また、
係数データ,パターンデータは同期信号周波数および走
査線数より演算で求められ、入力信号の種類が変わるた
びに逐次変更していく。上記のようにして、任意の入力
信号に対してディジタル的にコンバージェンス補正を行
うことができるという効果を有する。
【図面の簡単な説明】
【図1】本発明の第1および第2の実施例におけるディ
ジタルコンバージェンス装置のブロック構成図である。
【図2】本発明の第1の実施例の処理フローチャートで
ある。
【図3】本発明の第2の実施例の処理フローチャートで
ある。
【図4】本発明の第3の実施例におけるディジタルコン
バージェンス装置のブロック構成図である。
【図5】本発明の第3の実施例の処理フローチャートで
ある。
【図6】従来例におけるディジタルコンバージェンス装
置のブロック構成図である。
【図7】従来例の処理フローチャートである。
【図8】従来例における問題点を説明する図である。
【符号の説明】
1,11,31…CPU、 2,12,32…ROM、 3,1
3,33…RAM、 4,14,34…補正データルメモリ、
5,15,35…I/F、 6,36…補間演算部、7…係
数メモリ、 8,17…パターンメモリ、 9,18,39…
D/Aコンバータ、 16…フレームメモリ、 37…係数
ROM、 38…パターンROM。

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 補正データをディジタル的に格納するメ
    モリを有するディジタルコンバージェンスシステムにお
    いて、同期信号周波数,アスペクト比が異なる任意の入
    力信号に対して、補正データメモリを割り当て、最適コ
    ンバージェンス補正状態を実現することを特徴とするデ
    ィジタルコンバージェンス装置。
  2. 【請求項2】 任意の入力信号に対してコンバージェン
    ス補正データを割り当てるため、補正データを記憶させ
    ると同時に、補正データを対応する同期信号周波数,ア
    スペクト比,走査線数,メモリ格納先頭番地等の信号種
    類を記憶させ、信号入力時に、信号種類を調べることで
    信号に対応した補正データをさがし出すことを特徴とす
    る請求項1のディジタルコンバージェンス装置。
  3. 【請求項3】 任意の入力信号に対してコンバージェン
    ス補正データを割り当てるため、信号入力時に信号の変
    動を考慮して、同期信号周波数,アスペクト比に一定の
    識別範囲をもうけ、その範囲に補正データメモリに記憶
    している信号種類の同期信号周波数とアスペクト比が入
    っている否かを調べ、範囲に入っていれば補正データメ
    モリより補正データを割り当てることを特徴とする請求
    項1のディジタルコンバージェンス装置。
  4. 【請求項4】 任意の入力信号に対して最適コンバージ
    ェンス補正状態を得るため、調整点間の各走査線のコン
    バージェンス調整の補正データを調整点の補正データか
    ら補間演算より求める場合において、補間演算のための
    調整点間の各走査線ごとの補間係数を入力同期信号周波
    数より求まる走査線数を垂直方向調整点数を用いて、入
    力信号に応じた補間係数を演算により求めることを特徴
    とする請求項1のディジタルコンバージェンス装置。
  5. 【請求項5】 任意の入力信号に対して最適コンバージ
    ェンス補正状態を得るため、入力同期信号周波数,アス
    ペクト比をもとに、入力信号に対して最適の調整点位置
    情報(パターンデータ)を演算により求めることを特徴と
    する請求項1のディジタルコンバージェンス装置。
  6. 【請求項6】 任意の入力信号に対してコンバージェン
    ス補正を行うため、補正データメモリに記憶されている
    信号種類と補正データを消去し、以前と別の信号種類を
    補正データを記憶させることを特徴とする請求項1のデ
    ィジタルコンバージェンス装置。
JP3009184A 1991-01-29 1991-01-29 ディジタルコンバージェンス装置 Expired - Fee Related JP3072435B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3009184A JP3072435B2 (ja) 1991-01-29 1991-01-29 ディジタルコンバージェンス装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3009184A JP3072435B2 (ja) 1991-01-29 1991-01-29 ディジタルコンバージェンス装置

Publications (2)

Publication Number Publication Date
JPH05176335A true JPH05176335A (ja) 1993-07-13
JP3072435B2 JP3072435B2 (ja) 2000-07-31

Family

ID=11713461

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3009184A Expired - Fee Related JP3072435B2 (ja) 1991-01-29 1991-01-29 ディジタルコンバージェンス装置

Country Status (1)

Country Link
JP (1) JP3072435B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5398083A (en) * 1992-10-26 1995-03-14 Matsushita Electric Industrial Co. Ltd. Convergence correction apparatus for use in a color display

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5398083A (en) * 1992-10-26 1995-03-14 Matsushita Electric Industrial Co. Ltd. Convergence correction apparatus for use in a color display

Also Published As

Publication number Publication date
JP3072435B2 (ja) 2000-07-31

Similar Documents

Publication Publication Date Title
US6377251B1 (en) Video display apparatus and video display method
US5216497A (en) Digital convergence apparatus including an extrapolating circuit
US4903145A (en) Image quality control apparatus capable of density-correcting plural areas of different types
US5537159A (en) Interpolation method and apparatus for improving registration adjustment in a projection television
US5241386A (en) Video signal gradation corrector providing smooth correction while avoiding oscillation of a corrected output luminance signal due to noise and achieving fast response to sudden video scene changes
KR100561655B1 (ko) 화상표시 방법 및 장치
US5194783A (en) Display apparatus based on a digital convergence scheme
US6097440A (en) Synchronous processing device
JPH05176335A (ja) ディジタルコンバージェンス装置
JPH06308898A (ja) 垂直偏向波形発生装置
KR100308259B1 (ko) 디지탈콘버젼스보정장치
JPH01212969A (ja) 画像表示装置
JPH03118595A (ja) 陰極線管ディスプレイ装置
US5751122A (en) Digital convergence correction system
JPH07255059A (ja) レジストレーション調整装置及びレジストレーション調整方法
EP0817505A2 (en) Digital convergence system
JP2513628B2 (ja) 画像処理装置
JPH0887240A (ja) マルチスキャンモニタ
KR100232597B1 (ko) 디지탈 컨버젼스 보정장치
JPH08223594A (ja) オートスタティックコンバーゼンス補正装置とその装置を用いた画像表示装置
JPH0834592B2 (ja) デイジタル補正信号発生装置
JPH08329238A (ja) 画像処理装置及び方法
JPH1188717A (ja) Crtディスプレイ装置
JPH02207690A (ja) コンバーゼンス装置
JPH02270472A (ja) 画像入出力装置における出力値補正テーブル設定方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees